# 计算机组成

支持I/O

高小鹏

北京航空航天大学计算机学院 系统结构研究所

### 数据通路:增加信号

增加必要的地址、数据



CPU外部

#### 数据通路:增加信号

▶ 增加必要的地址、数据

◆ Addr: ALU计算的存储器地址

◆ DOut: CPU写数据

◆ DIn: CPU读入的数据



#### 支持对I/O的访问:与设备对接

- □ 每个设备都有自己的addr<sub>dev</sub>、din、dout
  - ◆ Addr<sub>dev</sub>: 选择设备内部的寄存器。其本质是offset
  - ◆ 设备内部的寄存器数量少,因此Addr<sub>dev</sub>位数少
- □ Q: Addr<sub>CPU</sub>位数多,怎么处理?
  - ◆ A: 只保留必要的低位地址即可



### 多个设备怎么办?

- · CPU不能为每个设备都提供一套地址/数据
  - □ 否则会导致CPU设计变得复杂





#### 增加新模块: Bridge

□ Bridge: 类似与网络switch

◆ CPU侧: 1组接口。设备侧: N组接口



## Bridge功能及内部结构

- 完成地址、数据转换,控制信号的产生
  - □地址
  - □读数据
  - □写数据



北京航空航天大学计算机学院

#### 地址图

- ▶ 地址图: 所有设备在地址空间的分布区域
  - □ CPU读写设备(其实是程序员)必须知道设备地址
  - □ Bridge也必须知道设备,否则无法完成译码
  - □ 示例: 假设设备0~3均需要256B的地址空间需求

| 设备   | MIPS地址范围                | 占用空间               |
|------|-------------------------|--------------------|
| DEV0 | A0000000 <sub>H</sub> ~ | 256字节              |
|      | A00000FF <sub>H</sub>   | 250 1 19           |
| DEV1 | A0000100 <sub>H</sub> ~ | 256字节              |
|      | $A00001FF_{\rm H}$      | 720 <del>1</del> h |
| DEV2 | A0000200 <sub>H</sub> ~ | 2月7学生              |
|      | A00002FF <sub>H</sub>   | 256字节              |
| DEV3 | A0000300 <sub>H</sub> ~ | 2月7年               |
|      | A00003FF <sub>H</sub>   | 256字节              |



# Bridge功能(1): 输出地址<sup>1/2</sup>

- DEV\_Addr地址:将PrAddr[X:2]直接输出即可
  - □ X: 由N个设备中地址空间需求最大者决定
  - □ 所有设备都只接入各自必要的地址
- 示例: 由于DEV3的地址空间为1MB, 因此X 为19

| 设备   | MIPS地址范围                                         | 占用空间  |
|------|--------------------------------------------------|-------|
| DEV0 | A0000000 <sub>H</sub> ~<br>A00000FF <sub>H</sub> | 256字节 |
| DEV1 | A0000100 <sub>H</sub> ~<br>A00001FF <sub>H</sub> | 256字节 |
| DEV2 | A0000200 <sub>H</sub> ~<br>A00002FF <sub>H</sub> | 256字节 |
| DEV3 | $A0100000_{ m H}^{\sim}$ $A01FFFFF_{ m H}$       | 1MB字节 |



## Bridge功能(1): 输出地址<sup>2/2</sup>

- DEV0~2: 引入DEV\_Addr[7:2]即可
  - □ DEV0~2地址空间需求: 256B
- DEV3: 必须引入DEV\_Addr[19:2]
  - □ DEV3地址空间需求: 1MB

| 设备   | MIPS地址范围                                         | 占用空间  |
|------|--------------------------------------------------|-------|
| DEV0 | A0000000 <sub>H</sub> ~<br>A00000FF <sub>H</sub> | 256字节 |
| DEV1 | A0000100 <sub>H</sub> ~<br>A00001FF <sub>H</sub> | 256字节 |
| DEV2 | A0000200 <sub>H</sub> ~<br>A00002FF <sub>H</sub> | 256字节 |
| DEV3 | $A0100000_{ m H}^{\sim}$ $A01FFFFF_{ m H}$       | 1MB字节 |



## Bridge功能(2): 地址匹配

- 设备地址译码
  - □ 设备基地址:分为高位和低位
    - ◆基地址低位:位数由设备占用空间 大小决定,也就是偏移地址的位数
    - ◆基地址高位: Bridge用于译码选择

| 设备   | MIPS地址范围                | 占用空间   |
|------|-------------------------|--------|
| DEV0 | A0000000 <sub>H</sub> ~ | 256字节  |
|      | A00000FF <sub>H</sub>   | 720十月  |
| DEV1 | A0000100 <sub>H</sub> ~ | 256字节  |
|      | A00001FF <sub>H</sub>   | 720子 1 |
| DEV2 | A0000200 <sub>H</sub> ~ | 2月7年   |
|      | A00002FF <sub>H</sub>   | 256字节  |
| DEV3 | A0100000 <sub>H</sub> ~ | 1MB字节  |
|      | A01FFFFF <sub>H</sub>   | IMD十 1 |

设备



X+1

基地址高位

31

0

基地址低位

设备0 A0000000<sub>H</sub>

设备1 A0000100<sub>H</sub>

设备2 A0000200<sub>H</sub>

设备3 A0100000<sub>H</sub>

### Bridge功能(2): 地址匹配

- 设备地址译码
  - □为每个设备产生一个译码信号

设备0 A0000000<sub>H</sub> 设备1 A0000100<sub>H</sub> 设备2 A0000200<sub>H</sub> 设备3 A0100000<sub>H</sub>

```
Verilog
样例
```

```
assign HitDEV0 = (PrAddr[31:8] == 'hA00000);
...
assign HitDEV3 = (PrAddr[31:20] == 'hA01);
```



北京航空航天大学计算机学院

### Bridge功能(3): CPU读数据

- 所有设备的数据输出汇聚至CPU的数据输入
- MUX的控制由PrAddr中某些位译码决定

```
常规
写法
```

```
支持
Debug
写法
```

```
assign PrRD = (HitDEV0) ? DEV0_RD : Addr
(HitDEV1) ? DEV1_RD :

. . . .
(HitDEV3) ? DEV3_RD : 2_RD
DEBUG_DEV_DATA ; 3_RD
```

**DEV WD** 

# Bridge功能(4): CPU写数据

- · CPU写数据: 连接至所有设备的输入
  - □ 直通输出,不需要再转换
- 控制信号: We
  - □ 有多少个设备,就需要多少个We



#### 防止误写DM

Q: HitDM逻辑部署 在哪里?

A: 只能部署在M级

□ DM写使能的原表达式: DMWr = sw | sh | sb

□ 问题: store类指令可能写DM,也可能写设备。如何防止误写DM?

□ 方案: DMWr表达式中增加对DM地址范围的判断

DMWr = (sw | sb | sh) & HitDM



#### 防止误读DM

□ 寄存器回写数据来自{DM、ALU、PC4}。选择控制信号示意

MUXWD\_Sel = load-type ? DR@W : cal-type ? AO@W : PC4@W

□ 问题: load类指令可能读DM, 也可能读设备。如何防止误读DM?



#### 防止误读DM

□ 增加对DM的地址范围的判断

```
MUXWD_Sel = load-type & HitDM ? DR@W :
load-type & !HitDM ? DIn :
cal-type ? AO@W :
PC4@W
```

