# 数季电路与逻辑设计

Digital circuit and logic design

● 第五章 同步时序逻辑电路

主讲教师 赵贻竹



# ■提纲





### 时序逻辑电路概述



同步时序逻辑电路分析



同步时序逻辑电路设计





# ■同步时序逻辑电路分析

#### 分析的关键

根据给定的逻辑电路,找出电路状态和输出随输入变化而变化的规律,以便确定其逻辑功能







#### 完全确定同步时序逻辑电路

配 电路在在不同输入取值下都有确定的次态和输出

电路中存在不确定的次态或输出,即某些状态在某些输入取值下的次态或输出是随意的

不完全确定同步时序逻辑电路





完全确定时序逻辑电路



不完全确定时序逻辑电路







重点内容

完全确定时序逻辑电路









不完全确定时序逻辑电路



# ■同步时序逻辑电路的分析步骤





# ■同步时序逻辑电路的设计步骤

#### 状态图和状态表

- 首先根据设计要求,抽象出电路的输入、输出以及状态之间的关系
- 形成状态图和状态表





# ■同步时序逻辑电路的设计步骤



首要任务



麗 是否最简不做要求

① 原始状态图 和状态表



# ■同步时序逻辑电路的设计步骤





# 数季电路与逻辑设计

Digital circuit and logic design

● 谢谢,祝学习快乐!

主讲教师赵贻竹

