

# TP2-3: Convertisseur DA (8 bits) à transfert de charge

#### 1. Buts du travail

- ✓ **Etudier et comprendre** le convertisseur DA à transfert de charge.
- ✓ Coder en VHDL la machine d'état nécessaire à la commande de ce circuit.
- ✓ Réaliser et vérifier le circuit complet (un générateur de sinus).

## 2 Description du circuit

Cette expérience de laboratoire illustre les possibilités des circuits à capacités commutées. La conversion se fait de manière séquentielle à raison de un cycle par bit. En fin de conversion, la valeur analogique est conservée par un échantillonneur-bloqueur pour permettre de décharger les condensateurs du D/A.

A chaque cycle, le condensateur d'évacuation C1 est chargé par Uref (si bit à 1) ou GND (si bit à 0) durant la période de l'horloge. Lors de la période inactive, la charge du condensateur d'évaluation est partagée avec celle du condensateur de sommation C2 : il y a égalisation des tensions par la fermeture de S3. Ainsi, à chaque cycle, l'importance de la charge précédente sur C2 diminue d'un rapport ½. L'évaluation se fait donc du LSB au MSB.



Fabio Cunha 1/4 TP\_DA\_TCharge.doc



### LUT pour générateur de sinus



#### Entités:

new\_data\_i, clk\_i, reset\_i : std\_logic data\_o : std\_logic\_vector(7 downto 0)

#### Signaux internes:

signe\_s: integer range -1 to 1

→+1: adress\_s de 0 à 180

→ -1: adress\_s de 181 à 359
data\_s: integer range 0 to 254
adress\_s: integer range 0 to 359

#### Variables:

adress\_v : integer range 0 to 90 data\_v : integer range -127 to 127





### **Description du fonctionnement:**

Si l'entrée new\_data\_i vaut 1 alors, à chaque flanc montant de l'horloge, adress\_s est incrémenté:

- data\_v \* signe\_s <= 127\*sin(adress\_s)</li>
- data\_s <= 127 + (data\_v \* signe\_s)</li>

Si l'entrée new\_data\_i vaut 0 alors data\_o garde son ancienne valeur. Si l'entrée asynchrone reset i vaut 1, alors data o s'initialise à la valeur 127.

## Schéma pour le montage électronique





### 3 Travail à effectuer

#### Vous devez:

- 1. Écrivez le code VHDL pour la LUT permettant de générer le sinus
- 2. Vérifiez le bon fonctionnement de votre modèle de LUT avec la macro
- 3. Étudiez le fonctionnement du convertisseur D/A à l'aide du chronogramme en annexe
- 4. Complétez l'exercice concernant le convertisseur D/A
- 5. Définissiez la machine d'état permettant de contrôler les interrupteurs (S1 à S4)
- 6. Réalisez le « Top-level » du système permettant de réaliser le convertisseur D/A à génération de sinus et vérifiez son bon fonctionnement avec le fichier .do
- 7. Réalisez le circuit analogique avec des AO, le circuit des commutateurs DG413 et des condensateurs
- 8. Synthétisez le code et implémentez-le dans la FPGA Spartan 3A de Xilinx
- 9. Mesurez le sinus à 8 bits que vous venez de réaliser à l'aide d'un oscilloscope
- 10. Répondez à la question : que faudrait-il faire si je voulais avoir la possibilité de varier la fréquence du sinus généré?

## 4 Information supplémentaire

Fonctionnement : Analysez le fonctionnement du D/A définissez le chronogramme complet des signaux de commande des quatre interrupteurs (S1 à S4).

Attention, notez que:

- Au début de chaque conversion, il faut décharger C1 et C2.
- Pendant la conversion D/A, pour éviter des décharges ou des court-circuits indésirés, veillez à toujours ouvrir tous les interrupteurs avant de les fermer.
- Pour l'analog switch « DG413 », S1 et S4 sont fermés avec une commande à 1 alors que S2 et S3 sont fermés avec une commande à 0 (voir datasheet)

Développer sur papier la machine d'état permettant de générer les sorties s1\_o, s2n\_o, s3n\_o, s4\_o, busy\_o et new\_data\_o à partir des entrées clk\_i, reset\_i, convert\_i et data\_i (8 bits).

# 5 Rapport

Résumer vos travaux de développement et de vérification dans un rapport de laboratoire.



### **Annexes**

