



# 计算机系统结构

第2章: 指令系统



- 2.1 指令系统的分类
- 2.2 寻址方式
- 2.3 指令格式的优化设计
- 2.4 指令集结构的功能设计
- 2.5 MIPS指令系统





指令系统:一台计算机能够直接识别并执行的机器指令的集合

- 1. 区别不同指令系统结构的主要因素 CPU中用来存储操作数的存储单元的类型
- 2. CPU中用来存储操作数的存储单元
  - > 堆栈
  - > 累加器
  - 通用寄存器组



- 3. 将指令系统的结构分为三种类型
  - > 堆栈结构
  - > 累加器结构
  - 通用寄存器结构

根据操作数的来源不同,又可进一步分为:

- 寄存器-存储器结构(RM结构)(操作数可以来自存储器)
- □ 寄存器-寄存器结构(RR结构)

(所有操作数都是来自通用寄存器组)

也称为load-store结构,这个名称强调:只有load指令和store指令能够访问存储器。



- 4. 对于不同类型的结构,操作数的位置、个数以及操作数的给出方式(显式或隐式)也会不同。
  - 显式给出:用指令字中的操作数字段给出
  - 隐式给出:使用事先约定好的单元



例: 表达式Z=X+Y在4种类型指令系统结构上的代码。

假设: X、Y、Z均保存在存储器单元中,并且不能 破坏X和Y的值。

| 堆 栈    | 累加器     | 寄存器(RM型)    | 寄存器(RR型)       |
|--------|---------|-------------|----------------|
| push X | load X  | load R1, X  | load R1, X     |
| push Y | add Y   | add R1, Y   | load R2, Y     |
| add    | store Z | store R1, Z | add R3, R1, R2 |
| pop Z  |         |             | store R3, Z    |



| 指令集结构类型 | 优点            | 缺 点                |
|---------|---------------|--------------------|
| 堆栈型     | 是一种表示计算的简单模型; | 不能随机访问堆栈,从而很难生成有效代 |
|         |               | 码。同时,由于堆栈是瓶颈,所以很难被 |
|         |               | 高效地实现              |
| 累加器型    | 指令短小减小了机器的内部  | 由于累加器是唯一的暂存器,这种机器的 |
|         | 状态,指令短小       | 存储器通信开销最大          |
| 寄存器型    | 是代码生成的最一般的模型。 | 所有操作数均需命名,且要显式表示,因 |
|         |               | 而指令比较长             |



- 5. 通用寄存器型结构
  - 现代指令系统结构的主流
  - 在灵活性和提高性能方面有明显的优势
    - 跟其它的CPU内部存储单元一样,寄存器的访问 速度比存储器快。
    - 对编译器而言,能更加容易、有效地分配和使用 寄存器。
    - 寄存器可以用来存放变量。
      - (1)减少对存储器的访问,加快程序的执行速度; (因为寄存器比存储器快)
      - (2) 用更少的地址位(相对于存储器地址来说)来对寄存器进行寻址,从而有效地减少程序的目标代码的大小。



- 6. 根据ALU指令的操作数的两个特征对通用寄存器型结构进一步细分
  - > ALU指令的操作数个数
    - 3个操作数的指令两个源操作数、一个目的操作数
    - 2个操作数的指令其中一个操作数既作为源操作数,又作为目的操作数。
  - ➤ ALU指令中存储器操作数的个数 可以是0~3中的某一个,为0表示没有存储器操作数。



# 7. ALU指令中操作数个数和存储器操作数个数的典型组合

| ALU指令中存  | ALU指令中  | 结构 | 机器实例                                        |
|----------|---------|----|---------------------------------------------|
| 储器操作数的个数 | 操作数的最多个 | 类型 |                                             |
|          | 数       |    |                                             |
| 0        | 3       | RR | MIPS, SPARC, Alpha,<br>PowerPC, ARM         |
| 1        | 2       | RM | IBM 360/370, Intel<br>80x86, Motorola 68000 |
| 1        | 3       | RM | IBM 360/370                                 |
| 2        | 2       | MM | VAX                                         |
| 3        | 3       | MM | VAX                                         |



- 8. 通用寄存器型结构进一步细分为3种类型
  - ▶ 寄存器一寄存器型(RR型)
  - ➤ 寄存器一存储器型(RM型)
  - ▶ 存储器一存储器型(MM型)
- 9. 3种通用寄存器型结构的优缺点

表中(m, n)表示指令的n个操作数中有m个存储器操作数。



| <del></del>                            | i                                                                                                    | NORTHERST FORESTRY UNIVERSITY                                                                                                                       |
|----------------------------------------|------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| 指令系统结构类型                               | 优点                                                                                                   | 缺点                                                                                                                                                  |
| 寄存器一寄存器型<br>(0,3)<br>寄存器一存储器型<br>(1,2) | 指令字长固定,指令结构简洁,是一种简单的代码生成模型,各种指令的执行时钟周期数相近。可以在ALU指令中直接对存储器操作数进行引用,而不必先用load指令进行加载。容易对指令进行编码,目标代码比较紧凑。 | 与指令中含存储器操作数的指令系统结构相比,指令条数多,目标代码不够紧凑,因而程序占用的空间比较大。<br>指令中的两个操作数不对称。在一条指令中同时对寄存器操作数和存储器操作数进行编码,有可能限制指令所能够表示的寄存器个数。指令的执行时钟周期数因操作数的来源(寄存器或存储器)不同而差别比较大。 |
| 存储器一存储器型<br>(2,2)<br>或(3,3)            | 目标代码最紧凑,不需要设置寄存器来保存变量。                                                                               | 指令字长变化很大,特别是3操作数指令。而且每条指令完成的工作也差别很大。对存储器的频繁访问会使存储器成为瓶颈。这种类型的指令系统结构现在已不用了。                                                                           |





- 1. 寻址方式: 指令系统中如何形成所要访问的数据的地址。
  - 寻址方式可以指明指令中的操作数是一个常数、一个寄存器操作数或者是一个存储器操作数。
  - 对于存储器操作数来说,由寻址方式确定的存储器 地址称为有效地址。



#### 2. 一些操作数寻址方式

➤ ←: 赋值操作

➤ Mem: 存储器

▶ Regs: 寄存器组

▶ 方括号:表示内容

□ Mem[]: 存储器的内容

□ Regs[]: 寄存器的内容

Mem[Regs[R1]]: 以寄存器R1中的内容作为地址的 存储器单元中的内容

| 寻址方式          | 指令实例                 | 含 义 東北林漢大學                                                                                                       |
|---------------|----------------------|------------------------------------------------------------------------------------------------------------------|
| 寄存器寻址         | ADD R1, R2           | Regs[R1]←Regs[R1] + Regs[R2]                                                                                     |
| 立即值寻址         | ADD R3,#6            | $Regs[R3] \leftarrow Regs[R3] + 6$                                                                               |
| 偏移寻址          | ADD R3, 120(R2)      | $Regs[R3] \leftarrow Regs[R3] + Mem[120 + Regs[R2]]$                                                             |
| 寄存器间接寻址       | ADD R4, (R2)         | $Regs[R4] \leftarrow Regs[R4] + Mem[Regs[R2]]$                                                                   |
| 索引寻址          | ADD R4 , (R2 + R3)   | $Regs[R4] \leftarrow Regs[R4] + Mem[Regs[R2] + Regs[R3]]$                                                        |
| 直接寻址或<br>绝对寻址 | ADD R4, (1010)       | $Regs[R4] \leftarrow Regs[R4] + Mem[1010]$                                                                       |
| 存储器间接寻址       | ADD R2, @(R4)        | $Regs[R2] \leftarrow Regs[R2] + Mem[Mem[Regs[R4]]]$                                                              |
| 自增寻址          | ADD R1, (R2)+        | $\begin{aligned} Regs[R1] \leftarrow Regs[R1] + Mem[Regs[R2]] \\ Regs[R2] \leftarrow Regs[R2] + d \end{aligned}$ |
| 自减寻址          | ADD R1, -(R2)        | $\begin{aligned} Regs[R2] \leftarrow Regs[R2] - d \\ Regs[R1] \leftarrow Regs[R1] + Mem[Regs[R2]] \end{aligned}$ |
| 缩放寻址          | ADD<br>R1,80(R2)[R3] | $\begin{array}{cccccccccccccccccccccccccccccccccccc$                                                             |



采用多种寻址方式可以显著地减少程序的指令条数,但可能增加计算机的实现复杂度以及指令的CPI。



#### 3.寻址方式选择

使用频度分析法根据指令系统风格和各种寻址方式的使用频率,选择高频率的寻址方式。



# 各种寻址方式的使用情况统计结果

# 在VAX机器上运行gcc、Spice和Tex 基准程序



立即数寻址方式和偏移寻址方式的使用频度最高。



#### 4. 立即数寻址方式

立即数寻址方式的使用频度

|        | 使用频度 |      |
|--------|------|------|
| 指令类型   | 整型平均 | 浮点平均 |
| load指令 | 23%  | 22%  |
| ALU指令  | 25%  | 19%  |
| 所有指令   | 21%  | 16%  |

大约1/4的load指令和ALU指令采用了立即数寻址。



#### 5. 两种表示寻址方式的方法

将寻址方式编码于操作码中,由操作码描述相应操作的寻址方式。

适合:处理机采用load-store结构,寻址方式只有很少几种。

- 在指令字中设置专门的寻址字段,用以直接指出寻址方式。
  - 灵活,操作码短,但需要设置专门的寻址方式字段,而 且操作码和寻址方式字段合起来所需要的总位数可能会 比隐含方法的总位数多。

适合:处理机具有多种寻址方式,且指令有多个操作数。



6. 一个需要注意的问题: 物理地址空间的信息如何存放?

如何在存储器中存放不同宽度的信息?

以IBM370为例子进行讨论。

- 信息有字节、半字(双字节)、单字(4字节)和双字 (8字节)等宽度。
- 主存宽度为8个字节。采用按字节编址,各类信息都是用该信息的首字节地址来寻址。
- 允许它们任意存储
  - 很可能会出现一个信息跨存储字边界而存储于两个存储 单元中



- 信息宽度不超过主存宽度的信息必须存放在一个存储字内,不能跨边界。
  - 必须做到:信息在主存中存放的起始地址必须是该信息宽度(字节数)的整数倍

信息存储的整数边界概念

- 満足以下条件
  - 字节信息的起始地址为: ×...××××
  - 半字信息的起始地址为: ×...×××0
  - 单字信息的起始地址为: ×...××00
  - 双字信息的起始地址为: ×...×000
- □ 存在存储空间的浪费 , 但保证访问速度。











- 2.3.1 指令系统设计的基本原则
- 1. 指令系统的设计
  - 首先考虑所应实现的基本功能,确定哪些基本功能 应该由硬件实现,哪些功能由软件实现比较合适。
  - ▶ 包括
    - □ 指令的功能设计
    - □ 指令格式的设计
- 2. 在确定哪些基本功能用硬件来实现时,主要考虑3个因素: 速度、成本、灵活性。



- ▶ 硬件实现的特点 速度快、成本高、灵活性差



3. 对指令系统的基本要求

完整性、规整性、正交性、高效率、兼容性

- 完整性: 在一个有限可用的存储空间内,对于任何可解的问题,编制计算程序时,指令系统所提供的指令足够使用。
  - 要求指令系统功能齐全、使用方便
  - 下表为许多指令系统结构都包含的一些指令类型
    - 前4类属于通用计算机系统的基本指令
    - 对于最后4种类型的操作,不同指令系统结构的支持大不相同。



| 操作类型    | 实例                            |
|---------|-------------------------------|
| 算术和逻辑运算 | 算术运算和逻辑操作:加,减,乘,除,与,或等        |
| 数据传输    | load, store                   |
| 控制      | 分支,跳转,过程调用和返回,自陷 <del>等</del> |
| 系统      | 操作系统调用,虚拟存储器管理等               |
| 浮点      | 浮点操作:加,减,乘,除,比较等              |
| 十进制     | 十进制加,十进制乘,十进制到字符的转换等          |
| 字符串     | 字符串移动,字符串比较,字符串搜索等            |
| 图形      | 像素操作,压缩/解压操作等                 |



- 规整性:主要包括对称性和均匀性。
  - 对称性:所有与指令系统有关的存储单元的使用、 操作码的设置等都是对称的。
  - 例如:在存储单元的使用上,所有通用寄存器都要同等对待。在操作码的设置上,如果设置了A一B的指令,就应该也设置B-A的指令。
  - 均匀性:指对于各种不同的操作数类型、字长、操作 种类和数据存储单元,指令的设置都要同等对待。

例如:如果某机器有5种数据表示,4种字长,两种存储单元,则要设置5×4×2=40种同一操作的指令。



- 正交性:在指令中各个不同含义的字段,如操作类型、数据类型、寻址方式字段等,在编码时应互不相关、相互独立。
- 高效率:指指令的执行速度快、使用频度高。
- 兼容性:主要是要实现向后兼容,指令系统可以增加新指令,但不能删除指令或更改指令的功能。



4. 在设计指令系统时,有两种截然不同的设计策略。

(产生了两类不同的计算机系统)

- ➤ CISC(复杂指令系统计算机)
  - 增强指令功能,把越来越多的功能交由硬件来实现,并且指令的数量也是越来越多。
- ➤ RISC(精简指令系统计算机)
  - 尽可能地把指令系统简化,不仅指令的条数少,而且指令的功能也比较简单。



- 2.3.3 指令操作码的优化
  - 指令由两部分组成:操作码、地址码
  - 指令格式的设计 确定指令字的编码方式,包括操作码字段和地 址码字段的编码和表示方式。
  - ▶ 指令格式的优化:如何用最短的位数来表示指令的操作信息和地址信息。



#### 1. 哈夫曼编码

基本思想: 当各种事件发生的概率不均等时,可以对发生概率最高的事件用最短的位数(时间)来表示(处理),而对于出现概率较低的事件,则可以用较长的位数(时间)来表示(处理),从而使总的平均位数(时间)缩短。



- 构造哈夫曼树的方法
  - 将各事件按其使用频度从小到大依次排列;
  - 每次从中选择两个频度值最小的结点,将其合并成一个 新的结点,并把新结点画在所选结点的上面,
  - 然后用两条边把新结点分别与那两个结点相连。
    - 新结点的频度值是所选两个结点的频度值的和。
  - 把新结点与其他剩余未结合的结点一起,再以上面的步骤进行处理,反复进行,直到全部结点都结合完毕、形成根结点为止。



画哈夫曼树的一个基本步骤



操作码优化的程度可以用信息熵来衡量。

$$H = -\sum_{i=1}^{n} p_i \log_2 p_i$$

表示用二进制编码表示n个码点时,理论上的最短平均 编码长度。

例2.1 假设某模型机有7条指令,这些指令的使用频度如表左 边所示。

- (1) 计算这7条指令的操作码编码的最短平均码长;
- (2) 画出哈夫曼树,写出这7条指令的哈夫曼编码,并计算该编码的平均码长和信息冗余量。



| 指令             | 频度p <sub>i</sub> | 操作码使用<br>哈夫曼编码 | 操作码<br>长度l <sub>i</sub> | 利用哈夫曼概念<br>的扩展操作码 | 操作码<br>长度l <sub>i</sub> |
|----------------|------------------|----------------|-------------------------|-------------------|-------------------------|
| I <sub>1</sub> | 0.40             | 0              | 1                       | 0 0               | 2                       |
| $I_2$          | 0.30             | 10             | 2                       | 0 1               | 2                       |
| $I_3$          | 0.15             | 110            | 3                       | 10                | 2                       |
| $I_4$          | 0.05             | 11100          | 5                       | 1100              | 4                       |
| $I_5$          | 0.04             | 11101          | 5                       | 1101              | 4                       |
| $I_6$          | 0.03             | 11110          | 5                       | 1110              | 4                       |
| $\mathbf{I}_7$ | 0.03             | 11111          | 5                       | 1111              | 4                       |



解(1)

$$H = -\sum_{i=1}^{7} p_i \log_2 p_i = 2.17$$

(2) 其哈夫曼树如图所示,该树的每个叶结点分别对应于一条指令。在该树中,对每个结点向下的两个分支,分别用二进制"1"和"0"来表示。

从该哈夫曼树可以很容易地写出哈夫曼编码。

具体方法:对于任意一条指令 $I_i$ (i=1, 2, ..., 7),从哈夫曼树根结点出发、沿一条路径连接到叶结点 $I_i$ ,把途中所经过的各分支的"0"和"1"按从左到右的顺序记录下来,便是该指令的哈夫曼编码。上表中列出了所有指令的哈夫曼编码。







#### 该哈夫曼编码的平均码长是:

$$L = \sum_{i=1}^{7} p_i l_i = 2.20$$

#### 其信息冗余量为

$$\frac{2.20 - 2.17}{2.20} \approx 1.36\%$$



- 优缺点:可以减少操作码的平均位数,但所获得的编码是变长度的,不规整,不利于硬件处理。
- ▶ 扩展操作码
  - □ 位于定长二进制编码和哈夫曼编码之间的一种编码方案。
    - 采用有限几种固定长度的码长,仍然采用高概率的用短码、低概率用长码的哈夫曼压缩思想,使操作码平均长度缩短。
  - 上表中的指令,采用2-4的扩展操作码,可以得到如表右 边所示的编码方案。



- □ 用两位的00、01、10分别用于表示使用频度高的I<sub>1</sub>、I<sub>2</sub>、I<sub>3</sub>,然后用11作为高位扩展出4个4位的二进制编码,用于表示剩下的4条指令。
- □ 平均长度

$$\sum_{i=1}^{7} p_i l_i = 2.3$$

比哈夫曼编码的2.2大,但很接近于2.2,而且比定 长的3位编码小很多。



#### 2. 等长扩展码

为了便于分级译码,一般都采用等长扩展码。 (在早期的计算机上)

例如: 15/15/15法和8/64/512法

- 选用哪种编码法取决于指令使用频度p<sub>i</sub>的分布。若在头15种指令中p<sub>i</sub>的值都比较大,但在后30种指令后急剧减少,则应选择15/15/15法;若p<sub>i</sub>的值在头8种指令中较大,之后的64种指令的p<sub>i</sub>值也不太低,则应选择8/64/512法。
- 衡量标准:看哪种编码法能使平均码长最短。







#### 3. 定长操作码

▶ 固定长度的操作码:所有指令的操作码都是同一的 长度(如8位)。

许多计算机都采用(特别是RISC结构的计算机)

- 保证操作码的译码速度、减少译码的复杂度。
- 以程序的存储空间为代价来换取硬件实现上的好处。



- 2.3.4 指令字格式的优化
- 如果指令字的宽度固定,地址码的长度和个数固定,则操作码的缩短并不能带来好处,只是使指令字中出现空白浪费。

| ← 定长指令字长度 L — — — — — — — — — — — — — — — — — — |     |     |  |
|-------------------------------------------------|-----|-----|--|
| 操作码    空白浪费    地址码                              |     |     |  |
| 操作码空白浪费                                         |     | 地址码 |  |
|                                                 | 操作码 |     |  |



- 2. 采用地址个数可变和/或地址码长度可变的方案
  - 利用操作码缩短所带来的好处
  - 最常用的操作码最短,其地址字段个数最多。能够使指令的功能增强,从总体上减少所需的指令条数。

| 寄存器一寄存器型 | 操作码              |      | R | R |
|----------|------------------|------|---|---|
| 寄存器一存储器型 | 操作码              | 访存地址 |   | R |
| 带立即操作数   | 作数 操作码 立即操作数 R R |      |   |   |



#### 3. 考虑因素

- 计算机中寄存器的个数和寻址方式的数目对机器的 指令字长有很大的影响;
- 指令字的平均长度增加了,程序的平均长度也就增加了;
- 在指令系统的设计中,要在指令字长与寄存器的个数以及寻址方式的个数之间进行折中。
- 4. 指令系统的3种编码格式

可变长度编码格式、固定长度编码格式、混合型编码格式



- > 可变长度编码格式
  - 当指令系统的寻址方式和操作种类很多时,这种编码格式是最好的。
  - 用最少的二进制位来表示目标代码。
  - 可能会使各条指令的字长和执行时间相差很大。

| 操作码 地址描述符 1 | 地址码1 | ••• | 地址描述符 n | 地址码 n |
|-------------|------|-----|---------|-------|
|-------------|------|-----|---------|-------|



## ▶ 固定长度编码格式

- □ 将操作类型和寻址方式一起编码到操作码中。
- 当寻址方式和操作类型非常少时,这种编码格式非常好。
- □ 可以有效地降低译码的复杂度,提高译码的速度。
- □ 大部分RISC的指令系统均采用这种编码格式。

| 操作码 地址码1 | 地址码 2 | 地址码3 |
|----------|-------|------|
|----------|-------|------|



#### ▶ 混合型编码格式

- □ 提供若干种固定的指令字长。
- 以期达到既能够减少目标代码长度又能降低译码复杂度的目标

| 操作码 | 地址描述符  | 地址码     |       |
|-----|--------|---------|-------|
| 操作码 | 地址描述符1 | 地址描述符 2 | 地址码   |
| 操作码 | 地址描述符  | 地址码 1   | 地址码 2 |



2.4

指令系统的发展和改进



- 2.4 指令系统的发展和改进
- 2.4.1 沿CISC方向发展和改进指令系统
- 1. CISC指令系统的一大特点 指令数量多、功能多样
- 增强指令功能主要是从以下3个方面着手: 面向目标程序增强指令功能 面向高级语言的优化实现来改进指令系统 面向操作系统的优化实现改进指令系统



#### 面向目标程序增强指令功能

- 对大量的目标程序及其执行情况进行统计分析,找出那些使用频度高、执行时间长的指令或指令串。对于使用频度高的指令,用硬件加快其执行;对于使用频度高的指令串,用一条新的指令来替代。
- 既能减少目标程序的执行时间,也能有效地缩短程序的 长度。
- □ 可以从以下几个方面来改进:
  - 增强运算型指令的功能
  - 增强数据传送指令的功能
  - 增强程序控制指令的功能



例如:循环在程序中占有相当大的比例,所以在指令上提供 专门的支持。

- 循环控制部分通常用3条指令完成:
  - □ 一条加法指令
  - □ 一条比较指令
  - □ 一条分支指令
- 设置循环控制指令,用一条指令完成上述3条指令的功能。



一般循环程序的结构



面向高级语言的优化实现来改进指令系统

(缩小高级语言与机器语言的语义差距)

高级语言与一般的机器语言的语义差距非常大, 为高级语言程序的编译带来了一些问题。

- (1) 编译器本身比较复杂;
- (2) 编译生成的目标代码比较难以达到很好的优化。



- □ 高级语言计算机
  - ① 间接执行高级语言机器

高级语言作为机器的汇编语言。这时高级语言和机器语言是一一对应的。用汇编的方法把高级语言源程序翻译成机器语言程序。

② 直接执行高级语言的机器

直接把高级语言作为机器语言,直接由固件/硬件对高级语言源程序的语句逐条进行解释执行。这时既不用编译,也不用汇编。(一种比较激进的方法)

采用"比较简单的系统结构十软件"的做法能够在较低成本和复杂度的前提下,提供更高的性能和灵活性。



- ▶ 面向操作系统的优化实现改进指令系统
  - 操作系统和计算机系统结构是紧密联系的,操作系统的实现在很大程度上取决于系统结构的支持。
  - □ 指令系统对操作系统的支持主要有:
    - 处理机工作状态和访问方式的切换;
    - □ 进程的管理和切换;
    - □ 存储管理和信息保护;
    - □ 进程的同步与互斥,信号灯的管理等。

支持操作系统的有些指令属于特权指令,一般用户程序是不能使用的。



- 2.4.2 沿RISC方向发展和改进指令系统
- 1. CISC指令系统结构存在的问题 (1979年开始, Patterson等人的研究)
  - 各种指令的使用频度相差悬殊,许多指令很少用。
    - □ 据统计:只有20%的指令使用频度比较高,占运行时间的80%。而其余80%的指令只在20%的运行时间内才会用到。
    - 使用频度高的指令也是最简单的指令。



# Intel 80x86最常用的10条指令

| 执行频度排序 | 80x86指令          | 指令执行频度(占执行指令<br>总数的百分比) |
|--------|------------------|-------------------------|
| 1      | load             | 22%                     |
| 2      | 条件分支             | 20%                     |
| 3      | 比较               | 16%                     |
| 4      | store            | 12%                     |
| 5      | 加                | 8%                      |
| 6      | 与                | 6%                      |
| 7      | 减                | 5%                      |
| 8      | 寄存器一寄存器间<br>数据移动 | 4%                      |
| 9      | 调用子程序            | 1%                      |
| 10     | 返回               | 1%                      |
| 合·     | 95%              |                         |



▶ 指令系统庞大,指令条数很多,许多指令的功能又 很复杂,使得控制器硬件非常复杂。

#### 导致的问题:

- □ 占用了大量的芯片面积(如占用CPU芯片总面积的 一半以上),给VLSI设计造成很大的困难;
- □ 增加了研制时间和成本,容易造成设计错误。
- 许多指令由于操作繁杂,其CPI值比较大,执行速度慢。采用这些复杂指令有可能使整个程序的执行时间反而增加。
- 由于指令功能复杂,规整性不好,不利于采用流水技术来提高性能。



#### 2. 设计RISC机器遵循的原则

- ▶ 指令条数少、指令功能简单。只选取使用频度很高的指令,在此基础上补充一些最有用的指令;
- 采用简单而又统一的指令格式,并减少寻址方式; 指令字长都为32位或64位;
- 指令的执行在单个机器周期内完成; (采用流水线机制)
- 只有load和store指令才能访问存储器,其它指令的操作都是在寄存器之间进行;

(即采用load-store结构)

大多数指令都采用硬连逻辑来实现;



- 强调优化编译器的作用,为高级语言程序生成优化的代码;
- 充分利用流水技术来提高性能。

#### 3. 早期的RISC微处理器

- ➤ 1981年, Berkeley分校的Patterson 等人的32位微处 理器RISC I:
  - □ 31条指令,指令字长都是32位,78个通用寄存器,时钟 频率为8MHz;
  - □ 控制部分所占的芯片面积只有约6%。商品化微处理器 MC68000和Z8000分别为50%和53%;
  - □ 性能比MC68000和Z8000快3~4倍。



#### 1983年的RISC II:

- □ 指令条数为39,通用寄存器个数为138,时钟频率为12MHz。
- 后来发展成了Sun公司的SPARC系列微处理器。
- ▶ 1981年, Stanford大学Hennessy等人的MIPS 后来发展成了MIPS Rxxx系列微处理器。
- ➤ IBM的801

#### 共同特点:

- □ 采用load-store结构
- □ 指令字长为32位
- □ 采用高效的流水技术



2.5

操作数的类型和大小



- 数据表示: 计算机硬件能够直接识别、指令系统可以直接调用的数据类型。
  - □ 所有数据类型中最常用、相对比较简单、用硬件实现比 较容易的几种。
- 数据结构:由软件进行处理和实现的各种数据类型。研究:这些数据类型的逻辑结构与物理结构之间的关系,并给出相应的算法。

系统结构设计者要解决的问题:如何确定数据表示? (软硬件取舍折中的问题)



- 1. 表示操作数类型的方法有两种
  - 由指令中的操作码指定操作数的类型。
  - > 给数据加上标识,由数据本身给出操作数类型。
    - 优点:简化指令系统,可由硬件自动实现一致性检查和 类型转换,缩小了机器语言与高级语言的语义差距,简 化编译器等。
    - 缺点:由于需要在执行过程中动态检测标志符,动态开销比较大,所以采用这种方案的机器很少见。
- 2. 操作数的大小: 操作数的位数或字节数。

主要的大小:字节(8位)、半字(16位)

字(32位)、和双字(64位)



- ▶ 字符:用ASCII码表示,为一个字节大小。
- 整数:用二进制补码表示,其大小可以是字节、半字或单字。
- 浮点操作数:单精度浮点数(1个字)、双精度浮点数(双字)。
  - 一般都采用IEEE 754浮点标准
- 十进制操作数类型
  - □ 压缩十进制或二进制编码十进制(BCD码):用4位二进制编码表示数字0~9,并将两个十进制数字合并到一个字节中存储。
  - 非压缩十进制:将十进制数直接用字符串来表示。



#### 3. 访问不同操作数大小的频率

(SPEC基准程序)

| (01日0至1年/1 / |      |      |  |  |
|--------------|------|------|--|--|
| 操作数大小        | 访问频度 |      |  |  |
| がトダンへり、      | 整型平均 | 浮点平均 |  |  |
| 字节           | 7%   | 0%   |  |  |
| 半字           | 19%  | 0%   |  |  |
| 单字           | 74%  | 31%  |  |  |
| 双字           | 0%   | 69%  |  |  |

基准程序对单字和双字的数据访问具有较高的频度。

一台32位的机器应该支持8、16、32位整型操作数以

及32位和64位的IEEE 754标准的浮点操作数。 计算机系统结构



# 2.6 MIPS指令系统结构

#### 2.6 MIPS指令系统结构



## 2.6 MIPS指令系统结构

介绍MIPS64的一个子集,简称为MIPS。

- 2.6.1 MIPS的寄存器
- 1. 32个64位通用寄存器(GPRs)
  - > R0, R1, ..., R31
  - 也称为整数寄存器
  - ▶ RO的值永远是0
- 2. 32个64位浮点数寄存器(FPRs)
  - ➤ F0, F1, ..., F31



- 用来存放32个单精度浮点数(32位),也可以用来 存放32个双精度浮点数(64位)。
- ▶ 存储单精度浮点数(32位)时,只用到FPR的一半, 其另一半没用。

#### 3. 一些特殊寄存器

- 它们可以与通用寄存器交换数据。
- 例如浮点状态寄存器:用来保存有关浮点操作结果的信息。



- 2.6.2 MIPS的数据表示
- 1. MIPS的数据表示
  - ▶ 整数字节(8位) 半字(16位)字(32位) 双字(64位)
  - 浮点数单精度浮点数(32位) 双精度浮点数(64位)
- 2. 字节、半字或者字在装入64位寄存器时,用零扩展或者用符号位扩展来填充该寄存器的剩余部分。装入以后,对它们将按照64位整数的方式进行运算。



- 2. 6. 3 MIPS的数据寻址方式
- 立即数寻址与偏移量寻址;
  立即数字段和偏移量字段都是16位的。
- 2. 寄存器间接寻址是通过把0作为偏移量来实现的;
- 3. 16位绝对寻址是通过把RO(其值永远为0)作为基址 寄存器来完成的;
- 4. MIPS的存储器是按字节寻址的, 地址为64位;
- 5. 所有存储器访问都必须是边界对齐的。



76

- 2. 6. 4 MIPS的指令格式
- 1. 寻址方式编码到操作码中
- 2. 所有的指令都是32位的
- 3. 操作码占6位
- 4. 3种指令格式

3种格式中,同名字段的位置固定不变。



#### > | 类指令

- 包括所有的load和store指令,立即数指令,分支指令, 寄存器跳转指令,寄存器链接跳转指令。
- □ 立即数字段为16位,用于提供立即数或偏移量。





□ load指令

访存有效地址: Regs[rs]+immediate 从存储器取来的数据放入寄存器rt

□ store指令

访存有效地址: Regs[rs]+immediate 要存入存储器的数据放在寄存器rt中

□ 立即数指令

Regs[rt] ← Regs[rs] op immediate

□ 分支指令

转移目标地址: Regs[rs] + immediate, rt无用

□ 寄存器跳转、寄存器跳转并链接

转移目标地址为Regs[rs]



#### ➤ R类指令

- □ 包括ALU指令,专用寄存器读/写指令,move指令等。
- ALU指令

Regs[rd] ← Regs[rs] funct Regs[rt] funct为具体的运算操作编码

|   | 6   | 5    | 5       | 5     | 5     | 6     |
|---|-----|------|---------|-------|-------|-------|
|   | 操作码 | rs   | rt      | rd    | sham  | funct |
| 0 | 5   | 6 10 | ) 11 15 | 16 20 | 21 25 | 26 31 |



#### ▶ J类指令

- □ 包括跳转指令,跳转并链接指令,自陷指令,异常返回 指令。
- 在这类指令中,指令字的低26位是偏移量,它与PC值相 加形成跳转的地址。





### 2. 6. 5 MIPS的操作

#### 1. MIPS指令可以分为四大类

- □ load和store
- ALU操作
- □ 分支与跳转
- □ 浮点操作

#### 2. 符号的意义

- > x←<sub>n</sub>y: 从y传送n位到x
- > x, y←z: 把z传送到x和y



- ▶ 下标:表示字段中具体的位;
  - 对于指令和数据,按从最高位到最低位(即从左到右)的顺序依次进行编号,最高位为第0位,次高位为第1位,依此类推。
  - 下标可以是一个数字,也可以是一个范围。
    例如: Regs[R4]<sub>0</sub>: 寄存器R4的符号位
    Regs[R4]<sub>56-63</sub>: R4的最低字节
- ▶ Mem: 表示主存;
  - □ 按字节寻址,可以传输任意个字节。
- ▶ 上标:用于表示对字段进行复制的次数。 例如:0<sup>32</sup>:一个32位长的全0字段



符号##:用于两个字段的拼接,并且可以出现在数据传送的任何一边。

举例: R8、R10: 64位的寄存器,则

 $Regs[R8]_{32-63} \leftarrow_{32} (Mem [Regs[R6]]_0)^{24}$ 

## Mem [Regs[R6]]

#### 表示的意义是:

以R6的内容作为地址访问内存,得到的字节按符号位扩展为32位后存入R8的低32位,R8的高32位(即Regs[R8]<sub>0-31</sub>)不变。

## 3. load和store指令

| TORESTRICING SERVICE S | 東北杆業大學                        |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------|
| 18                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | NORTHEAST FORESTRY UNIVERSITY |

| 指令举例             | 指令名称     | 含义                                                                                            |
|------------------|----------|-----------------------------------------------------------------------------------------------|
| LD R2, 20(R3)    | 装入双字     | Regs[R2] ← 64 Mem[20+Regs[R3]]                                                                |
| LW R2, 40(R3)    | 装入字      | Regs[R2] $\leftarrow_{64}$ (Mem[40+Regs[R3]] <sub>0</sub> ) <sup>32</sup> ## Mem[40+Regs[R3]] |
| LB R2, 30(R3)    | 装入字节     | Regs[R2] $\leftarrow_{64}$ (Mem[30+Regs[R3]] <sub>0</sub> ) <sup>56</sup> ## Mem[30+Regs[R3]] |
| LBU R2, 40(R3)   | 装入无符号字节  | Regs[R2] $\leftarrow_{64} 0^{56}$ ## Mem[40+Regs[R3]]                                         |
| LH R2, 30(R3)    | 装入半字     | Regs[R2] $\leftarrow_{64}$ (Mem[30+Regs[R3]] <sub>0</sub> ) <sup>48</sup> ##                  |
|                  |          | Mem[30+Regs[R3]]## Mem[31+Regs[R3]]                                                           |
| L. S F2, 60 (R4) | 装入半字     | Regs[F2] ← 64 Mem[60+Regs[R4]] ## 0 <sup>32</sup>                                             |
| L. D F2, 40(R3)  | 装入双精度浮点数 | $Regs[F2] \leftarrow_{64} Mem[40+Regs[R3]]$                                                   |
| SD R4, 300(R5)   | 保存双字     | Mem[300+Regs[R5]] ← 64 Regs[R4]                                                               |
| SW R4, 300(R5)   | 保存字      | $Mem[300+Regs[R5]] \leftarrow_{32} Regs[R4]$                                                  |
| S. S F2, 40 (R2) | 保存单精度浮点数 | $Mem[40+Regs[R2]] \leftarrow_{32} Regs[F2]_{031}$                                             |
| SH R5, 502(R4)   | 保存半字     | $Mem[502+Regs[R4]] \leftarrow_{16} Regs[R5]_{4863}$                                           |



## 4. ALU指令

寄存器 - 寄存器型 (RR型) 指令或立即数型 算术和逻辑操作:加、减、与、或、异或和移位等

| 指      | 6令举例       | 指令名称                | 含义                                                 |
|--------|------------|---------------------|----------------------------------------------------|
| DADDU  | R1, R2, R3 | 无符号加                | Regs[R1] ← Regs[R2]+ Regs[R3]                      |
| DADDIU | R4, R5, #6 | 加无符号立即数             | Regs[R4] ← Regs[R5]+6                              |
| LUI    | R1, #4     | 把立即数装入到一个<br>字的高16位 | Regs[R1] ← 0 <sup>32</sup> ## 4 ## 0 <sup>16</sup> |
| DSLL   | R1, R2, #5 | 逻辑左移                | Regs[R1] ← Regs[R2]<<5                             |
| DSLT   | R1, R2, R3 | 置小于                 | If(Regs[R2] < Regs[R3])                            |
|        |            |                     | Regs[R1] ← 1 else Regs[R1] ←0                      |



R0的值永远是0,它可以用来合成一些常用的操作。例如:

DADDIU R1, R0, #100

给寄存器R1装入常数100

DADD R1, R0, R2

把寄存器R2中的数据传送到寄存器R1



- 2. 6. 6 MIPS的控制指令
  - 1. 由一组跳转和一组分支指令来实现控制流的改变
  - 2. 典型的MIPS控制指令



| 指令举例             | 指令名称     | 含义                                                                                                              |
|------------------|----------|-----------------------------------------------------------------------------------------------------------------|
| J name           | 跳转       | PC <sub>3663</sub> ← name<<2                                                                                    |
| JAL name         | 跳转并链接    | Regs[R31] $\leftarrow$ PC+4; PC $_{3663} \leftarrow$ name $<<2$ ; $((PC+4)-2^{27}) \le$ name $<((PC+4)+2^{27})$ |
| JALR R3          | 寄存器跳转并链接 | Regs[R31] ←PC+4; PC← Regs[R3]                                                                                   |
| JR R5            | 寄存器跳转    | PC← Regs[R5]                                                                                                    |
| BEQZ R4, name    | 等于零时分支   | if (Regs[R4] == 0) PC←name;<br>((PC+4) $-2^{17}$ ) ≤name < ((PC+4) $+2^{17}$ )                                  |
| BNE R3, R4, name | 不相等时分支   | if (Regs[R3]!= Regs[R4]) PC←name<br>((PC+4) $-2^{17}$ ) ≤name < ((PC+4) $+2^{17}$ )                             |
| MOVZ R1, R2, R3  | 等于零时移动   | if(Regs[R3]==0) Regs[R1] ← Regs[R2]                                                                             |



#### 3. 跳转指令

- ▶ 根据跳转指令确定目标地址的方式不同以及跳转 时是否链接,可以把跳转指令分成4种。
- 确定目标地址的方式
- 把指令中的26位偏移量左移2位(因为指令字长都是4个字节)后,替换程序计数器的低28位;
- 间接跳转:由指令中指定的一个寄存器来给出转移目标地址。
- 跳转的两种类型
- 简单跳转: 把目标地址送入程序计数器。
- **跳转并链接:** 把目标地址送入程序计数器, 把返回地址(即顺序下一条指令的地址)放入寄存器R31。



- 4. 分支指令(条件转移)
  - 分支条件由指令确定

例如:测试某个寄存器的值是否为零

提供一组比较指令,用于比较两个寄存器的值。

例如: "置小于"指令

- 有的分支指令可以直接判断寄存器内容是否为负,或者 比较两个寄存器是否相等。
- 分支的目标地址

由16位带符号偏移量左移两位后和PC相加的结果来决定

一条浮点条件分支指令:通过测试浮点状态寄存器来决定是否进行分支。



#### 2. 6. 7 MIPS的浮点操作

- 1. 由操作码指出操作数是单精度(SP)或双精度(DP)
  - ▶ 后缀S:表示操作数是单精度浮点数
  - ▶ 后缀D:表示是双精度浮点数
- 2. 浮点操作

包括加、减、乘、除,分别有单精度和双精度指令。

- 3. 浮点数比较指令
  - ▶ 根据比较结果设置浮点状态寄存器中的某一位,以便 于后面的分支指令BC1T(若真则分支)或BC1F(若假 则分支)测试该位,以决定是否进行分支。



2.7

操作数的类型和大小\*\*



## 浮点数格式

## 两个符号:

- ➤m<sub>f</sub>:尾数符号
- ≻e<sub>f</sub>:阶码符号

 $N = m \cdot r_m^e$ 

## 两个数值:

- ► m:尾数的值
- **≻e**:阶码的值

1位 1位 q位 p位 m

## 两个基:

- ▶ r<sub>m</sub>:尾数的基
- r<sub>e</sub>:阶码的基

#### 两个字长:

- ▶ p:尾数的长度
- ▶ q:阶码的长度

#### 浮点数格式设计



### > 尾数

码制可以采用原码或补码,数制可以采用整数或小数,基可以采用二进制、四进制、八进制、十进制或十六进制。多数机器采用原码、小数表示,尾数的基r<sub>m</sub>=2。

## ▶ 阶码

码制可以采用移码或补码,数制采用整数,基r<sub>e</sub>=2。一般机器都采用<mark>移码、整数</mark>表示。

#### 浮点数格式设计



## • 设计重点

- ▶ 浮点数总字长给定的情况下,如何选择尾数基值,使浮点数的表述范围最大、表述经度和表述效率最高。
- ➤在尾数基值确定后,如何根据表数范围和表数经度确定 尾数长度p和阶码长度q。

## 研究对象

- ➤阶码长度q 影响表数范围。
- ▶尾数长度p 影响表数精度。
- ▶尾数基值r<sub>m</sub> 影响表数范围、精度及数在数轴上分布离散程度。



# 研究浮点数表示方式的主要结论

- 用尽可能短的字长实现尽可能大的表数范围和尽可能高的表数精度。
  - 1)通常尾数采用原码或补码纯小数表示,阶码采用移码整数表示。
  - 2) 当浮点数的尾数长度相等时,尾数的基为 2具有最高表数精度。
  - 3) 当浮点数的字长确定后,尾数基取2或4具有最大的表数范围和最高的表数精度。
    - 4) 规格化浮点数的表数精度最高。



## 浮点数尾数下溢的处理

#### ▶ 问题

在浮点数操作(相加、相乘、右移等)过程中产生的下溢会造成精度的 损失。

#### ▶ 解决

设计**下溢处理方法**,有多种方法,不同的方法有不同的优点和缺点,其出发点和应用场合也不一样,应根据需要进行选择。

- 截断法
- 舍入法
- 恒置 "1" 法
- \* 下舍上入法
- R\*舍入法
- ・ 查表法

#### 浮点数的舍入处理



- (1) 恒舍法(截断法、必舍法):假定舍入前规格化尾数的长度 为p + g位。恒舍法的舍入规则是:无论g 位长度的代码是什么,一 律把它舍去,只保留有效字长p 位代码作为尾数,而且不作任何修 改。
- (2) 恒置法(恒置1 法,恒置 法):恒置法的舍入规则是:把规格化尾数有效字长p 位的最低一位置成1 ,而不管超过有效字长之外的g 位代码是什么。
- (3) 下舍上入法:以规格化尾数有效字长p 位之外的g 位代码的中间值为界,小于这个中间值的则舍,大于或等于这个中间值的则入。
- (4) R\*舍人法(要求高精度): R\*舍入法规则是: 首先要判断尾数有效字长之外的所有g 位代码是否为10···00,然后根据判断结果决定是采用下舍上入法,还是采用恒置法。



(5) 查表法(ROM入法舍、PLA舍入法): 查表法继承了下舍上入法精度高、积累误差小的优点,同时又克服了它实现起来比较困难的缺点,是一种比较理想的舍入方法。(需要一个ROM或可编程逻辑阵列PLA,读取)



### 警戒位的设置方法



- 为了保证浮点数在运算和转换过程中的精度,在规定的尾数字长之外,运算器中的累加器需要另外增加的长度称为警戒位(guard digit or guard bit)。
- 在浮点数中设置警戒位,不需要增加浮点数的字长。实际上只需要增加一个累加器的长度,而其它数据寄存器和存储器的长度、运算器的长度等都不必增加。



- 警戒位的用处只有两个:
- 1. 用于左规格化时移入尾数有效字长内。
- 2. 用于舍入。
- 警戒位的来源有以下几个方面:
- 1. 做加、减法时,因对阶从有效字长内移出去的部分。
- 2. 做乘法时,双倍字长乘积的低字长部分。
- 3. 做除法时, 因没有除尽而多上商的几位。
- 4. 右规格化时移出有效字长的那部分。
- 5. 从十进制实数转换成二进制浮点数时,尾数超出有效 字长的那部分。





# **THANK YOU!**

2019.11.13