# RISC-V五级流水线处理器设计 以及拓展乘法指令MULW

2023.07.04





#### RTL建模以及仿真-工作内容

- 主要内容:参考《计算机组成与设计-硬/软件接口》、《CPU设计实战》、《The RISC-V Instruction Set Manual Volume I: Unprivileged ISA》、"龙芯MIPS处理器源码"设计了一个支持RISC-V部分基本指令的64位单发射五级流水线处理器。
- 目前支持的指令有: RV32I基本指令集中的ADD、SUB、SLT、SLUT、AND、OR、XOR、NOR、SLL、SRL、SRA、ADDI、LUI、LD、SD、BEQ、BNE、JAL。
- · 支持RV64M标准拓展指令中的MULW。
- 寄存器堆中有32个64位物理寄存器。
- 对每一级流水线、寄存器堆、指令RAM、数据RAM、ALU进行了 RTL仿真。
- · 做了DC逻辑综合。
- 程序级仿真,通过将机器码在最初的几个时钟周期写入到指令RAM中去,然后使CPU开始工作,观察写回的结果进行仿真。
- 门级仿真(VCS、Verdi)



## RTL建模以及仿真-处理器结构框图



2/9



### RTL建模以及仿真-流水线控制方式



流水线的实现没有采用一个单独的控制器,而是在每一级通过valid、allowin信号来决定当前这一级流水线是否被停顿。



#### RTL建模以及仿真-文件结构



RTL设计文件,用于RTL仿真的testbench,每一级仿真的波形图放在报告里





### 程序级仿真

```
使用一个简单代数式来验证CPU能否正确工作。
                                      预期的结果: 向4号寄存器中写回46.
计算a * b + a - b + 5, a=6, b=7.
                                       指令对应的机器码
汇编代码:
              //将6写入2号寄存器
                                      32' b00000000110 00000 000 00010 0010011
addi x2, x0, 6
                                      32' b000000000111 00000 000 00011 0010011
addi x3, x0, 7
              //将7写入3号寄存器
                                      32' d0
nop
                 //插入NOP指令避
                                      32' d0
nop
                 免数据竞争
                                      32' d0
nop
                                      32' b0000001_00011_00010_000_00100_0111011
mulw x4, x2, x3 //a*b, 结果写入4号寄存器
                                       32' d0
nop
                                       32' d0
nop
                                      32' d0
nop
                 //从a*b的结果中加上a
                                      32' b0000000 00010 00100 000 00100 0110011
add x4, x4, x2
                                      32' d0
nop
                                      32' d0
nop
                                      32' d0
nop
sub x4, x4, x3 //从a*b+a中减去b
                                      32' b0100000 00011 00100 000 00100 0110011
                                      32' d0
nop
                                      32' d0
nop
                                      32' d0
nop
addi x4, x4, 5 //加上5
                                       32' b000000000101 00100 000 00100 0010011:
```



### 程序级仿真

clk
reset
inst\_sram\_en
inst\_sram\_wdata
inst\_sram\_waddr

debug\_wb\_pc debug\_if\_inst debug\_rf\_wen debug\_rf\_wnum debug\_rf\_wdata

inst\_sram\_en为1,指令ram允许写入;inst\_sram\_wdata:写入指令ram的32位指令;inst\_sram\_waddr:写入数据的地址;

debug\_rf\_wnum:写回到寄存器堆的寄存器编号;

debug\_rf\_wdata:写回到寄存器堆的数据。





阶段一:写指令 将上一页的机器码,作为testbench的激励信号写入到指令RAM中。 用18个时钟 周期写入18条指令。之后关闭指令RAM的写使能,开启CPU,开始工作



## 程序级RTL仿真的波形结果

| 写回阶段对应的指令:   | a<br>d<br>d<br>i | a<br>d<br>d<br>i | nop       | m<br>u<br>l<br>w | nop       | a<br>d<br>d  | nop          | s<br>u<br>b    | nop          | a<br>d<br>d<br>i |           |
|--------------|------------------|------------------|-----------|------------------|-----------|--------------|--------------|----------------|--------------|------------------|-----------|
|              |                  |                  |           |                  |           |              |              |                |              |                  |           |
| χ.           |                  |                  |           |                  | 52_021    | 3            |              |                |              |                  |           |
| .7 \         | 1                | 2 )              | 3 Y 4 Y 5 | ( 6 )            | 7 \ 8 \ 9 | ) 10 )       | 11 / 12 / 13 | ) 14 )         | 15 / 16 / 17 | ( 18 )           | 19 ( 20 ) |
|              | 2                | 3                | 0         | 4                | 0         | f 4          | 0            | \\<br>\_4_\    | 0            | 4                | X         |
| 50_0*\70_0*\ | 6                | 7<br>?31_*       | 0         | 42<br>22_0*)     | 0         | 48<br>4032*) | 0            | / 41<br>/52_0* | 0            | XXX              | X_XXXX    |

cpu开始工作,取出第一条指令,在第五个时钟周期上升沿,addi指令开始写回寄存器

#### 阶段二:

开启CUP后的第五个上升沿写回信号产生有效输出,当程序执行完第18条指令时,写回信号表示向4号寄存器写入值46,与 预期的结果一致。



• DC综合的输入: RTL设计文件、工艺库(smic018)、约束文件

频率 100MHz 200MHz 250MHz 250MHz

Area

| Area                                                                                                      |                                                   |                                                                                                  |                                                                                |                                                                                       |          |
|-----------------------------------------------------------------------------------------------------------|---------------------------------------------------|--------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|----------|
| Combinational Area:                                                                                       | 575324.167736                                     | Combinational Area:<br>Noncombinational Area                                                     | 657263.379920<br>a:                                                            | Combinational Are<br>Noncombinational                                                 |          |
| Noncombinational Are Buf/Inv Area: Total Buffer Area: Total Inverter Area: Macro/Black Box Area Net Area: | 859581.690659<br>7836.998502<br>991.27<br>6845.73 | Buf/Inv Area:<br>Total Buffer Area:<br>Total Inverter Area:<br>Macro/Black Box Area<br>Net Area: | 814725.183300<br>26268.581117<br>3100.20<br>23168.38<br>: 0.000000<br>0.000000 | Buf/Inv Area: Total Buffer Area: Total Inverter Area: Macro/Black Box Area: Net Area: |          |
| Cell Area:<br>Design Area:                                                                                | 1434905.858394<br>1434905.858394                  | Cell Area:<br>Design Area:                                                                       | 1471988.563221<br>1471988.563221                                               | Cell Area:<br>Design Area:                                                            | 15<br>15 |

功耗

99.1145 mW

195.2551 mW

241.3916 mW

Area

690005.136968

816614.578754 36959.630993 5601.66 31357.97

1506619.715722

1506619.715722

0.000000

0.000000



### 门级仿真使用VCS工具进行编译,使用Verdi查看波形结果 门级仿真结果



#### RTL仿真结果



# 感谢!