

# 数据手册

## **Datasheet**

## APM32F103xB

基于 Arm® Cortex®-M3 内核的 32 位微控制器

版本: V 1.3



## 1 产品特性

#### ■ 系统与架构

- 32 位 Arm® Cortex®-M3 内核
- 最高工作频率为 96MHz

#### ■ 时钟与存储器

- HSECLK: 支持 4MHz~16 MHz 外部晶体振 荡器
- LSECLK: 支持 32.768KHz 晶体/陶瓷振荡器
- HSICLK: 出厂校准的 8MHz RC 振荡器
- LSICLK: 40KHz RC 振荡器
- Flash 容量最高 128KB
- SRAM 容量最高 20KB

#### ■ 电源与低功耗模式

- 复位供电电压 2.0V~3.6V
- 支持可编程电压监测器(PVD)
- 支持睡眠,停止和待机三种低功耗模式
- VBAT供电可支持 RTC 及备用寄存器工作

#### FPU

- 独立 FPU 模块,支持浮点运算

#### ■ ADC 及温度传感器

- 2 个 12bit 精度的 ADC, 支持 16 个输入通道
- ADC 电压转换范围: 0~V<sub>DDA</sub>
- 支持双采样和保持功能
- 1个内部温度传感器

#### I/O

- 可选择 80/51/37/26 个 I/O,由封装型号决定
- 所有 I/O 均可以映射到 16 个外部中断

#### DMA

- **1** 个 **DMA**,支持 **7** 个独立的可配置通道 www.geehy.com

#### ■ 定时器

- 1 个 16 位高级定时器 TMR1, 支持死区控制 和紧急刹车功能
- 3个16位通用定时器 TMR2/3/4,每个定时器拥有4个独立通道支持输入捕获、输出比较、PWM与脉冲计数等功能
- 2个看门狗定时器,分别为独立型 IWDT 和 窗口型 WWDT
- 1个24位自减型系统定时器 Sys Tick Timer

#### ■ 通信接口

- 3个 USART,支持 ISO7816、LIN 和 IrDA 等功能
- 2个I2C,支持SMBus/PMBus
- 2个 SPI, 最大传输速度 18Mbps
- 1个QSPI,支持单线和四线访问 flash
- 1个USB 2.0 FS Device
- 1 个 CAN 2.0B, 可支持 USBD 和 CAN 可同时独立工作
- 1 个 CRC 单元
- 支持 96 位不可改写的唯一 ID
- 串行调试接口 SWD 和 JTAG
- 芯片封装
- LQFP100/LQFP64/LQFP48/QFN36

#### ■ 应用领域

- 医疗设备、PC 外设、工业控制、智能仪表、 家用电器



## 目录

| 1      | 产品特性                 | 1    |
|--------|----------------------|------|
| 2      | 简介                   | 9    |
| 3      | 功能描述                 | 10   |
| 3.1    | Arm® Cortex®-M3 内核   | 10   |
| 3.2    | 存储器                  | . 11 |
| 3.3    | 电源管理                 | . 11 |
| 3.3.1  | 供电方案                 | 11   |
| 3.3.2  | 电压调压器                | 11   |
| 3.3.3  | 供电监控器                | 12   |
| 3.3.4  | 低功耗模式                | 12   |
| 3.4    | 时钟和启动                | 12   |
| 3.5    | RTC 和后备寄存器           | 13   |
| 3.6    | 启动配置                 | 13   |
| 3.7    | CRC 计算单元             | 13   |
| 3.8    | 通用 IO 端口             | 13   |
| 3.8.1  | 通用输入输出接口(GPIO)       | 13   |
| 3.9    | 中断控制器                | 14   |
| 3.9.1  | 嵌套的向量式中断控制器(NVIC)    | 14   |
| 3.9.2  | 外部中断/事件控制器(EINT)     | 14   |
| 3.10   | 浮点运算单元(FPU)          | 14   |
| 3.11   | DMA                  | 14   |
| 3.12   | 定时器                  | 15   |
| 3.13   | 看门狗(WDT)             | 15   |
| 3.14   | 外设接口                 | 16   |
| 3.14.1 | I2C 总线               | 16   |
| 3.14.2 | 通用同步/异步收发器(USART)    | 16   |
| 3.14.3 | 串行外设接口(SPI)          | 16   |
| 3.14.4 | 四线 SPI 控制器(QSPI)     | 16   |
| 3.14.5 | 控制器区域网络(CAN)         | 16   |
| 3.14.6 | 通用串行总线(USBD)         | 16   |
| 3.14.7 | USBD 接口与 CAN 接口的同时使用 | 16   |
| 3.15   | ADC(模拟/数字转换器)        | 17   |



| 3.16  | 温度传感器                  | 17         |
|-------|------------------------|------------|
| 3.17  | 调试接口(SWJ-DP)           | 17         |
| 4     | 引脚特性                   | 18         |
| 4.1   | 引脚定义                   | 18         |
| 4.1.1 | APM32F103xB 系列 LQFP100 | 18         |
| 4.1.2 | APM32F103xB 系列 LQFP64  | 19         |
| 4.1.3 | APM32F103xB 系列 LQFP48  | 20         |
| 4.1.4 | APM32F103xB 系列 QFN36   | 21         |
| 4.2   | 引脚描述                   | 22         |
| 4.3   | 系统框图                   | 27         |
| 4.4   | 时钟树                    | 29         |
| 4.5   | 地址映射                   | 29         |
| 4.6   | 供电方案                   | 31         |
| 5     | 电气特性                   | 32         |
| 5.1   | 测试条件                   | 32         |
| 5.1.1 | 最大值和最小值                | 32         |
| 5.1.2 | 典型值                    | 32         |
| 5.1.3 | 典型曲线                   | 32         |
| 5.1.4 | 负载电容                   | 32         |
| 5.2   | 绝对最大额定值                | 33         |
| 5.2.1 | 最大额定电压特性               | 34         |
| 5.2.2 | 最大额定电流特性               | 34         |
| 5.2.3 | 最大温度特性                 | 35         |
| 5.2.4 | 最大电气敏感特性               | 35         |
| 5.3   | 通用工作条件下的测试             | 36         |
| 5.3.1 | 内嵌复位和电源控制模块特性测试        | 36         |
| 5.3.2 | 内置参考电压特性测试             | 37         |
| 5.3.3 | 供电电流特性                 | 37         |
| 5.3.4 | 外部时钟源特性                | 42         |
| 5.3.5 | 内部时钟源特性                | 44         |
| 5.3.6 | PLL 特性                 | 46         |
| 5.3.7 | 存储器特性                  | 46         |
| 5.3.8 | I/O 端口特性               | 47         |
| 539   | NRST 引脚特性              | <b>4</b> 0 |



| 5.3.10 | 通信接口          |
|--------|---------------|
| 5.3.11 | 12 位 ADC 特性55 |
| 5.3.12 | 温度传感器特性       |
| 5.3.13 | EMC 特性        |
| 6      | 封装信息          |
| 6.1    | LQFP100 封装图60 |
| 6.2    | LQFP64 封装图    |
| 6.3    | LQFP48 封装图65  |
| 6.4    | QFN36 封装图     |
| 7      | 订货信息72        |
| 8      | 包装信息          |
| 9      | 常用功能模块命名      |
| 10     | 版本历史79        |



## 表格目录

| 表 1  | APM32F103xB 产品功能和外设配置                                        | 10 |
|------|--------------------------------------------------------------|----|
| 表 2  | 存储器说明                                                        | 11 |
| 表 3  | 供电方案                                                         | 11 |
| 表 4  | 电压调节器的工作模式                                                   | 11 |
| 表 5  | 低功耗模式                                                        | 12 |
| 表 6  | 定时器功能比较                                                      | 15 |
| 表 7  | 看门狗                                                          | 15 |
| 表 8  | APM32F103xB 引脚定义                                             | 22 |
| 表 9  | 最大额定电压特性                                                     | 34 |
| 表 10 | 最大额定电流特性                                                     | 34 |
| 表 11 | 温度特性                                                         | 35 |
| 表 12 | 静电放电(ESD) <sup>(1)</sup>                                     | 35 |
| 表 13 | 静态栓锁 <sup>(1)</sup>                                          | 35 |
| 表 14 | 通用工作条件                                                       | 36 |
| 表 15 | 内嵌复位和电源控制模块特性(T <sub>A</sub> =25℃)(-40℃-105℃) <sup>(1)</sup> | 36 |
| 表 16 | 内置的参照电压                                                      | 37 |
| 表 17 | 运行模式下的最大电流消耗,数据处理代码从内部闪存中运行                                  | 38 |
| 表 18 | 运行模式下的最大电流消耗,数据处理代码从内部 RAM 中运行                               | 39 |
| 表 19 | 睡眠模式下的最大电流消耗,代码从 Flash 或 RAM 中运行                             | 39 |
| 表 20 | 停机和待机模式下的最大电流消耗                                              | 40 |
| 表 21 | 运行模式下的典型电流消耗,数据处理代码从内部闪存中运行                                  | 41 |
| 表 22 | 运行模式下的典型电流消耗,数据处理代码从内部 RAM 中运行                               | 41 |
| 表 23 | 睡眠模式下的典型电流消耗,代码从 Flash 或 RAM 中运行                             | 42 |
| 表 24 | 停机和待机模式下的典型电流消耗                                              | 42 |
| 表 25 | 4~16MHz 的 HSECLK 振荡器特性 <sup>(1)(2)</sup>                     | 43 |
| 表 26 | LSECLK 振荡器特性(flseclk=32.768KHz)(1)                           | 43 |
| 表 27 | HSICLK 振荡器特性 <sup>(1)</sup>                                  | 44 |
| 表 28 | LSICLK 振荡器特性 <sup>(1)</sup>                                  | 45 |
| 表 29 | 低功耗模式的唤醒时间                                                   | 45 |
| 表 30 | PLL 特性                                                       | 46 |
| 表 31 | FLASH 存储器特性 <sup>(1)</sup>                                   | 46 |
| 表 32 | FLASH 存储器寿命和数据保存期限                                           | 47 |



| 表 33 | I/O 静态特性(测试条件 Vcc=2.7-3.6V, T <sub>A</sub> = -40~105℃)       | . 47 |
|------|--------------------------------------------------------------|------|
| 表 34 | 输出电压特性(测试条件 Vcc=2.7-3.6V,T <sub>A</sub> = -40~105℃)          | . 48 |
| 表 35 | 输入输出交流特性                                                     | . 48 |
| 表 36 | NRST 引脚特性(测试条件 Vcc=3.3V,Ta=-40~105℃)                         | . 49 |
| 表 37 | I2C 接口特性(测试条件 V <sub>DD</sub> = 3.3V, T <sub>A</sub> = 25℃)  | . 50 |
| 表 38 | SPI 特性(V <sub>DD</sub> = 3.3V,T <sub>A</sub> =25℃)           | . 51 |
| 表 39 | USBD 直流特性                                                    | . 54 |
| 表 40 | USBD 全速电气特性(V <sub>DD</sub> = 3.0-3.6V,T <sub>A</sub> = 25℃) | . 55 |
| 表 41 | ADC 特性(V <sub>DD</sub> = 2.4-3.6V,T <sub>A</sub> =-40~105℃)  | . 55 |
| 表 42 | f <sub>ADC</sub> =14MHz <sup>(1)</sup> 时的最大 R <sub>AIN</sub> | . 56 |
| 表 43 | ADC 精度 (1) (2)                                               | . 57 |
| 表 44 | 温度传感器特性                                                      | . 58 |
| 表 45 | EMS 特性                                                       | . 58 |
| 表 46 | EMI 特性                                                       | . 59 |
| 表 47 | LQFP100 封装数据                                                 | . 61 |
| 表 48 | LQFP64 封装数据                                                  | 64   |
| 表 49 | LQFP48 封装数据                                                  | 67   |
| 表 50 | QFN36 封装数据                                                   | . 70 |
| 表 51 | 订货信息列表                                                       | . 73 |
| 表 52 | 带状包装参数规格表                                                    | . 75 |
| 表 53 | 托盘包装参数规格表                                                    | . 77 |
| 表 54 | 常用功能模块命名                                                     | . 78 |
| 表 55 | 文档版本历史记录                                                     | . 79 |



## 图目录

| 图 1  | LQFP100 引脚配置图                           | . 18 |
|------|-----------------------------------------|------|
| 图 2  | LQFP64 引脚配置图                            | . 19 |
| 图 3  | LQFP48 引脚配置图                            | . 20 |
| 图 4  | QFN36 引脚配置图                             | . 21 |
| 图 5  | APM32F103xB 系列系统框图                      | . 27 |
| 图 6  | APM32F103xB 系列时钟树                       | 29   |
| 图 7  | APM32F103xB 系列地址映射图                     | 30   |
| 图 8  | 供电方案                                    | 31   |
| 图 9  | 测量引脚参数时的负载条件                            | 32   |
| 图 10 | 引脚输入电压测量方案                              | 33   |
| 图 11 | 电流消耗测量方案                                | . 33 |
| 图 12 | 使用 8MHz 晶体的典型应用                         | 43   |
| 图 13 | 使用 32.768kHz 的典型应用                      | 44   |
| 图 14 | 输入输出交流特性定义                              | 49   |
| 图 15 | 总线交流波形和测量电路 <sup>(1)</sup>              | . 51 |
| 图 16 | SPI 时序图 — 从模式和 CPHA=0                   | 52   |
| 图 17 | SPI 时序图 — 从模式和 CPHA=1 <sup>(1)</sup>    | 53   |
| 图 18 | SPI 时序图 — 主模式 <sup>(1)</sup>            | 53   |
| 图 19 | USBD 时序:数据信号上升和下降的时间定义                  | . 54 |
| 图 20 | ADC 的典型应用                               | 56   |
| 图 21 | ADC 精度特性                                | 57   |
| 图 22 | LQFP100 封装图                             | 60   |
| 图 23 | LQFP100 - 100 引脚,14 x 14mm 焊接 Layout 建议 | 62   |
| 图 24 | LQFP100 - 100 引脚,14 x 14mm 封装标识         | 62   |
| 图 25 | LQFP64 封装图                              | 63   |
| 图 26 | LQFP64 - 64 引脚,10 x 10mm 焊接 Layout 建议   | 65   |
| 图 27 | LQFP64 - 64 引脚,10 x 10mm 封装标识           | 65   |
| 图 28 | LQFP48 封装图                              | 65   |
| 图 29 | LQFP48 - 48 引脚,7 x 7 mm 焊接 Layout 建议    | 68   |
| 图 30 | LQFP48 - 48 引脚,7 x 7 mm 标识图             | 68   |
| 图 31 | QFN36 封装图                               | 69   |
| 图 32 | QFN36 - 36 引脚,6 x 6 mm 焊接 Layout 建议     | . 71 |
| 图 33 | QFN36 - 36 引脚,6 x 6 mm 标识图              | . 71 |
|      |                                         |      |



| 图 34 | 带状包装规格图 | 7 |
|------|---------|---|
| 图 35 | 托盘包装示意图 | 7 |



## 2 简介

APM32F103xB系列芯片是基于 Arm® Cortex®-M3 内核的 32 位微控制器,最高工作频率 96MHz。 内建 AHB 高性能总线,结合高速存储器及 DMA 可实现数据的快速处理和存储。内建 APB 高级外设总线,扩展了丰富的外设及增强型 I/O,保障了连接的快速性和控制的灵活性。芯片内部配备强大的 FPU 浮点运算处理单元,支持单精度数据处理指令和数据类型。

内置高达 128K 字节的闪存存储器和 20K 字节的 SRAM 存储器,所有型号都包含 2 个 12 位的 ADC、3 个通用 16 位定时器、1 个高级控制定时器和 1 个温度传感器,还包含标准的通信接口: 2 个 I2C 接口、2 个 SPI 接口、1 个 QSPI 接口、3 个 USART 接口、1 个 USB 2.0 FS 接口和 1 个 CAN 2.0B 接口,USBD 与 CAN 可同时独立工作。

工作电压为 2.0V ~ 3.6V,工作温度范围有-40℃至+85℃和-40℃至+105℃两种类型供选择。具有 LQFP100/LQFP64/LQFP48/ QFN36 的 4 种不同形式的封装,不同封装的外设及 I/O 配置有所不同。

有关 Arm® Cortex®-M3 内核的相关信息,请参考 Arm® Cortex®-M3 技术参考手册,该手册可以在 ARM 公司的网站下载。



## 3 功能描述

具体 APM32F103xB 产品功能和外设配置请参阅下表。

表1 APM32F103xB产品功能和外设配置

| 产品                 |            | APM32F103xB  |        |         |          |  |  |
|--------------------|------------|--------------|--------|---------|----------|--|--|
|                    |            | ТВ           | СВ     | RB      | VB       |  |  |
| 封                  | 装          | QFN36        | LQFP48 | LQFP 64 | LQFP 100 |  |  |
| 闪存(K               | bytes)     |              | 12     | 8       |          |  |  |
| SRAM(F             | (bytes)    | 20           |        |         |          |  |  |
|                    | 通用(16-bit) |              | 3      |         |          |  |  |
|                    | 高级(16-bit) |              | 1      |         |          |  |  |
| 定时器                | SysTick    | 1            |        |         |          |  |  |
|                    | Watchdog   |              | 2      |         |          |  |  |
|                    | RTC        |              | 1      |         |          |  |  |
|                    | SPI        | 1            | 1 2    |         |          |  |  |
|                    | QSPI       | 1            |        |         |          |  |  |
| 通信接口               | I2C        | 1            |        | 2       |          |  |  |
| 通信                 | USART      | 2 3          |        |         |          |  |  |
|                    | CAN2.0B    | 1            |        |         |          |  |  |
|                    | USB2.0 FS  | 1            |        |         |          |  |  |
| 12 bit<br>ADC      | Unit       | 2            |        |         |          |  |  |
| 12<br>AI           | Channel    | 10 16        |        | 3       |          |  |  |
| GPI                | Os         | 26           | 37     | 51      | 80       |  |  |
| CPU@Max. frequency |            | M3@96MHz     |        |         |          |  |  |
| FPU                |            | 1            |        |         |          |  |  |
| Operating voltage  |            | 2.0 V~ 3.6 V |        |         |          |  |  |

## 3.1 Arm® Cortex®-M3 内核

产品内置 Arm® Cortex®-M3 内核,工作频率为 96MHz,兼容主流 ARM 工具和软件。

APM32F103xB 系列系统框图,如图 5 所示。



## 3.2 存储器

表2 存储器说明

| 存储器       | 最大字节       | 功能                       |
|-----------|------------|--------------------------|
| 内置高速闪存存储器 | 128 Kbytes | 用于存放程序和数据。               |
| 内置静态存储器   | 20 Kbytes  | 可以以字节,半字(16位)或全字(32位)访问。 |

## 3.3 电源管理

#### 3.3.1 供电方案

表3 供电方案

| 名称               | 电压范围      | 说明                                                                                                                                                                       |
|------------------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| $V_{DD}$         | 2.0~3.6V  | V <sub>DD</sub> 直接给 IO 口供电,另外 V <sub>DD</sub> 经电压调压器为核心电路供电。                                                                                                             |
| V <sub>DDA</sub> | 2.4~3.6V  | 与 V <sub>DD</sub> 相连,为 ADC、复位模块、RC 振荡器和 PLL 的模拟部分供电。使用 ADC 时,V <sub>DDA</sub> 大于等于 2.4V。 V <sub>DDA</sub> 和 V <sub>SSA</sub> 必须分别连接到 V <sub>DD</sub> 和 V <sub>SS</sub> 。 |
| V <sub>BAT</sub> | 1.8V∼3.6V | 当关闭 V <sub>DD</sub> 时,自动为 RTC、外部 32KHz 振荡器和后备寄存器供电。                                                                                                                      |

注意: 关于如何连接电源引脚的详细信息参见图 8

#### 3.3.2 电压调压器

通过电压调压器可调节 MCU 的工作模式,从而减少功耗,主要有三种工作模式。

表4 电压调节器的工作模式

| 名称           | 说明                                 |
|--------------|------------------------------------|
| 主模式(MR)      | 以正常功耗模式提供 1.6V 电源(内核、内存、外设)。       |
| 低功耗模式(LPR)   | 以低功耗模式提供 1.6V 电源,以保存寄存器和 SRAM 的内容。 |
| <b>光枢描</b> 字 | 用于 CPU 的待机模式,调压器停止供电,除了备用电路和备      |
| 关断模式<br>     | 份区域外,寄存器和 SRAM 的内容全部丢失。            |

调压器在复位后始终处于工作状态,在关断模式下高阻输出。



#### 3.3.3 供电监控器

产品内部集成了上电复位(POR)/掉电复位(PDR)电路。当 VDD 达到设定的阀值 VPOR/PDR 时,系统正常工作;当 VDD 低于设定的阀值 VPOR/PDR 时,系统会保持复位状态,无需连接外部复位电路。VPOR/PDR 的细节请参考第五章的电气特性。

#### 3.3.4 低功耗模式

产品支持三种低功耗模式,用户可以通过设置在这些模式间进行切换。

表5 低功耗模式

| 模式类型              | 说明                                           |
|-------------------|----------------------------------------------|
| 4- #4 On 2-n      | 睡眠模式下,所有外设都处于工作状态, 但 CPU 停止工作,如果发生中断         |
| 睡眠模式              | /事件,则 CPU 被唤醒。                               |
|                   | 停机模式是保持 SRAM 和寄存器内容不丢失的情况下可以达到最低的电能          |
|                   | 消耗的模式。此时,内部 1.6V 供电部分停止导致 HSECLK、HSICLK、PLL  |
| 停机模式              | 时钟关闭,调压器被置于普通模式或低功耗模式。配置成 EINT 的中断、事         |
|                   | 件唤醒可将 CPU 从停机模式唤醒。EINT 信号包括 16 个外部 I/O 口、PVD |
|                   | 的输出、RTC 闹钟或 USBD 的唤醒信号。                      |
|                   | 待机模式是芯片使用的最低的电能消耗模式。此时,内部的电压调压器被关            |
|                   | 闭引起内部 1.6V 部分的供电被切断; HSECLK、HSICLK、PLL 时钟关闭; |
| 往扣 # <del>↑</del> | SRAM 和寄存器的内容也将消失。但后备寄存器的内容仍然保留,待机电路          |
| 待机模式<br>          | 仍工作。                                         |
|                   | NRST上的外部复位信号、IWDT复位、WKUP引脚上的一个上升边沿或 RTC      |
|                   | 的闹钟到时会终止芯片待机模式。                              |

注:在进入停机或待机模式时,RTC、IWDT 和对应的时钟不会被停止,QSPI 的中断不能唤醒低功耗。

## 3.4 时钟和启动

内部 8MHz 的 RC 振荡器作为系统启动的默认时钟,通过配置可以切换为外部的、具失效监控的 4~16MHz 时钟; 当检测到外部时钟失效时,系统将自动地切换到内部的 RC 振荡器,如果设置了中断,软件可以接收到相应的中断。

AHB、高速 APB(APB2)和低速 APB(APB1)的频率可通过预分频器进行配置。AHB 和高速 APB 的最高频率为 96MHz,低速 APB 的是 48MHz。



APM32F103xB 的时钟树参考图 6。

#### 3.5 RTC 和后备寄存器

RTC 具有一组连续运行的计数器,配合软件可提供日历、闹钟中断和阶段性中断功能。它的时钟源可以选择外部 32.768KHz 的晶体振荡器、内部 40KHz 低速 RC 振荡器或经 128 分频的外部高速时钟。并且,通过一个 512Hz 的信号可以对 RTC 的时钟进行误差校准。

10 个 16 位的寄存器的后备寄存器,用于在 Vpp 关闭时保存 20 个字节的用户数据。

RTC 和后备寄存器在 VDD 有效时由 VDD 供电,否则由 VBAT 引脚供电。系统或电源复位源复位,从待机模式唤醒,都不会引起 RTC 和后备寄存器的复位。

#### 3.6 启动配置

在启动时,通过 BOOT 引脚可以选择启动模式:

- 从用户闪存存储器启动
- 从系统存储器启动
- 从内部 SRAM 启动

启动加载程序(Boot loader)存放于系统存储器中,借助它,用户可以通过 USART1 对闪存重新进行编程。

## 3.7 CRC 计算单元

使用 CRC(循环冗余校验)计算单元可以计算一个 32 位的数据字的 CRC 码。

此应用实时地计算软件的签名,便于与原始签名对比。

### 3.8 通用 IO 端口

本产品可选择 80/51/37/26 个 I/O, 具体选择可参考型号及封装。所有 I/O 均可映射到 16 个外部中断控制器,并且大部分 I/O 支持 5V 逻辑电平输入。

#### 3.8.1 通用输入输出接口(GPIO)

产品最多可达 80 个 GPIO 引脚,每个引脚都支持大电流通过,并且可以通过软件配置在输入(可上拉,下拉)、输出(可推挽,开漏)或复用功能间切换。多数 GPIO 引脚都与复用外设共用。为避免 I/O 寄存器的意外写入, I/O 引脚的外设功能可通过特定的操作进行锁定。

在 APB2 上的 I/O 脚翻转速度可达 18MHz。



#### 3.9 中断控制器

#### 3.9.1 嵌套的向量式中断控制器(NVIC)

- 能处理 16 个可编程的优先级,同时也能处理可屏蔽的中断通道。紧耦合的 NVIC 实现了低延迟的中断响应处理。
- 中断向量入口地址在中断时直接进入内核。
- 允许中断的早期处理。
- 高优先级中断即使晚到也会优先处理。
- 中断尾部链接其它操作。
- 自动保存中断前处理器状态。
- 中断返回时自动恢复处理器状态,无需额外指令开销。

#### 3.9.2 外部中断/事件控制器(EINT)

外部中断/事件控制器由 19 个产生事件/中断请求的边沿检测器组成。其触发事件(上升沿、或下降沿、或双边沿)可以独立地配置或屏蔽:一个挂起寄存器维持着所有中断请求的状态。多达 80 个通用 I/O 口连接到 16 个外部中断线。EINT 可以检测到脉冲宽度小于内部 APB2 的时钟周期。

## 3.10 浮点运算单元(FPU)

产品内置独立的 FPU 浮点运算处理单元,支持 IEEE754 标准,支持单精度浮点运算。

#### 3.11 DMA

产品具有7路通用DMA,可以管理存储器到存储器、设备到存储器和存储器到设备的数据传输。

每个通道都有硬件 DMA 请求逻辑,同时可以通过软件单独设置每个通道的源地址、目标地址和传输的长度。

DMA 可以用于主要的外设: SPI、I2C、USART, 定时器 TMRx 和 ADC。



## 3.12 定时器

产品包含 1 个高级控制定时器(TMR1)、3 个通用定时器(TMR2/3/4)和 1 个系统时基定时器。

下表比较了高级定时器和通用定时器的功能:

表6 定时器功能比较

| 定时器类型     | 系统时基定时器                                                   |                                | 通用定时器                                                                  |                                | 高级定时器                                                                                                                                         |
|-----------|-----------------------------------------------------------|--------------------------------|------------------------------------------------------------------------|--------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|
| 定时器名称     | Sys Tick TMRer                                            | TMR2                           | TMR3                                                                   | TMR4                           | TMR1                                                                                                                                          |
| 计数器分辨率    | 24 位                                                      |                                | 16 位                                                                   | 16 位                           |                                                                                                                                               |
| 计数器类型     | 向下                                                        | 向上,向下,向上/下                     |                                                                        | :/下                            | 向上,向下,向上/下                                                                                                                                    |
| 预分频系数     |                                                           | 1~65536 之间的任意整数 1~65536 之间的任   |                                                                        | 1~65536 之间的任意整数                |                                                                                                                                               |
| 产生 DMA 请求 |                                                           | 可以                             |                                                                        |                                | 可以                                                                                                                                            |
| 捕获/比较通道   |                                                           | 4                              |                                                                        |                                | 4                                                                                                                                             |
| 互补输出      |                                                           | 没有                             |                                                                        |                                | 有                                                                                                                                             |
| 功能说明      | - 专用于实时操作系统 - 具有自动重加载功能 - 当计数器为 0 时能产生 一个可屏蔽系统中断 - 可编程时钟源 | - 在调记<br>- 可用于<br>- 每个分<br>机制。 | 引步或事件链接功<br>式模式下,计数器<br>产产生 PWM 输出<br>E时器都有独立的<br>上理增量编码器的<br>证、作感器的数字 | 可以被冻结。<br>J DMA 请求<br>J信号和 1 至 | - 具有带死区插入的互补 PWM 输出 - 配置为 16 位标准定时器时,它与 TMRx 定时器具有相同的功能。 - 配置为 16 位 PWM 发生器时,它具有全调制能力(0~100%)。 - 在调试模式下,计数器可以被冻结,同时 PWM 输出被禁止。 - 提供同步或事件链接功能。 |

## 3.13 看门狗 (WDT)

产品内置两个看门狗,提供了更高的安全性、时间的精确性和使用的灵活性。两个看门狗设备(独立看门狗和窗口看门狗)可用来检测和解决由软件错误引起的故障;当计数器达到给定的超时值时,触发一个中断(仅适用于窗口看门狗)或产生系统复位。

表7 看门狗

| 名称    | 计数器分辨率 | 计数器类型 | 预分频系数         | 功能说明                                                                                                                      |
|-------|--------|-------|---------------|---------------------------------------------------------------------------------------------------------------------------|
| 独立看门狗 | 12 位   | 向下    | 1~256 之间的任意整数 | 由内部独立的 40KHz 的 RC 振荡器提供时钟,因此可运<br>行于停机和待机模式;在发生问题时可复位整个系统;<br>可以为应用程序提供超时管理;<br>可以配置成是软件或硬件启动看门狗;<br>在调试模式下,为了方便调试可暂停计数器。 |
| 窗口看门狗 | 7 位    | 向下    | -             | 可以设置成自由运行;<br>在发生问题时可复位整个系统;<br>由主时钟驱动,具有早期预警中断功能;<br>在调试模式下,计数器可以被冻结。                                                    |



#### 3.14 外设接口

#### 3.14.1 I2C 总线

I2C1/2 均可工作于多主模式或从模式并支持 7 位和 10 位寻址,协议支持标准和快速模式。内置了硬件 CRC 发生器/校验器。可以使用 DMA 操作并支持 SMBus 总线 2.0 版 / PMBus 总线。

I2C3/4 总线是一个双线串行接口,由串行数据线(SDA)和串行时钟(SCL)组成。可以作为 "发射器"和"接收器"工作,可以在标准模式、快速模式、快速模式和高速模式下运行;此 外,高速模式和快速模式设备是向下兼容的。

#### 3.14.2 通用同步/异步收发器(USART)

内嵌 3 个 USART 通信接口,其中 USART1 接口可支持 4.5Mbit/s 的通信速率,其它接口支持 2.25Mbit/s 的通信速率。它具有硬件信号 CTS 和 RTS,兼容 ISO7816 智能卡,支持 IrDA SIR ENDEC 传输编解码,还提供 LIN 主/从模式。

#### 3.14.3 串行外设接口(SPI)

内嵌 2 个 SPI 接口,支持芯片与外部设备以半/全双工的串行方式通信。可配置为主模式或从模式,每帧 8 位或 16 位。全双工和半双工的通信速率可支持 18 Mbit/s。所有的 SPI 接口支持 DMA 操作。

#### 3.14.4 四线 SPI 控制器(QSPI)

内嵌 1 个 QSPI 专用通信接口,可以通过单、双线或四线 SPI 模式连接外部 flash,支持 8 位、16 位和 32 位访问。内部有 8 bytes 的发送 FIFO 和 8 bytes 的接收 FIFO。

#### 3.14.5 控制器区域网络(CAN)

内嵌 1 个 CAN 总线接口,兼容 2.0A 和 2.0B(主动)规范,通信速率最高可达 1Mbit/s。支持 11 位标识符的标准帧和 29 位标识符的扩展帧,具有 3 个发送邮箱,2 个接收 FIFO,以及 3 级 14 个可调节的滤波器。

#### 3.14.6 通用串行总线(USBD)

内嵌 1 个 USBD 接口,支持 USB2.0 全速模式,软件配置的端点,支持中断唤醒功能。

#### 3.14.7 USBD 接口与 CAN 接口的同时使用

USBD 与 CAN 同时使用时,需要:



- 在 USBD 的基地址偏移 0x100 处写 0x00000001。
- PA11 和 PA12 引脚给 USBD 用, CAN 复用其它引脚。

## 3.15 ADC(模拟/数字转换器)

集成两个 12 位精度 16 通道的 ADC,每个 ADC 都可以实现单次模式和扫描模式的转换。可支持 DMA 操作,解放 CPU。ADC 接口支持单次采样、同步的采样和保持、及交叉的采样和保持逻辑功能。模拟看门狗功能可以监视多路通道,当被监视的信号超出预置的值时产生中断。

使用定时器可以使模数转换与时钟同步。

#### 3.16 温度传感器

内嵌连接到 ADC1\_IN16 输入通道上的温度传感器可以将芯片的环境温度转换为数字。

## 3.17 调试接口(SWJ-DP)

产品支持串行调试接口(SW-DP)和 JTAG(JTAG-DP)调试接口两种方式。

JTAG 接口为 AHB 访问端口提供 5 针标准 JTAG 接口。

SW-DP 接口为 AHB 模块提供 2 针(数据+时钟)接口。其中,SW-DP 接口的 2 个引脚和 JTAG 接口的 5 个引脚中的一些是复用的。



## 4 引脚特性

#### 4.1 引脚定义

#### 4.1.1 APM32F103xB 系列 LQFP100

图1 LQFP100 引脚配置图





#### 4.1.2 APM32F103xB 系列 LQFP64

图2 LQFP64 引脚配置图





#### 4.1.3 **APM32F103xB** 系列 **LQFP48**

图3 LQFP48 引脚配置图





## 4.1.4 APM32F103xB 系列 QFN36

图4 QFN36 引脚配置图





## 4.2 引脚描述

表8 APM32F103xB 引脚定义

|                                    |        | 引肤     | 编号      |       |                      | R.    | 主功能 <sup>(3)</sup>  | 可选的复                                                                     | 用功能                |
|------------------------------------|--------|--------|---------|-------|----------------------|-------|---------------------|--------------------------------------------------------------------------|--------------------|
| 引脚名称                               | LQFP48 | LQFP64 | LQFP100 | QFN36 | 类型<br><sup>(1)</sup> | /0 电平 | (复位后)               | 默认复用功能                                                                   | 重定义功能              |
| PE2                                | -      | -      | 1       | ı     | I/O                  | FT    | PE2                 | TRACECK                                                                  | -                  |
| PE3                                | -      | -      | 2       |       | I/O                  | FT    | PE3                 | TRACED0                                                                  | -                  |
| PE4                                | -      | -      | 3       | -     | I/O                  | FT    | PE4                 | TRACED1                                                                  | -                  |
| PE5                                | -      |        | 4       | •     | I/O                  | FT    | PE5                 | TRACED2                                                                  | -                  |
| PE6                                | -      | -      | 5       | -     | I/O                  | FT    | PE6                 | TRACED3                                                                  | -                  |
| V <sub>BAT</sub>                   | 1      | 1      | 6       | -     | S                    | -     | $V_{BAT}$           | -                                                                        | -                  |
| PC13-<br>TAMPER-RTC <sup>(4)</sup> | 2      | 2      | 7       | 1     | I/O                  | -     | PC13 <sup>(5)</sup> | TAMPER-RTC                                                               | -                  |
| PC14-<br>OSC32_IN <sup>(4)</sup>   | 3      | 3      | 8       | ı     | I/O                  | -     | PC14 <sup>(5)</sup> | OSC32_IN                                                                 | -                  |
| PC15-<br>OSC32_OUT <sup>(4)</sup>  | 4      | 4      | 9       | -     | I/O                  | -     | PC15 <sup>(5)</sup> | OSC32_OUT                                                                | -                  |
| V <sub>SS_5</sub>                  | -      | 1      | 10      | 1     | S                    | -     | $V_{SS_5}$          | -                                                                        | -                  |
| $V_{\text{DD}\_5}$                 | -      | -      | 11      | -     | S                    | -     | $V_{DD_{\_5}}$      | -                                                                        | -                  |
| OSC_IN                             | 5      | 5      | 12      | 2     | -                    | -     | OSC_IN              | -                                                                        | PD0 <sup>(6)</sup> |
| OSC_OUT                            | 6      | 6      | 13      | 3     | 0                    | -     | OSC_OUT             | -                                                                        | PD1 <sup>(6)</sup> |
| NRST                               | 7      | 7      | 14      | 4     | I/O                  | -     | NRST                | -                                                                        | -                  |
| PC0                                | -      | 8      | 15      | -     | I/O                  | -     | PC0                 | ADC12_IN10                                                               | -                  |
| PC1                                | -      | 9      | 16      | -     | I/O                  | -     | PC1                 | ADC12_IN11                                                               | -                  |
| PC2                                | -      | 10     | 17      | -     | I/O                  | -     | PC2                 | ADC12_IN12                                                               | -                  |
| PC3                                | -      | 11     | 18      | -     | I/O                  | -     | PC3                 | ADC12_IN13                                                               | -                  |
| V <sub>SSA</sub>                   | 8      | 12     | 19      | 5     | S                    | -     | $V_{SSA}$           | -                                                                        | -                  |
| $\mathbf{V}_{REF}$                 | -      | -      | 20      | -     | S                    | -     | $V_{REF}$           | -                                                                        | -                  |
| $V_{REF^+}$                        | -      | -      | 21      | -     | S                    | -     | V <sub>REF</sub> +  | -                                                                        | -                  |
| $V_{DDA}$                          | 9      | 13     | 22      | 6     | S                    | -     | $V_{DDA}$           | -                                                                        | -                  |
| PA0-WKUP                           | 10     | 14     | 23      | 7     | I/O                  | -     | PA0                 | WKUP/ USART2_CTS <sup>(6)</sup> / ADC12_IN0/ TMR2_CH1_ETR <sup>(6)</sup> | -                  |
| PA1                                | 11     | 15     | 24      | 8     | I/O                  | -     | PA1                 | USART2_RTS <sup>(6)</sup> / ADC12_IN1/ TMR2_CH2 <sup>(6)</sup>           | -                  |
| PA2                                | 12     | 16     | 25      | 9     | I/O                  | -     | PA2                 | USART2_TX <sup>(6)</sup> / ADC12_IN2/ TMR2_CH3 <sup>(6)</sup>            | -                  |



|                   |        | 引朋     | 编号      |       |                      | 6        | 主功能(3)            | 可选的复                                                                 |           |
|-------------------|--------|--------|---------|-------|----------------------|----------|-------------------|----------------------------------------------------------------------|-----------|
| 引脚名称              | LQFP48 | LQFP64 | LQFP100 | QFN36 | 类型<br><sup>(1)</sup> | /0 电平(2) | (复位后)             | 默认复用功能                                                               | 重定义功能     |
| PA3               | 13     | 17     | 26      | 10    | I/O                  | -        | PA3               | USART2_RX <sup>(6)</sup> / ADC12_IN3/ TMR2_CH4 <sup>(6)</sup>        | -         |
| V <sub>SS_4</sub> | -      | 18     | 27      | -     | S                    | -        | V <sub>SS_4</sub> | -                                                                    | -         |
| $V_{DD\_4}$       | -      | 19     | 28      | -     | S                    | -        | $V_{DD\_4}$       | -                                                                    | -         |
| PA4               | 14     | 20     | 29      | 11    | I/O                  | -        | PA4               | SPI1_NSS <sup>(6)</sup> /<br>USART2_CK <sup>(6)</sup> /<br>ADC12_IN4 | -         |
| PA5               | 15     | 21     | 30      | 12    | I/O                  | -        | PA5               | SPI1_SCK <sup>(6)</sup> /<br>ADC12_IN5                               | -         |
| PA6               | 16     | 22     | 31      | 13    | I/O                  |          | PA6               | SPI1_MISO <sup>(6)</sup> / ADC12_IN6/ TMR3_CH1 <sup>(6)</sup>        | TMR1_BKIN |
| PA7               | 17     | 23     | 32      | 14    | I/O                  |          | PA7               | SPI1_MOSI <sup>(6)</sup> / ADC12_IN7/ TMR3_CH2 <sup>(6)</sup>        | TMR1_CH1N |
| PC4               | -      | 24     | 33      | -     | I/O                  | -        | PC4               | ADC12_IN14                                                           | -         |
| PC5               | -      | 25     | 34      | 1     | I/O                  | -        | PC5               | ADC12_IN15                                                           | -         |
| PB0               | 18     | 26     | 35      | 15    | I/O                  | -        | PB0               | ADC12_IN8/<br>TMR3_CH3 <sup>(6)</sup>                                | TMR1_CH2N |
| PB1               | 19     | 27     | 36      | 16    | I/O                  | -        | PB1               | ADC12_IN9/<br>TMR3_CH4 <sup>(6)</sup>                                | TMR1_CH3N |
| PB2               | 20     | 28     | 37      | 17    | I/O                  | FT       | PB2/BOOT1         | -                                                                    | -         |
| PE7               | -      | -      | 38      | -     | I/O                  | FT       | PE7               | -                                                                    | TMR1_ETR  |
| PE8               | -      | -      | 39      | -     | I/O                  | FT       | PE8               | -                                                                    | TMR1_CH1N |
| PE9               | -      | -      | 40      | -     | I/O                  | FT       | PE9               | -                                                                    | TMR1_CH1  |
| PE10              | -      | -      | 41      | -     | I/O                  | FT       | PE10              | -                                                                    | TMR1_CH2N |
| PE11              | -      | -      | 42      | -     | I/O                  | FT       | PE11              | -                                                                    | TMR1_CH2  |
| PE12              | -      | -      | 43      | -     | I/O                  | FT       | PE12              | -                                                                    | TMR1_CH3N |
| PE13              | -      | -      | 44      | -     | I/O                  | FT       | PE13              | -                                                                    | TMR1_CH3  |
| PE14              | -      | -      | 45      | -     | I/O                  | FT       | PE14              | -                                                                    | TMR1_CH4  |
| PE15              | -      | -      | 46      | -     | I/O                  | FT       | PE15              | -                                                                    | TMR1_BKIN |
| PB10              | 21     | 29     | 47      | -     | I/O                  | FT       | PB10              | I2C2_SCL/<br>I2C4_SCL/<br>USART3_TX <sup>(6)</sup>                   | TMR2_CH3  |
| PB11              | 22     | 30     | 48      | 1     | I/O                  | FT       | PB11              | I2C2_SDA/<br>I2C4_SDA/<br>USART3_RX <sup>(6)</sup>                   | TMR2_CH4  |



|                          |        | 引肤     | 编号      |       |           | 73    | 主功能(3)            | 可选的复                                                                       | 用功能                     |
|--------------------------|--------|--------|---------|-------|-----------|-------|-------------------|----------------------------------------------------------------------------|-------------------------|
| 引脚名称                     | LQFP48 | LQFP64 | LQFP100 | QFN36 | <b>类型</b> | /0 电平 | (复位后)             | 默认复用功能                                                                     | 重定义功能                   |
| V <sub>SS_1</sub>        | 23     | 31     | 49      | 18    | S         | -     | V <sub>SS_1</sub> | -                                                                          | -                       |
| <b>V</b> <sub>DD_1</sub> | 24     | 32     | 50      | 19    | S         | -     | $V_{DD_1}$        | -                                                                          | -                       |
| PB12                     | 25     | 33     | 51      | -     | I/O       | FT    | PB12              | SPI2_NSS/ I2C2_SMBAI/ USART3_CK <sup>(6)</sup> / TMR1_BKIN <sup>(6)</sup>  |                         |
| PB13                     | 26     | 34     | 52      | •     | I/O       | FT    | PB13              | SPI2_SCK/ USART3_CTS <sup>(6)</sup> / TMR1_CH1N <sup>(6)</sup> / QSPI_IO0  |                         |
| PB14                     | 27     | 35     | 53      | -     | I/O       | FT    | PB14              | SPI2_MISO/ USART3_RTS <sup>(6)</sup> / TMR1_CH2N <sup>(6)</sup> / QSPI_IO1 |                         |
| PB15                     | 28     | 36     | 54      | -     | I/O       | FT    | PB15              | SPI2_MOSI/<br>TMR1_CH3N <sup>(6)</sup> /<br>QSPI_IO2                       | -                       |
| PD8                      | -      | -      | 55      | -     | I/O       | FT    | PD8               | QSPI_IO3                                                                   | USART3_TX               |
| PD9                      | -      | -      | 56      | -     | I/O       | FT    | PD9               | -                                                                          | USART3_RX               |
| PD10                     | -      | -      | 57      | -     | I/O       | FT    | PD10              | QSPI_CMU                                                                   | USART3_CK               |
| PD11                     | -      | -      | 58      | -     | I/O       | FT    | PD11              | -                                                                          | USART3_CTS              |
| PD12                     | -      | ı      | 59      | -     | I/O       | FT    | PD12              | QSPI_SS_N                                                                  | TMR4_CH1/<br>USART3_RTS |
| PD13                     | -      | ı      | 60      | -     | I/O       | FT    | PD13              | -                                                                          | TMR4_CH2                |
| PD14                     | -      | -      | 61      | -     | I/O       | FT    | PD14              | -                                                                          | TMR4_CH3                |
| PD15                     | -      | -      | 62      | -     | I/O       | FT    | PD15              | -                                                                          | TMR4_CH4                |
| PC6                      | -      | 37     | 63      | -     | I/O       | FT    | PC6               | -                                                                          | TMR3_CH1                |
| PC7                      | -      | 38     | 64      | -     | I/O       | FT    | PC7               | -                                                                          | TMR3_CH2                |
| PC8                      | -      | 39     | 65      | -     | I/O       | FT    | PC8               | -                                                                          | TMR3_CH3                |
| PC9                      | -      | 40     | 66      | -     | I/O       | FT    | PC9               | -                                                                          | TMR3_CH4                |
| PA8                      | 29     | 41     | 67      | 20    | I/O       | FT    | PA8               | USART1_CK/<br>TMR1_CH1 <sup>(6)</sup> /<br>MCO                             | -                       |
| PA9                      | 30     | 42     | 68      | 21    | I/O       | FT    | PA9               | USART1_TX <sup>(6)</sup> /<br>TMR1_CH2 <sup>(6)</sup>                      | -                       |
| PA10                     | 31     | 43     | 69      | 22    | I/O       | FT    | PA10              | USART1_RX <sup>(6)</sup> /<br>TMR1_CH3 <sup>(6)</sup>                      | -                       |



|               |        | 引脚     | 编号      |       |           | 2)    | 主功能(3)         | 可选的复                                                                         | [用功能                                       |
|---------------|--------|--------|---------|-------|-----------|-------|----------------|------------------------------------------------------------------------------|--------------------------------------------|
| 引脚名称          | LQFP48 | LQFP64 | LQFP100 | QFN36 | <b>类型</b> | /0 电平 | (复位后)          | 默认复用功能                                                                       | 重定义功能                                      |
| PA11          | 32     | 44     | 70      | 23    | I/O       | FT    | PA11           | USART1_CTS/ USBDM/ USB2DM/ CAN_RX <sup>(6)</sup> / TMR1_CH4 <sup>(6)</sup>   | -                                          |
| PA12          | 33     | 45     | 71      | 24    | I/O       | FT    | PA12           | USART1_RTS/ USBDP  USB2DP/  CAN_TX <sup>(6)</sup> /  TMR1_ETR <sup>(6)</sup> | -                                          |
| PA13          | 34     | 46     | 72      | 25    | I/O       | FT    | JTMS/<br>SWDIO | -                                                                            | PA13                                       |
| 未连接           | -      | -      | 73      | -     | -         | -     | -              | 未连接                                                                          | -                                          |
| <b>V</b> SS_2 | 35     | 47     | 74      | 26    | S         |       | $V_{SS_2}$     | -                                                                            | -                                          |
| $V_{DD\_2}$   | 36     | 48     | 75      | 27    | S         |       | $V_{DD_2}$     | -                                                                            | -                                          |
| PA14          | 37     | 49     | 76      | 28    | I/O       | FT    | JTCK/<br>SWCLK | -                                                                            | PA14                                       |
| PA15          | 38     | 50     | 77      | 29    | I/O       | FT    | JTDI           | -                                                                            | TMR2_CH1_ETR/<br>PA15/<br>SPI1_NSS         |
| PC10          | -      | 51     | 78      | -     | I/O       | FT    | PC10           | -                                                                            | USART3_TX                                  |
| PC11          | -      | 52     | 79      | -     | I/O       | FT    | PC11           | -                                                                            | USART3_RX                                  |
| PC12          | -      | 53     | 80      | -     | I/O       | FT    | PC12           | -                                                                            | USART3_CK                                  |
| PD0           | -      | -      | 81      | 2     | I/O       | FT    | PD0            | -                                                                            | CAN_RX                                     |
| PD1           | -      | -      | 82      | 3     | I/O       | FT    | PD1            | -                                                                            | CAN_TX                                     |
| PD2           | -      | 54     | 83      | -     | I/O       | FT    | PD2            | TMR3_ETR                                                                     | -                                          |
| PD3           | -      | -      | 84      | -     | I/O       | FT    | PD3            | -                                                                            | USART2_CTS                                 |
| PD4           | -      | -      | 85      | -     | I/O       | FT    | PD4            | -                                                                            | USART2_RTS                                 |
| PD5           | -      | -      | 86      | -     | I/O       | FT    | PD5            | -                                                                            | USART2_TX                                  |
| PD6           | -      | -      | 87      | -     | I/O       | FT    | PD6            | -                                                                            | USART2_RX                                  |
| PD7           | -      | -      | 88      | -     | I/O       | FT    | PD7            | -                                                                            | USART2_CK                                  |
| РВ3           | 39     | 55     | 89      | 30    | I/O       | FT    | JTDO           | -                                                                            | PB3/<br>TRACESWO/<br>TMR2_CH2/<br>SPI1_SCK |



|                          |        | 引肽     | 编号      |       |           | 7)    | 主功能(3)      | 可选的复                                                        | 用功能                               |
|--------------------------|--------|--------|---------|-------|-----------|-------|-------------|-------------------------------------------------------------|-----------------------------------|
| 引脚名称                     | LQFP48 | LQFP64 | LQFP100 | QFN36 | <b>类型</b> | /0 电平 | (复位后)       | 默认复用功能                                                      | 重定义功能                             |
| PB4                      | 40     | 56     | 90      | 31    | I/O       | FT    | NJTRST      | -                                                           | PB4/<br>TMR3_CH1/<br>SPI1_MISO    |
| PB5                      | 41     | 57     | 91      | 32    | I/O       | -     | PB5         | I2C1_SMBAI                                                  | TMR3_CH2/<br>SPI1_MOSI            |
| PB6                      | 42     | 58     | 92      | 33    | I/O       | FT    | PB6         | I2C1_SCL <sup>(6)</sup> / I2C3_SCL/ TMR4_CH1 <sup>(6)</sup> | USART1_TX                         |
| PB7                      | 43     | 59     | 93      | 34    | I/O       | FT    | PB7         | I2C1_SDA <sup>(6)</sup> / I2C3_SDA/ TMR4_CH2 <sup>(6)</sup> | USART1_RX                         |
| воото                    | 44     | 60     | 94      | 35    | I         | -     | воото       | -                                                           | -                                 |
| PB8                      | 45     | 61     | 95      | -     | I/O       | FT    | PB8         | TMR4_CH3 <sup>(6)</sup>                                     |                                   |
| PB9                      | 46     | 62     | 96      | -     | I/O       | FT    | PB9         | TMR4_CH4 <sup>(6)</sup>                                     | I2C1_SDA<br>(I2C3_SDA)<br>/CAN_TX |
| PE0                      | -      | -      | 97      | -     | I/O       | FT    | PE0         | TMR4_ETR                                                    | -                                 |
| PE1                      | -      | -      | 98      | -     | I/O       | FT    | PE1         | -                                                           | -                                 |
| V <sub>SS_3</sub>        | 47     | 63     | 99      | 36    | S         | -     | $V_{SS_3}$  | -                                                           | -                                 |
| <b>V</b> <sub>DD_3</sub> | 48     | 64     | 100     | 1     | S         | -     | $V_{DD\_3}$ | -                                                           | -                                 |

- 1. I=输入, O=输出, S=电源
- 2. FT: 支持 5V
- 3. PC13, PC14 和 PC15 引脚供电能力弱。因此对这三个引脚有以下限制:在同一时间只有一个引脚能作为输出,且只能工作在 2MHz 模式下,最大驱动负载为 30pF,不能作为电流源(如驱动 LED)。
- 4. 这些引脚的状态由备份区域寄存器控制(这些寄存器不会被主复位系统所复位)。
- 5. 对 QFN36 封装的引脚 2 和引脚 3、LQFP48 和 LQFP64 封装的引脚 5 和引脚 6,在芯片复位后默 认配置为 OSC\_IN 和 OSC\_OUT 功能脚,可以软件设置这两个引脚为 PD0 和 PD1 功能,但对于 LQFP100 封装,PD0 和 PD1 为固有的功能引脚。
- 6. 此类复用功能能够由软件配置到其他引脚上(如果相应的封装型号有此引脚),详细信息请参考参考手册的复用功能 I/O 章节和调试设置章节。



## 4.3 系统框图

图5 APM32F103xB 系列系统框图





- 1. APM32F103xB 系列的 AHB 和高速 APB 的最高频率为 96MHz;
- 2. APM32F103xB 系列的低速 APB 时钟的最高频率为 48MHz。



#### 4.4 时钟树

图6 APM32F103xB 系列时钟树



- 1. APM32F103xB 系列的 AHB 和高速 APB 的最高频率为 96MHz;
- 2. APM32F103xB 系列的低速 APB 时钟的最高频率为 48MHz。

## 4.5 地址映射



#### 图7 APM32F103xB 系列地址映射图





## 4.6 供电方案

图8 供电方案





## 5 电气特性

#### 5.1 测试条件

除非专门规定,所有电压参数都以 Vss 为参照。

#### 5.1.1 最大值和最小值

除非特别说明,测试是在 T<sub>A</sub>=25℃下在生产线上所有产品进行的。其最大和最小值可支持所定最糟糕的环境温度、供电电压和时钟频率。

在每个表格下方的注解中说明是通过综合评估、设计模拟和/或工艺特性得到的数据,没有在生产线上进行测试;在综合评估的基础上,通过样本测试后,取其平均值再加减三倍的标准分布(平均±3Σ)得到最大和最小数值。

#### 5.1.2 典型值

除非特别说明,典型数据的运行条件是  $T_A=25$   $\mathbb{C}$  和  $V_{DD}=3.3$   $V_{DD} \leq 3.6$   $V_{DD} \leq 3.6$  电压范围)。

#### 5.1.3 典型曲线

典型曲线仅用于设计指导。

#### 5.1.4 负载电容

图9 测量引脚参数时的负载条件





图10 引脚输入电压测量方案



图11 电流消耗测量方案



## 5.2 绝对最大额定值

器件上的载荷如果超过绝对最大额定值,会导致器件永久性的损坏。这里只是给出能承受的最大载荷,不保证在此条件下器件的功能性运行正常。



## 5.2.1 最大额定电压特性

表9 最大额定电压特性

| 符号                                | 描述                                                             | 最小值                  | 最大值                   | 单位 |
|-----------------------------------|----------------------------------------------------------------|----------------------|-----------------------|----|
| V <sub>DD</sub> - V <sub>SS</sub> | 外部主供电电压(包含 V <sub>DDA</sub> 和 V <sub>DD</sub> ) <sup>(1)</sup> | -0.3                 | 4.0                   |    |
| Vin                               | 在支持 5V 的引脚上的输入电压 <sup>(2)</sup>                                | V <sub>SS</sub> -0.3 | 5.5                   | V  |
|                                   | 在其它引脚上的输入电压(2)                                                 | V <sub>SS</sub> -0.3 | V <sub>DD</sub> + 0.3 |    |
| $\Delta V_{DDx}$                  | 不同供电引脚之间的电压差                                                   |                      | 50                    | mV |
| V <sub>SSx</sub> -V <sub>SS</sub> | 不同接地引脚之间的电压差                                                   |                      | 50                    |    |

- 1. 所有的电源(VDD, VDDA)和地(Vss, Vssa)必须始终在允许范围内。
- 2. 如果  $V_{IN}$  超过最大值,必须在外部限制  $I_{INJ(PIN)}$  不超过其最大值。当  $V_{IN}$   $V_{DD}$  时,电流流入引脚;当  $V_{IN}$   $V_{SS}$  时,电流流出引脚。

#### 5.2.2 最大额定电流特性

表10 最大额定电流特性

| 符号                            | 描述                                                                | 最大值 | 単位   |
|-------------------------------|-------------------------------------------------------------------|-----|------|
| I <sub>VDD</sub>              | 经过 V <sub>DD</sub> /V <sub>DDA</sub> 电源线的总电流(供应电流) <sup>(1)</sup> |     |      |
| Ivss                          | 经过 Vss 地线的总电流(流出电流) (1)                                           | 150 |      |
| lio                           | 任意 1/0 和控制引脚上的灌电流                                                 | 25  |      |
| lio lio                       | 任意 I/O 和控制引脚上的拉电流                                                 | -25 | mA   |
|                               | NRST 引脚的注入电流                                                      | ±5  | IIIA |
| I <sub>INJ(PIN)</sub> (2) (3) | HSECLK 的 OSC_IN 引脚和 LSECLK 的 OSC_IN 引脚的注入电流                       | ±5  |      |
|                               | 其他引脚的注入电流(4)                                                      | ±5  |      |
| $\Sigma  linj(PIN)^{(2)}$     | 所有 I/O 和控制引脚上的总注入电流 <sup>(4)</sup>                                | ±25 |      |

- 1. 所有的电源(VDD, VDDA)和地(VSS, VSSA)必须始终在允许范围内。
- 2. 如果 VIN 超过最大值,必须在外部限制 IINJ(PIN)不超过其最大值。当 VIN> VDD 时,电流流入引脚;当 VIN< Vss 时,电流流出引脚。
- 3. 流出电流会干扰 ADC 的模拟性能。
- 4. 当几个 I/O 口同时有注入电流时, $\Sigma$  IIINJ(PIN)的最大值为流入电流与流出电流的即时绝对值之和。



#### 5.2.3 最大温度特性

表11 温度特性

| 符号               | 描述     | 数值          | 单位         |
|------------------|--------|-------------|------------|
| T <sub>STG</sub> | 储存温度范围 | -55 ~ + 150 | $^{\circ}$ |
| TJ               | 最大结温度  | 150         | $^{\circ}$ |

#### 5.2.4 最大电气敏感特性

#### 静电放电(ESD)

静电放电实施方法是一个正的脉冲然后间隔一秒钟后一个负的脉冲,样片的所有引脚都要测,样品的大小与芯片上供电引脚数目有关(3 片 x(n+1)供电引脚)。这个测试符合 JS-001-2017/JS-002-2018 标准。

表12 静电放电(ESD)<sup>(1)</sup>

| 符号                    | 参数             | 条件                                    | 最大值(1) | 单位 |
|-----------------------|----------------|---------------------------------------|--------|----|
| V <sub>ESD(HBM)</sub> | 静电放电电压(人体模型)   | T <sub>A</sub> = +25 ℃,符合 JS-001-2017 | 3000   |    |
| V <sub>ESD(CDM)</sub> | 静电放电电压(充电设备模型) | T <sub>A</sub> = +25 ℃,符合 JS-002-2018 | 2000   | V  |

1. 样品由第三方测试机构测得,不在生产中测试。

#### 静态栓锁(LU)

当运行一个简单的而应用时(通过 I/O 端口控制 2 个 LED 闪烁),测试样品是被假电磁干扰直到产生错误,LED 闪烁指示错误的产生为了评估栓锁性能,需要在 6 个样品上进行 2 个互补的静态栓锁测试:

- 为每个电源引脚,提供超过极限的供电电压。
- 在每个输入、输出和可配置的 I/O 引脚上注入电流。

这个测试符合 EIA/JESD78E 集成电路栓锁标准。

表13 静态栓锁(1)

| 符号 | 参数    | 条件                                         | 类型   |
|----|-------|--------------------------------------------|------|
| LU | 静态栓锁类 | T <sub>A</sub> = +25 ℃/105℃,符合 EIA/JESD78E | II类A |

1. 样品由第三方测试机构测得,不在生产中测试。



# 5.3 通用工作条件下的测试

表14 通用工作条件

| 符号                              | 参数                | 条件                                    | 最小值 | 最大值 | 单位         |
|---------------------------------|-------------------|---------------------------------------|-----|-----|------------|
| f <sub>HCLK</sub>               | 内部 AHB 时钟频率       | -                                     | 0   | 96  |            |
| f <sub>PCLK1</sub>              | 内部 APB1 时钟频率      | -                                     | 0   | 48  | MHz        |
| f <sub>PCLK2</sub>              | 内部 APB2 时钟频率      | -                                     | 0   | 96  | 1411 12    |
| $V_{DD}$                        | 标准工作电压            | -                                     | 2   | 3.6 | V          |
| (1)                             | 模拟部分工作电压(未使用 ADC) | (2)                                   | 2   | 3.6 |            |
| V <sub>DDA</sub> <sup>(1)</sup> | 模拟部分工作电压(使用 ADC)  | 必须与 V <sub>DD</sub> <sup>(2)</sup> 相同 | 2.4 | 3.6 | V          |
| V <sub>BAT</sub>                | 备份部分工作电压          | -                                     | 1.6 | 3.6 | V          |
|                                 | 环境温度(温度标号 6)      | 最大功率耗散                                | -40 | 105 | $^{\circ}$ |
| T <sub>A</sub>                  | 环境温度(温度标号 7)      | 最大功率耗散                                | -40 | 105 | $^{\circ}$ |
| TJ                              | 结温度范围             | -                                     | -40 | 150 | $^{\circ}$ |

- 1. 当使用 ADC 时,参见 5.3.11 节。
- 2. 在上电和正常操作期间,建议使用相同的电源为 VDD 和 VDDA 供电, 要求 VDD 和 VDDA 之间最多相差 300mV。

# 5.3.1 内嵌复位和电源控制模块特性测试

表15 内嵌复位和电源控制模块特性(T<sub>A</sub>=25℃)(-40℃-105℃)(1)

| 符号              | 参数      | 条件                 | 最小值  | 典型值  | 最大值  | 单 位 |
|-----------------|---------|--------------------|------|------|------|-----|
|                 |         | PLS[2:0]=000 (上升沿) | 2.18 | 2.2  | 2.22 | V   |
|                 |         | PLS[2:0]=000 (下降沿) | 2.08 | 2.09 | 2.11 | V   |
|                 |         | PLS[2:0]=001 (上升沿) | 2.28 | 2.3  | 2.32 | V   |
|                 | 可编程的电压检 | PLS[2:0]=001 (下降沿) | 2.17 | 2.19 | 2.21 | V   |
| $V_{PVD}^{(3)}$ | 测器的电平选择 | PLS[2:0]=010 (上升沿) | 2.38 | 2.4  | 2.42 | V   |
|                 |         | PLS[2:0]=010 (下降沿) | 2.27 | 2.29 | 2.31 | V   |
|                 |         | PLS[2:0]=011 (上升沿) | 2.48 | 2.5  | 2.52 | V   |
|                 |         | PLS[2:0]=011 (下降沿) | 2.37 | 2.39 | 2.41 | V   |
|                 | 可编程的电压检 | PLS[2:0]=100 (上升沿) | 2.58 | 2.6  | 2.62 | V   |
| $V_{PVD}^{(3)}$ | 测器的电平选择 | PLS[2:0]=100 (下降沿) | 2.47 | 2.49 | 2.51 | V   |



| 符号                                  | 参数      | 条件                 | 最小值                 | 典型值  | 最大值  | 单 位 |
|-------------------------------------|---------|--------------------|---------------------|------|------|-----|
|                                     |         | PLS[2:0]=101 (上升沿) | 2.67                | 2.69 | 2.72 | V   |
|                                     |         | PLS[2:0]=101 (下降沿) | 2.57                | 2.59 | 2.61 | V   |
|                                     |         | PLS[2:0]=110 (上升沿) | 2.77                | 2.8  | 2.82 | V   |
|                                     |         | PLS[2:0]=110 (下降沿) | 2.66                | 2.68 | 2.71 | V   |
|                                     |         | PLS[2:0]=111 (上升沿) | 2.86                | 2.89 | 2.91 | V   |
|                                     |         | PLS[2:0]=111 (下降沿) | 2.76                | 2.79 | 2.81 | V   |
| V <sub>PVDhyst</sub> <sup>(2)</sup> | PVD 迟滞  | -                  | -                   | 107  | -    | mV  |
| .,                                  | 上电/掉电复位 | 下降沿                | 1.87 <sup>(1)</sup> | 1.89 | 1.91 | V   |
| V <sub>POR/PDR</sub>                | 阀值      | 上升沿                | 1.92                | 1.94 | 1.96 | V   |
| V <sub>PDRhyst</sub> <sup>(2)</sup> | PDR 迟滞  | -                  | -                   | 50   | -    | mV  |
| T <sub>RSTTEMPO</sub>               | 复位持续时间  | -                  | 0.9                 | -    | 2.4  | ms  |

- 1. 产品的特性由设计保证至最小的数值 VPOR/PDR。
- 2. 由设计保证,不在生产中测试。
- 3. 由综合评估得出,不在生产中测试。

### 5.3.2 内置参考电压特性测试

表16 内置的参照电压

| 符号                                 | 参数                    | 条件                                                           | 最小值   | 典型值   | 最大值   | 单位    |
|------------------------------------|-----------------------|--------------------------------------------------------------|-------|-------|-------|-------|
| V <sub>REFINT</sub> <sup>(1)</sup> | 内置参照电压                | -40°C < T <sub>A</sub> < +105°C<br>V <sub>DD</sub> = 2-3.6 V | 1.198 | 1.210 | 1.223 | V     |
| T <sub>S_vrefint</sub> (2)         | 当读出内部参照电压时, ADC 的采样时间 | -                                                            | -     | 5.1   | 17.1  | μs    |
| $V_{REFINT}$                       | 内置参考电压值在全温范围<br>里的变化  | VDD=3V±10mV                                                  | -     | -     | 20    | mV    |
| $T_{Coeff}$                        | -                     | -                                                            | -     | -     | 126   | ppm/℃ |

- 1. 由综合评估得出,不在生产中测试。
- 2. 由设计保证,不在生产中测试。

# 5.3.3 供电电流特性

本节中给出的运行模式下的电流值,都是通过执行 Dhrystone2.1,编译环境为 Keil V5,编译优化等级为 L3 条件下测得的。



#### 最大电流消耗

微控制器处于下列条件:

- 设置所有的 I/O 引脚都为输入模式,并连接到同一个电源上, VDD 或 Vss(无负载)。
- 关闭所有外设,除非特别说明。
- 调整闪存的访问时间 (0~24MHz—0 个等待周期,24~48MHz—1 个等待周期,48~72MHz—2 个等待周期,72-96MHz—3 个等待周期)。
- 开启指令预取功能 (提示:设置必须在时钟设置和总线分频前进行)。
- 当开启外设时: fpclK1 = fhclk/2, fpclK2 = fhclk。

表17 运行模式下的最大电流消耗,数据处理代码从内部闪存中运行

| 符号              | 参数      | 条件                                           | f <sub>HCLK</sub> | 最大值 <sup>(1)</sup><br>T <sub>A</sub> =105℃,V <sub>DD</sub> =3.6 V | 单位    |       |       |       |  |
|-----------------|---------|----------------------------------------------|-------------------|-------------------------------------------------------------------|-------|-------|-------|-------|--|
|                 |         | 96 MHz                                       | 31.05             |                                                                   |       |       |       |       |  |
|                 |         |                                              | 72MHz             | 25.78                                                             |       |       |       |       |  |
|                 |         |                                              | 48MHz             | 19.82                                                             |       |       |       |       |  |
|                 |         | 外部时钟 <sup>(2)</sup> ,使能<br>所有外设              | 36MHz             | 15.19                                                             |       |       |       |       |  |
|                 |         |                                              | が行力で以             | 別有グド以                                                             | 別有グド以 | 別有グド以 | 24MHz | 11.47 |  |
|                 |         |                                              |                   |                                                                   |       |       | 16MHz | 8.01  |  |
|                 | 运行模式下的供 |                                              | 8MHz              | 4.41                                                              | 4     |       |       |       |  |
| I <sub>DD</sub> | 应电流     |                                              | 96 MHz            | 20.03                                                             | mA    |       |       |       |  |
|                 |         |                                              | 72MHz             | 17.60                                                             |       |       |       |       |  |
|                 |         |                                              | 48MHz             | 14.24                                                             |       |       |       |       |  |
|                 |         | 外部时钟 <sup>(2)</sup> ,关闭<br>所有外设              | 36MHz             | 10.89                                                             |       |       |       |       |  |
|                 |         | 別有外反<br>———————————————————————————————————— | 24MHz             | 8.65                                                              |       |       |       |       |  |
|                 |         |                                              | 16MHz             | 6.30                                                              |       |       |       |       |  |
|                 |         |                                              | 8MHz              | 3.54                                                              |       |       |       |       |  |

- 1. 由综合评估得出,不在生产中测试。
- 2. 外部时钟为8MHz,当fhcLk>8MHz时,开启PLL。



表18 运行模式下的最大电流消耗,数据处理代码从内部 RAM 中运行

| 符号              | 参数                                                                  | 条件                              |                   | 最大值(1)                           | 単位             |       |      |      |  |
|-----------------|---------------------------------------------------------------------|---------------------------------|-------------------|----------------------------------|----------------|-------|------|------|--|
| य उ             | 多知                                                                  | 宋竹                              | f <sub>HCLK</sub> | $T_A$ =105°C , $V_{DD}$ =3.6 $V$ | <del>平</del> 位 |       |      |      |  |
|                 |                                                                     |                                 |                   |                                  | 96 MHz         | 27.82 |      |      |  |
|                 |                                                                     |                                 | 72MHz             | 20.96                            |                |       |      |      |  |
|                 |                                                                     |                                 | 48MHz             | 14.24                            |                |       |      |      |  |
|                 |                                                                     | 外部时钟 <sup>(2)</sup> ,使<br>能所有外设 | 36MHz             | 10.89                            |                |       |      |      |  |
|                 | 24MHz     7.60       16MHz     5.39       运行模式下的供     8MHz     3.17 | 16/7/11 以                       | 7.60              |                                  |                |       |      |      |  |
|                 |                                                                     |                                 |                   |                                  | 16MHz          | 5.39  |      |      |  |
|                 |                                                                     | 运行模式下的供                         | 运行模式下的供           |                                  | 运行模式下的供        | 8MHz  | 3.17 |      |  |
| I <sub>DD</sub> | 应电流                                                                 |                                 | 96 MHz            | 16.63                            | mA             |       |      |      |  |
|                 |                                                                     | 72MHz 12                        |                   | 12.63                            |                |       |      |      |  |
|                 |                                                                     |                                 | 48MHz             | 8.77                             |                |       |      |      |  |
|                 |                                                                     | 外部时钟 <sup>(2)</sup> ,关<br>闭所有外设 | 36MHz             | 6.79                             |                |       |      |      |  |
|                 |                                                                     | P4J//1 日 / 1 以                  | 24MHz             | 4.86                             |                |       |      |      |  |
|                 |                                                                     |                                 | 16MHz             | 3.58                             |                |       |      |      |  |
|                 |                                                                     |                                 |                   |                                  |                |       | 8MHz | 3.14 |  |

- 1. 由综合评估得出,不在生产中测试。
- 2. 外部时钟为 8MHz,当 fhclk>8MHz 时,开启 PLL。

表19 睡眠模式下的最大电流消耗,代码从 Flash 或 RAM 中运行

| <i>m</i> =      | 会樂      | AT III.                     |                   | 最大值(1)                                        | ** ** |       |      |  |
|-----------------|---------|-----------------------------|-------------------|-----------------------------------------------|-------|-------|------|--|
| 符号              | 参数      | 条件                          | f <sub>HCLK</sub> | T <sub>A</sub> =105℃ , V <sub>DD</sub> =3.6 V | 単位    |       |      |  |
|                 |         |                             | 96 MHz            | 17.39                                         |       |       |      |  |
|                 |         |                             | 72MHz             | 13.32                                         |       |       |      |  |
|                 |         | Al detre L61/2) de          | 48MHz             | 9.14                                          |       |       |      |  |
|                 |         | 外部时钟 <sup>(2)</sup> ,使能所有外设 | 36MHz             | 7.11                                          |       |       |      |  |
|                 |         |                             | 形所有外質             | 配別有外以                                         | 形所有外设 | 24MHz | 5.07 |  |
|                 | 睡眠模式下的供 |                             |                   | 16MHz                                         | 3.69  |       |      |  |
| I <sub>DD</sub> | 应电流     |                             | 8MHz              | 2.31                                          | mA    |       |      |  |
|                 |         |                             | 96 MHz            | 5.07                                          |       |       |      |  |
|                 |         | All detre Ltd (2)           | 72MHz             | 4.06                                          |       |       |      |  |
|                 |         | 外部时钟(2), 关                  | 48MHz             | 3.02                                          |       |       |      |  |
|                 |         | 闭所有外设                       | 36MHz             | 2.46                                          |       |       |      |  |
|                 |         |                             | 24MHz             | 1.99                                          |       |       |      |  |



|  | 16MHz | 1.62 |
|--|-------|------|
|  | 8MHz  | 1.35 |

- 1. 由综合评估得出,不在生产中测试。
- 2. 外部时钟为 8MHz, 当 fhcLk>8MHz 时, 开启 PLL。

表20 停机和待机模式下的最大电流消耗

|                      | جه الله                   |                                                      | 最大值(1)                                      | at n.      |
|----------------------|---------------------------|------------------------------------------------------|---------------------------------------------|------------|
| 符号                   | 参数                        | 条件                                                   | T <sub>A</sub> =105℃,V <sub>DD</sub> =3.6 V | 单位         |
| 停机模式                 | 停机模式下的供                   | 调压器处于运行模式,低速和高速内部<br>RC 振荡器和高速振荡器处于关闭状态<br>(没有独立看门狗) | 94.19                                       |            |
|                      | 应电流                       | 调压器处于低功耗模式,低速和高速内部<br>RC振荡器和高速振荡器处于关闭状态<br>(没有独立看门狗) | 79.18                                       |            |
| I <sub>DD</sub>      |                           | 低速内部 RC 振荡器和独立看门狗处于开<br>启状态                          | 17                                          | μ <b>Α</b> |
|                      | 待机模式下的供<br><sup>院中流</sup> | 低速内部 RC 振荡器处于开启状态,独立<br>看门狗处于关闭状态                    | 16.82                                       |            |
|                      | 应电流                       | 低速内部 RC 振荡器和独立看门狗处于关闭状态,低速振荡器和 RTC 处于关闭状态            | 15.89                                       |            |
| I <sub>DD_VBAT</sub> | 备份区域的<br>供应电流             | 低速振荡器和 RTC 处于开启状态                                    | 3.0                                         |            |

1. 由综合评估得出,不在生产中测试。

#### 典型电流消耗

微控制器处于下列条件:

- 设置所有的 I/O 引脚都处于为输入模式,并连接到同一个电源上, Vpp 或 Vss(无负载)。关 闭所有的外设,除非特别说明。
- 调整闪存的访问时间(0~24MHz—0 个等待周期,24~48MHz—1 个等待周期, 48~72MHz—2 个等待周期,96MHz—3 个等待周期)。
- 开启指令预取功能(提示:设置必须在时钟设置和总线分频前进行)。

当开启外设时: fpclk1 = fhclk/2, fpclk2 = fhclk。



表21 运行模式下的典型电流消耗,数据处理代码从内部闪存中运行

|                 |                |                   | <b></b>                                   |                                 |    |
|-----------------|----------------|-------------------|-------------------------------------------|---------------------------------|----|
| 符号              | 参数             | f <sub>HCLK</sub> | T <sub>A</sub> =25℃,V <sub>DD</sub> =3.3V |                                 | 単位 |
|                 |                |                   | 外部时钟 <sup>(2)</sup> ,<br>使能所有外设           | 外部时钟 <sup>(2)</sup> ,<br>关闭所有外设 |    |
|                 |                | 96 MHz            | 30.94                                     | 19.37                           |    |
|                 |                | 72MHz             | 25.47                                     | 17.22                           |    |
|                 |                | 48MHz             | 19.35                                     | 14.08                           |    |
| I <sub>DD</sub> | 运行模式下的<br>供应电流 | 36MHz             | 14.95                                     | 10.67                           | mA |
|                 | DV/27 . G1/16  | 24MHz             | 11.17                                     | 8.32                            |    |
|                 |                | 16MHz             | 7.72                                      | 6.01                            |    |
|                 |                | 8MHz              | 4.25                                      | 3.28                            |    |

- 1. 由综合评估得出,不在生产中测试。
- 2. 外部时钟为 8MHz, 当 fhcLk>8MHz 时, 开启 PLL。

表22 运行模式下的典型电流消耗,数据处理代码从内部 RAM 中运行

|                 |                |                   | 典型                              | <b> 値</b> (1)                   |    |
|-----------------|----------------|-------------------|---------------------------------|---------------------------------|----|
| 符号              | 参数             | f <sub>HCLK</sub> | T <sub>A</sub> =25℃,            | V <sub>DD</sub> =3.3V           | 单位 |
|                 |                |                   | 外部时钟 <sup>(2)</sup> ,<br>使能所有外设 | 外部时钟 <sup>(2)</sup> ,<br>关闭所有外设 |    |
|                 |                | 96 MHz            | 27.53                           | 16.42                           |    |
|                 |                | 72MHz             | 20.78                           | 12.51                           |    |
|                 |                | 48MHz             | 14.43                           | 8.74                            |    |
| I <sub>DD</sub> | 运行模式下的<br>供应电流 | 36MHz             | 11.02                           | 6.61                            | mA |
|                 | , v.— 3        | 24MHz             | 7.65                            | 4.68                            |    |
|                 |                | 16MHz             | 5.36                            | 3.37                            |    |
|                 |                | 8MHz              | 3.08                            | 3.10                            |    |

- 1. 由综合评估得出,不在生产中测试。
- 2. 外部时钟为 8MHz, 当 f<sub>HCLK</sub>>8MHz 时, 开启 PLL。



表23 睡眠模式下的典型电流消耗,代码从 Flash 或 RAM 中运行

|                 |                |                   | 典型                              | <b> 值</b> <sup>(1)</sup>        |    |
|-----------------|----------------|-------------------|---------------------------------|---------------------------------|----|
| 符号              | 参数             | f <sub>HCLK</sub> | T <sub>A</sub> =25℃,            | V <sub>DD</sub> =3.3V           | 单位 |
|                 |                |                   | 外部时钟 <sup>(2)</sup> ,<br>使能所有外设 | 外部时钟 <sup>(2)</sup> ,<br>关闭所有外设 |    |
|                 |                | 96 MHz            | 17.18                           | 5.16                            |    |
|                 |                | 72MHz             | 13.03                           | 3.92                            |    |
|                 |                | 48MHz             | 9.11                            | 2.88                            |    |
| I <sub>DD</sub> | 睡眠模式下的<br>供应电流 | 36MHz             | 7.06                            | 2.36                            | mA |
|                 | , v.— 3        | 24MHz             | 5.01                            | 1.85                            |    |
|                 | ,              | 16MHz             | 3.67                            | 1.52                            |    |
|                 |                | 8MHz              | 2.25                            | 1.19                            |    |

- 1. 由综合评估得出,不在生产中测试。
- 2. 外部时钟为 8MHz, 当 fhcLK>8MHz 时, 开启 PLL。

表24 停机和待机模式下的典型电流消耗

|                      |               |                                                | 典型                     | 型值(T <sub>A</sub> =25  | (°C)                   |            |
|----------------------|---------------|------------------------------------------------|------------------------|------------------------|------------------------|------------|
| 符号                   | 参数            | 条件                                             | V <sub>DD</sub> =2.4 V | V <sub>DD</sub> =3.3 V | V <sub>DD</sub> =3.6 V | 単位         |
|                      | 停机模式下         | 调压器处于运行模式, 低速和高速内部 RC 振荡器和高速振荡器处于关闭状态(没有独立看门狗) | 22.4                   | 24.7                   | 25.8                   |            |
|                      | 的供应电流         | 调压器处于低功耗模式,低速和高速内部 RC 振荡器和高速振荡器处于关闭状态(没有独立看门狗) | 10.3                   | 12.5                   | 13.6                   |            |
| I <sub>DD</sub>      |               | 低速内部 RC 振荡器和独立看门狗处于开启状态                        | 3.6                    | 6.2                    | 7.6                    |            |
|                      | 待机模式下         | 低速内部 RC 振荡器处于开启状态,独立看门狗处于关闭状态                  | 3.4                    | 6.0                    | 7.3                    | μ <b>А</b> |
|                      | 的供应电流         | 低速内部 RC 振荡器和独立看门狗处于关闭状态,<br>低速振荡器和 RTC 处于关闭状态  | 2.8                    | 5.1                    | 6.3                    |            |
| I <sub>DD_VBAT</sub> | 备份区域的<br>供应电流 | 低速振荡器和 RTC 处于开启状态                              | 1.2                    | 1.5                    | -                      |            |

1. 由综合评估得出,不在生产中测试。

# 5.3.4 外部时钟源特性

### 晶体/陶瓷谐振器产生的高速外部时钟

高速外部时钟(HSECLK)可以使用一个 4~16 MHz 的晶体/陶瓷谐振器产生。下表给出了评估的



外部器件情况在应用中,谐振器和负载电容必须尽可能地靠近振荡器的引脚,以减小失真和启动的稳定时间。晶体谐振器的详细参数(频率、封装、精度等),请咨询相应的生产厂商。

| 符号                                               | 参数                                       | 条件                                                                | 最小值 | 典型值  | 最大值 | 单元  |
|--------------------------------------------------|------------------------------------------|-------------------------------------------------------------------|-----|------|-----|-----|
| f <sub>OSC_IN</sub>                              | 振荡器频率                                    | -                                                                 | 4   | 8    | 16  | MHz |
| R <sub>F</sub>                                   | 反馈电阻                                     | -                                                                 | -   | 300  | -   | kΩ  |
| C <sub>L1</sub> & C <sub>L2</sub> <sup>(3)</sup> | 建议的负载电容与对应的<br>晶体串行阻抗(RS) <sup>(4)</sup> | $R_S = 30k\Omega$                                                 | -   | 30   | -   | pF  |
| i <sub>2</sub>                                   | HSECLK 驱动电流                              | V <sub>DD</sub> =3.3V,V <sub>IN</sub> =V <sub>SS</sub><br>30pF 负载 | -   | -    | 1.1 | mA  |
| t <sub>SU(HSECLK)</sub> (5)                      | 启动时间                                     | V <sub>DD</sub> 是稳定的                                              | -   | 1.33 | -   | ms  |

表25 4~16MHz 的 HSECLK 振荡器特性(1)(2)

- 1. 谐振器的特性参数来自晶体/陶瓷谐振器制造商。
- 2. 上述是综合评估得出。
- 3. 推荐 C<sub>L1</sub> 和 C<sub>L2</sub>,采用高质量的、为高频应用而设计的(典型值为)5pF~25pF 之间的瓷介电容器,选择符合晶体或谐振器要求的电容值。通常 C<sub>L1</sub> 和 C<sub>L2</sub> 具有相同参数。晶体制造商通常给出的负载电容参数是以 C<sub>L1</sub> 和 C<sub>L2</sub> 的串行组合值。在选择 C<sub>L1</sub>和 C<sub>L2</sub>时,要考虑 PCB 和 MCU 引脚的容抗 (通常电容按 10pF 估计)。
- 4. 潮湿环境下使用时应使用相对低的 R<sub>F</sub> 电阻值。然而,如果 MCU 是应用在恶劣的潮湿环境里,设计时需要注意防护。
- 5. t<sub>SU(HSECLK)</sub>是启动时间,定义从软件使能 HSECLK 开始,直至得到稳定的 8MHz 振荡这段时间。 这个数值是使用标准的晶体谐振器测量得到的,它会因晶体制造商的不同而变化较大。



图12 使用 8MHz 晶体的典型应用

#### 晶体/陶瓷谐振器产生的低速外部时钟

低速外部时钟(LSECLK)可以使用一个 32.768 kHz 的晶体/陶瓷谐振器产生。下表给出了评估的外部器件情况在应用中,谐振器和负载电容必须尽可能地靠近振荡器的引脚,以减小失真和启动的稳定时间。晶体谐振器的详细参数(频率、封装、精度等),请咨询相应的生产厂商

表26 LSECLK 振荡器特性(flseclk=32.768KHz)(1)



| 符号                                                  | 参数                                                    | 条件                                      | 最小值 | 典型值    | 最大值 | 単元  |
|-----------------------------------------------------|-------------------------------------------------------|-----------------------------------------|-----|--------|-----|-----|
| f <sub>OSC_IN</sub>                                 | 振荡器频率                                                 | •                                       | -   | 32.768 | 1   | KHz |
| R <sub>F</sub>                                      | 反馈电阻                                                  | -                                       | -   | 7      | -   | МΩ  |
| C <sub>L1</sub> &<br>C <sub>L2</sub> <sup>(2)</sup> | 建议的负载电容与对应的<br>晶体串行阻抗(R <sub>s</sub> ) <sup>(3)</sup> | $R_S = 30k\Omega$                       | -   | -      | 15  | pF  |
| i <sub>2</sub>                                      | LSECLK 驱动电流                                           | $V_{DD}$ =3.3 $V$ , $V_{IN}$ = $V_{SS}$ | -   | -      | 1.4 | μΑ  |
| t <sub>SU(LSECLK)</sub> (4)                         | 启动时间                                                  | V <sub>DD</sub> 是稳定的                    | -   | 2.75   | -   | S   |

- 1. 此表是评估表。
- 2. 参见提示和警告段落。
- 3. 较小 Rs 值的高质量振荡器(如 MSIV-TIN32.768kHz)可以优化电流消耗。详情请咨询晶体制造商。
- 4. tsu(HSECLK)是启动时间,定义从软件使能 LSECLK 开始,直至得到稳定的 32.768kHz 振荡这段时间。这个数值是使用标准的晶体谐振器测量得到的,它会因晶体制造商的不同而变化较大。

**提示:** 建议  $C_{L1}$  和  $C_{L2}$ ,选用高质量的  $5pF\sim15pF$  之间的瓷介电容器,选择符合晶体或谐振器的要求电容值。通常  $C_{L1}$  和  $C_{L2}$  具有相同参数。晶体制造商通常给出负载电容的参数是  $C_{L1}$  和  $C_{L2}$  的串行组合值。负载电容  $C_{L1}$  的计算公式:  $C_{L1} = C_{L1} \times C_{L2} / (C_{L1} + C_{L2}) + C_{Stray}$ ,其中  $C_{Stray}$  是引脚的电容和  $C_{L2}$  权或  $C_{L3}$  PCB 相关的电容,它通常介于  $C_{L3}$   $C_{L4}$   $C_{L5}$   $C_{L5}$ 

警告:建议使用负载电容 CL≤7pF 的谐振器,拒绝使用负载电容为 12.5pF 的谐振器。

例如:如果选择了一个负载电容 CL=6pF 的谐振器并且 Cstray=2pF,则 CL1=CL2=8pF

集成电容器的谐 振器 CL1 OSC32-IN FLSEQ.K 共振器 中国 CL2 OSC32-OUT

图13 使用 32.768kHz 的典型应用

#### 5.3.5 内部时钟源特性

高速内部(HSICLK)振荡器测试

表27 HSICLK 振荡器特性(1)



| 符号                      | 参数                 | 条件                                              |                                                     | 最小值   | 典型值 | 最大值  | 单位  |
|-------------------------|--------------------|-------------------------------------------------|-----------------------------------------------------|-------|-----|------|-----|
| f <sub>HSICLK</sub>     | 频率                 | -                                               |                                                     | -     | 8   | -    | MHz |
|                         |                    |                                                 | $T_A=25^{\circ}C$ $V_{DD}=3.3V$                     | 1     | -   | 1    | %   |
| ACC <sub>HSICLK</sub>   | CLK HSICLK 振荡器的精度  | 工厂校准                                            | $T_A = -40 \sim 105^{\circ}$ C<br>$V_{DD} = 2-3.6V$ | -2.63 | -   | 3.56 | %   |
| AOOHSICLK               | TIOIOEN 派初冊II7相及   |                                                 | $T_A = 25^{\circ}C$ $V_{DD} = 2-3.6V$               | -0.88 | -   | 3.28 | %   |
|                         |                    | 用户校准                                            |                                                     | -1    | -   | 1    | %   |
| t <sub>SU(HSICLK)</sub> | HSICLK 振荡器启动时<br>间 | V <sub>DD</sub> = 3.3V T <sub>A</sub> =-40~105℃ |                                                     | 1.73  | -   | 2.12 | μs  |
| I <sub>DD(HSICLK)</sub> | HSICLK 振荡器功耗       | V <sub>DD</sub> = 3.0                           | 6V T <sub>A</sub> =-40~105℃                         | -     | -   | -    | μΑ  |

1. 由综合评估得出,不在生产中测试。

#### 低速内部(LSICLK)振荡器测试

表28 LSICLK 振荡器特性<sup>(1)</sup>

| 符号                      | 参数                                                                | 最小值 | 典型值 | 最大值 | 单位  |
|-------------------------|-------------------------------------------------------------------|-----|-----|-----|-----|
| f <sub>LSICLK</sub>     | 频率(V <sub>DD</sub> = 2-3.6V,T <sub>A</sub> = -40~105℃)            | 41  | 40  | 50  | KHz |
| t <sub>SU(LSICLK)</sub> | LSICLK 振荡器启动时间(V <sub>DD</sub> = 3.3V, T <sub>A</sub> = -40~105℃) | -   | -   | 39  | μs  |
| I <sub>DD(LSICLK)</sub> | LSICLK 振荡器功耗(V <sub>DD</sub> = 3.6V,T <sub>A</sub> = -40~105℃)    | -   | 1   | 1.5 | μΑ  |

1. 由综合评估得出,不在生产中测试。

#### 从低功耗模式唤醒的时间

表中的时间值都是由一个 8MHz 的 HSICLK 振荡器作唤醒时钟源,并在其唤醒阶段测得的。唤醒时使用的时钟源由当前的工作模式确定:

- 停机或待机模式: 时钟源是 RC 振荡器
- 睡眠模式:时钟源是进入睡眠模式时所设置的时钟

表29 低功耗模式的唤醒时间

| 符号                                 | 参数                 | 典型值 | 单位 |
|------------------------------------|--------------------|-----|----|
| t <sub>WUSLEEP</sub> (1)           | 从睡眠模式唤醒            |     | μs |
| (1)                                | 从停机模式唤醒(调压器处于运行模)  | 3.6 |    |
| t <sub>wustop</sub> <sup>(1)</sup> | 从停机模式唤醒(调压器为低功耗模式) | 6   | μs |



| 符号                       | 参数      | 典型值 | 单位 |
|--------------------------|---------|-----|----|
| t <sub>wustdby</sub> (1) | 从待机模式唤醒 | 32  | μs |

1. 唤醒时间的测量是从唤醒事件开始至用户程序读取第一条指令。

# 5.3.6 **PLL** 特性

表30 PLL 特性

| 符号                   | 会粉                                                               |     | AL D. |        |     |
|----------------------|------------------------------------------------------------------|-----|-------|--------|-----|
|                      | 参数                                                               | 最小值 | 典型值   | 最大值(1) | 単位  |
|                      | PLL 输入时钟 <sup>(2)</sup>                                          | 2   | 8     | 25     | MHz |
| f <sub>PLL_IN</sub>  | PLL 输入时钟占空比                                                      | 40  | -     | 60     | %   |
| f <sub>PLL_OUT</sub> | PLL 倍频输出时钟<br>(V <sub>DD</sub> = 3.3V,T <sub>A</sub> = -40~105℃) | 16  | -     | 96     | MHz |
| t <sub>LOCK</sub>    | PLL 锁相时间                                                         | -   | -     | 130    | μS  |

- 1. 由综合评估得出,不在生产中测试。
- 2. 注意使用合适的倍频系数,从而使 PLL 输入时钟频率与由 fPLL\_OUT 确定的范围相一致。

# 5.3.7 存储器特性

### FLASH 存储器

表31 FLASH 存储器特性<sup>(1)</sup>

| 符号                 | 参数           | 条件                                                       | 最小值  | 典型值  | 最大值  | 单位 |
|--------------------|--------------|----------------------------------------------------------|------|------|------|----|
| t <sub>prog</sub>  | 16 位编程时间     | T <sub>A</sub> = -40~105 °C<br>V <sub>DD</sub> =2.4~3.6V | 17.8 | 18.6 | 19.5 | μS |
| t <sub>ERASE</sub> | 页(1K 字节)擦除时间 | T <sub>A</sub> = -40~105 °C<br>V <sub>DD</sub> =2.4~3.6V | 1.34 | 1.42 | 1.51 | ms |
| t <sub>ME</sub>    | 整片擦除时间       | T <sub>A</sub> = 25℃<br>V <sub>DD</sub> =3.3V            | -    | 1    | 6.5  | ms |
| $V_{prog}$         | 编程电压         | T <sub>A</sub> = -40~105℃                                | 2.0  | 3.3  | 3.6  | V  |

1. 由综合评估得出,不在生产中测试。



表32 FLASH 存储器寿命和数据保存期限

| 符号               | 参数     | 条件                       | 最小值 | 典型值 | 最大值 | 单位   |
|------------------|--------|--------------------------|-----|-----|-----|------|
| N <sub>END</sub> | 擦写循环次数 | T <sub>A</sub> =-40~85°C | 100 | -   | -   | 千次循环 |
| t <sub>RET</sub> | 数据保存期限 | T <sub>A</sub> = 55 °C   | 20  | -   | 1   | 年    |

1. 由综合评估得出,不在生产中测试。

#### 5.3.8 **I/O** 端口特性

#### 输入输出静态特性

表33 I/O 静态特性(测试条件 Vcc=2.7-3.6V, T<sub>A</sub> = -40~105℃)

| 符号               | 参数                                   | 条件                                                             | 最小值                | 典型 | 最大值                  | 单位 |
|------------------|--------------------------------------|----------------------------------------------------------------|--------------------|----|----------------------|----|
| V <sub>IL</sub>  | 输入低电平电压                              |                                                                | -0.5               | -  | 0.8                  |    |
|                  | 标准 I/O 脚,输入高电平电压                     | TTL 端口                                                         | 2                  | -  | V <sub>DD</sub> +0.5 |    |
| V <sub>IH</sub>  | FT I/O 脚 <sup>(1)</sup> ,输入高电平电压     |                                                                | 2                  | -  | 5.5                  | V  |
| V <sub>IL</sub>  | 输入低电平电压                              |                                                                | -0.5               | -  | 0.3V <sub>DD</sub>   |    |
| V <sub>IH</sub>  | 输入高电平电压                              | CMOS 端口                                                        | 0.7V <sub>DD</sub> | -  | V <sub>DD</sub> +0.5 |    |
|                  | 标准 I/O 脚施密特触发器电压迟滞 <sup>(2)</sup>    |                                                                | 150                | -  | -                    | mV |
| V <sub>hys</sub> | 5V 容忍 I/O 脚施密特触发器电压迟滞 <sup>(2)</sup> | -                                                              | 5%V <sub>DD</sub>  | -  | -                    | mV |
|                  | # 7 P T 74(0)                        | V <sub>SS</sub> ≤V <sub>IN</sub> ≤V <sub>DD</sub><br>标准 I/O 端口 | -                  | -  | ±1                   |    |
| I <sub>lkg</sub> | 输入漏电流 <sup>(3)</sup>                 | V <sub>IN</sub> = 5V,<br>5V 容忍端口                               | -                  | -  | 1                    | μΑ |
| R <sub>PU</sub>  | 弱上拉等效电阻(4)                           | $V_{IN} = V_{SS}$                                              | 32                 | 40 | 49                   | kΩ |
| R <sub>PD</sub>  | 弱下拉等效电阻(4)                           | $V_{IN} = V_{DD}$                                              | 32                 | 40 | 49                   | kΩ |
| C <sub>IO</sub>  | I/O 引脚的电容                            | -                                                              | -                  | 5  | -                    | pF |

- 1. FT = 5V 容忍,要想承受高于 VDD+0.3 的电压,内部的上拉或下拉电阻必须关断。
- 2. 施密特触发器开关电平的迟滞电压由综合评估得出,不在生产中测试。
- 3. 如果在相邻引脚有反向电流倒灌,则漏电流可能高于最大值。
- 4. 上下拉电阻是设计为一个真正的电阻串联一个可控的 PMOS/NMOS 开关实现。

#### 输出驱动电流测试

GPIO(通用输入/输出端口)正常支持±8mA 电流,最多支持±20mA 电流(VoL/VoH降低标准)。在应用中,要限制能够驱动电流的 I/O 的数目,以保证消耗的电流不能超过绝对最大额定值:



- 所有 I/O 输出的电流总和,加上 MCU 的最大运行电流,不能超过绝对最大额定值 Ivpp。
- 所有 I/O 吸收的电流总和,加上 MCU 最大运行电流,不能超过绝对最大额定值 Ivss。

#### 输出电压测试

表34 输出电压特性(测试条件 Vcc=2.7-3.6V,TA = -40~105℃)

| 符号                                | 参数                 | 条件                            | 最小值                                 | 最大值 | 单位 |
|-----------------------------------|--------------------|-------------------------------|-------------------------------------|-----|----|
| V <sub>OL</sub> <sup>(1)</sup>    | 输出低电平,当8个引脚同时吸收电流  | TTL 端口,I <sub>IO</sub> = +8mA | -                                   | 0.4 |    |
| V <sub>OH</sub> <sup>(2)</sup>    | 输出高电平,当8个引脚同时输出电流  | $2.7V < V_{DD} < 3.6V$        | V <sub>DD</sub> -0.4                |     | V  |
| V <sub>OL</sub> <sup>(1)</sup>    | 输出低电平, 当8个引脚同时吸收电流 | CMOS 端口,I <sub>IO</sub> =+8mA | -                                   | 0.4 |    |
| V <sub>OH</sub> <sup>(2)</sup>    | 输出高电平, 当8个引脚同时输出电流 | $2.7V < V_{DD} < 3.6V$        | 2.4                                 | -   | V  |
| V <sub>OL</sub> <sup>(1)(3)</sup> | 输出低电平, 当8个引脚同时吸收电流 | I <sub>IO</sub> = +20mA       | -                                   | 1.3 |    |
| V <sub>OH</sub> <sup>(2)(3)</sup> | 输出高电平,当8个引脚同时输出电流  | $2.7V < V_{DD} < 3.6V$        | V <sub>DD</sub> -1.3 <sup>(4)</sup> | -   | V  |

- 1. I/O 吸收的电流 lio 必须始终遵循绝对最大额定值要求,同时 lio 的总和(所有 I/O 和控制脚)不能超过 lvss。
- 2. I/O 输出的电流 lio 必须始终遵循绝对最大额定值要求,同时 lio 的总和(所有 I/O 和控制脚)不能超过 lypp。
- 3. 由综合评估得出,不在生产中测试。
- 4. PC13-15 的驱动能力不包含在该项中,PC 其他端口规格在电压范围为 3.3V < V<sub>DD</sub> < 3.6V。

#### 输入输出交流特性(T<sub>A</sub> = 25℃)

表35 输入输出交流特性

| MODEx[1:0]<br>的配置 | 符号                      | 参数                  | 条件                                                  | 最小值 | 最大值               | 单位  |
|-------------------|-------------------------|---------------------|-----------------------------------------------------|-----|-------------------|-----|
|                   | f <sub>max(IO)out</sub> | 最大频率 <sup>(2)</sup> | C <sub>L</sub> = 50 pF, V <sub>DD</sub> = 2~3.6V    | -   | 2                 | MHz |
| 10<br>(2MHz)      | t <sub>f(IO)out</sub>   | 输出高至低电平的下降时间        |                                                     | -   | 50 <sup>(3)</sup> |     |
| (=                | t <sub>r (IO)out</sub>  | 输出低至高电平的上升时间        | $C_L = 50 \text{ pF}, V_{DD} = 2 \sim 3.6 \text{V}$ | -   | 50 <sup>(3)</sup> | ns  |
| 01                | f <sub>max(IO)out</sub> | 最大频率 <sup>(2)</sup> | C <sub>L</sub> = 50 pF, V <sub>DD</sub> = 2~3.6V    | -   | 10                | MHz |
| (10MHz)           | t <sub>f(IO)out</sub>   | 输出高至低电平的下降时间        |                                                     | -   | 24 <sup>(3)</sup> |     |
|                   | t <sub>r (IO)out</sub>  | 输出低至高电平的上升时间        | $C_L = 50 \text{ pF}, V_{DD} = 2 \sim 3.6 \text{V}$ | -   | 23                | ns  |
| 11                | f <sub>max(IO)out</sub> | 最大频率 <sup>(2)</sup> | C <sub>L</sub> = 30 pF, V <sub>DD</sub> = 2.7~3.6V  | -   | 48                | MHz |
| (50MHz)           | t <sub>f(IO)out</sub>   | 输出高至低电平的下降时间        | C <sub>L</sub> = 30 pF, V <sub>DD</sub> = 2.7~3.6V  | -   | 7 <sup>(3)</sup>  | ns  |



| MODEx[1:0]<br>的配置 | 符号                     | 参数           | 条件 | 最小值 | 最大值              | 单位 |
|-------------------|------------------------|--------------|----|-----|------------------|----|
|                   | t <sub>r (IO)out</sub> | 输出低至高电平的上升时间 |    | -   | 5 <sup>(3)</sup> |    |

- 1. I/O 端口的速度可以通过 MODEx[1:0]配置。
- 2. 最大频率在下图中定义。
- 3. 由设计保证,不在生产中测试。

图14 输入输出交流特性定义



# 5.3.9 **NRST** 引脚特性

NRST 引脚输入驱动采用 CMOS 工艺,它连接了一个永久性上拉电阻, Rpu。

表36 NRST 引脚特性(测试条件 Vcc=3.3V,TA=-40~105℃)

| 符号                                   | 参数                     | 条件                | 最小值  | 典型值 | 最大值                  | 单位 |
|--------------------------------------|------------------------|-------------------|------|-----|----------------------|----|
| V <sub>IL(NRST)</sub> <sup>(1)</sup> | NRST 输入低电平电压           | -                 | -0.5 | -   | 0.8                  |    |
| V <sub>IH(NRST)</sub> <sup>(1)</sup> | NRST 输入高电平电压           | -                 | 2    | -   | V <sub>DD</sub> +0.5 | V  |
| V <sub>hys(NRST)</sub>               | NRST 施密特触发器电压迟滞        | -                 | -    | 300 | -                    | mV |
| R <sub>PU</sub>                      | 弱上拉等效电阻 <sup>(2)</sup> | $V_{IN} = V_{SS}$ | 32   | 40  | 49                   | kΩ |

- 1. 由设计保证,不在生产中测试。
- 2. 上拉电阻由一个纯电阻串联一个可关断的 PMOS/NMOS 管实现的,这个 PMOS/NMOS 开关的电阻很小。



# 5.3.10 通信接口

# I2C 接口特性

表37 I2C 接口特性(测试条件 V<sub>DD</sub> = 3.3V, T<sub>A</sub> = 25℃)

| 44.17                                   | 参数                 | 标准Ⅱ  | 2C <sup>(1)</sup> | 快速 I2            | C <sup>(1)(2)</sup> |     |
|-----------------------------------------|--------------------|------|-------------------|------------------|---------------------|-----|
| 符号                                      | <b>参数</b>          | 最小值  | 最大值               | 最小值              | 最大值                 | 単位  |
| t <sub>w(SCLL)</sub>                    | SCL 时钟低时间          | 5.05 | -                 | 1.72             | -                   |     |
| t <sub>w(SCLH)</sub>                    | SCL 时钟高时间          | 4.94 | -                 | 0.77             | -                   | μs  |
| $t_{su(SDA)}$                           | SDA 建立时间           | 4532 | -                 | 1216             | -                   |     |
| t <sub>h(SDA)</sub>                     | SDA 数据保持时间         | 0(3) | 503               | 0 <sup>(4)</sup> | 459 <sup>(3)</sup>  |     |
| $t_{r(SDA)}$ $t_{r(SCL)}$               | SDA 和 SCL 上升时间     | -    | 197               | -                | 190                 | ns  |
| $t_{\text{f(SDA)}}$ $t_{\text{f(SCL)}}$ | SDA 和 SCL 下降时间     | 1    | 8                 | ı                | 9.8                 | 115 |
| t <sub>h(STA)</sub>                     | 开始条件保持时间           | 4.97 | -                 | 0.82             | -                   |     |
| t <sub>su(STA)</sub>                    | 重复的开始条件建立时间        | 4.93 | -                 | 0.81             | -                   | μs  |
| t <sub>su(STO)</sub>                    | 停止条件建立时间           | 4.91 | -                 | 0.82             | -                   | μs  |
| t <sub>w(STO:STA)</sub>                 | 停止条件至开始条件的时间(总线空闲) | 5.27 | -                 | 4.02             | -                   | μs  |

- 1. 由设计保证,不在生产中测试。
- 2. 为位达到标准模式 I2C 的最大频率,fpcLK1 必须大于 2MHz。为达到快速模式 I2C 的最大频率,fpcLK1 必须大于 4MHz。
- 3. 如果不想拉长 SCL 信号的低电平时间,则起始条件的最大保持时间必须满足。
- 4. 为了跨越 SCL 下降沿未定义的区域,在 MCU 内部必须保证 SDA 信号至少有 300ns 的保持时间。



图15 总线交流波形和测量电路(1)



1. 测量点设置于 CMOS 电平: 0.3V<sub>DD</sub>和 0.7V<sub>DD</sub>。

### SPI 接口特性

表38 SPI 特性(V<sub>DD</sub> = 3.3V, T<sub>A</sub> =25℃)

| 符号                                      | 参数                                            | 条件                                        | 最小值   | 最大值  | 单位  |
|-----------------------------------------|-----------------------------------------------|-------------------------------------------|-------|------|-----|
| f <sub>sck</sub>                        |                                               | 主模式                                       | -     | 18   |     |
| $1/t_{c(SCK)}$                          | SPI 时钟频率<br>c(sck)                            | 从模式                                       | -     | 18   | MHz |
| $t_{r(SCK)}$ $t_{f(SCK)}$               | SPI 时钟上升和下降时间                                 | 负载电容: C = 30pF                            | -     | 7.1  | ns  |
| $t_{\text{su(NSS)}}^{}}$                | NSS 建立时间                                      | 从模式 f <sub>PCLK</sub> = 36MHz             | 111.4 | -    | ns  |
| t <sub>h(NSS)</sub> <sup>(2)</sup>      | NSS 保持时间                                      | 从模式 f <sub>PCLK</sub> = 36MHz             | 55.6  | -    | ns  |
| $t_{w(SCKH)}^{(2)}$ $t_{w(SCKL)}^{(2)}$ | SCK 高和低的时间                                    | 主模式,f <sub>PCLK</sub> = 36MHz,<br>预分频系数=4 | 55.1  | 55.9 | ns  |
| $t_{su(MI)}^{(2)}$                      |                                               | 主模式                                       | 10.9  | -    |     |
| $t_{su(SI)}^{(2)}$                      | 数据输入建立时间                                      | 从模式                                       | 21.3  | -    | ns  |
| t <sub>h(MI)</sub> <sup>(2)</sup>       | W. Hath \ /I the Lya                          | 主模式                                       | 35    | -    |     |
| $t_{h(SI)}{}^{(2)} \\$                  | 数据输入保持时间<br>t <sub>h(SI)</sub> <sup>(2)</sup> | 从模式                                       | 25    | -    | ns  |
| t <sub>a(SO)</sub> (2)(3)               | 数据输出访问时间                                      | 从模式,f <sub>PCLK</sub> = 20MHz             | 6.5   | 8.7  | ns  |
| $t_{\text{dis(SO)}}^{(2)(4)}$           | 数据输出禁止时间                                      | 从模式                                       | 12    | -    | ns  |



| 符号                                   | 参数       | 条件          | 最小值  | 最大值  | 単位 |
|--------------------------------------|----------|-------------|------|------|----|
| t <sub>v(SO)</sub> (2)(1)            | 数据输出有效时间 | 从模式(使能边沿之后) | 1    | 19.3 | ns |
| t <sub>v(MO)</sub> <sup>(2)(1)</sup> | 数据输出有效时间 | 主模式(使能边沿之后) | -    | 7.6  | ns |
| t <sub>h(SO)</sub> (2)               |          | 从模式(使能边沿之后) | 10.7 | -    |    |
| t <sub>h(MO)</sub> <sup>(2)</sup>    | 数据输出保持时间 | 主模式(使能边沿之后) | 2    | -    | ns |

- 1. 重映射的 SPI1 特性需要进一步确定。
- 2. 由推算得出,不在生产中测试。
- 3. 最小值表示驱动输出的最小时间,最大值表示使数据有效的最大时间。
- 4. 最小值表示关闭输出的最小时间,最大值表示把数据线置于高阻态的最大时间。

图16 SPI 时序图 — 从模式和 CPHA=0





### 图17 SPI 时序图 — 从模式和 CPHA=1<sup>(1)</sup>



1. 测量点设置于 CMOS 电平: 0.3V<sub>DD</sub> 和 0.7V<sub>DD</sub>。

图18 SPI 时序图 — 主模式(1)



1. 测量点设置于 CMOS 电平: 0.3Vpd 和 0.7Vpd。



#### USBD 接口特性

表39 USBD 直流特性

| 符号                  | 参数                       | 条件                                           | 最小值 (1) | 最大值 '1' | 单位 |  |  |
|---------------------|--------------------------|----------------------------------------------|---------|---------|----|--|--|
|                     | 输入电平                     |                                              |         |         |    |  |  |
| V <sub>DD</sub>     | USBD 操作电压 <sup>(2)</sup> | -                                            | 3.0 (3) | 3.6     | V  |  |  |
| V <sub>DI</sub> (4) | 差分输入灵敏度                  | I (USBDP, USBDM)                             | 0.2     | -       |    |  |  |
| V <sub>CM</sub> (4) | 差分共模范围                   | 包含 V <sub>DI</sub> 范围                        | 0.8     | 2.5     | V  |  |  |
| V <sub>SE</sub> (4) | 单端接收器阈值                  | -                                            | 1.3     | 2.0     |    |  |  |
|                     |                          | 输出电平                                         |         |         |    |  |  |
| V <sub>OL</sub>     | 静态输出低电平                  | 1.5kΩ的 R <sub>L</sub> 接至 3.6V <sup>(5)</sup> | -       | 0.3     |    |  |  |
| V <sub>OH</sub>     | 静态输出高电平                  | 15kΩ的 RL接至 V <sub>SS</sub> <sup>′5</sup>     | 2.8     | 3.6     | V  |  |  |

- 1. 所有的电压测量都是以设备端地线为准。
- 2. 为了与 USB2.0 全速电气规范兼容,USBDP (D+) 引脚必须通过一个 1.5k $\Omega$  电阻接至 3.0~3.6V 电压。
- 3. APM32F103xx 的正确 USBD 功能可以在 2.7V 得到保证, 而不是在 2.7~3.0V 电压范围下降级的电气特征。
- 4. 有综合评估保证,不在生产中测试。
- 5. RL 是连接到 USBD 驱动器上的负载。

图19 USBD 时序:数据信号上升和下降的时间定义





表40 USBD 全速电气特性(V<sub>DD</sub> = 3.0-3.6V, T<sub>A</sub> = 25℃)

| 符号               | 参数       | 条件                              | 最小值  | 最大值  | 单位 |
|------------------|----------|---------------------------------|------|------|----|
| t <sub>r</sub>   | 上升时间     | C <sub>L</sub> = 50pF           | 4.6  | 9.3  | ns |
| t <sub>f</sub>   | 下降时间     | C <sub>L</sub> = 50pF           | 5.2  | 10.9 | ns |
| t <sub>rfm</sub> | 上升下降时间匹配 | t <sub>r</sub> / t <sub>r</sub> | 71   | 97   | %  |
| V <sub>CRS</sub> | 输出信号交叉电压 | -                               | 1.60 | 2.17 | V  |

### 5.3.11 **12** 位 **ADC** 特性

表41 ADC 特性(V<sub>DD</sub> = 2.4-3.6V, T<sub>A</sub> =-40~105℃)

| 符号                | 参数                                        | 条件                       | 最小值                                   | 典型值 | 最大值               | 单位                 |
|-------------------|-------------------------------------------|--------------------------|---------------------------------------|-----|-------------------|--------------------|
| $V_{DDA}$         | 供电电压                                      | -                        | 2.4                                   | -   | 3.6               | V                  |
| V <sub>REF+</sub> | 正参考电压                                     | -                        | 2.4                                   | -   | $V_{DDA}$         | V                  |
| I <sub>VREF</sub> | 在 V <sub>REF</sub> 输入脚上的电流                | -                        | -                                     | 260 | 484               | μA                 |
| f <sub>ADC</sub>  | ADC 时钟频率                                  | -                        | 0.6                                   | -   | 14                | MHz                |
| f <sub>S</sub>    | 采样速率                                      | -                        | 0.05                                  | -   | 1                 | MHz                |
| V <sub>AIN</sub>  | 转换电压范围                                    | -                        | 0                                     | -   | V <sub>REF+</sub> | V                  |
|                   |                                           | f <sub>ADC</sub> = 14MHz |                                       | 5.9 |                   | μs                 |
| t <sub>CAL</sub>  | 校准时间                                      | -                        |                                       | 83  |                   | 1/f <sub>ADC</sub> |
| R <sub>ADC</sub>  | 采样电阻                                      | -                        |                                       | 1   |                   | kΩ                 |
| C <sub>ADC</sub>  | 采样保持电容                                    | -                        |                                       | 2   |                   | Pf                 |
|                   |                                           | f <sub>ADC</sub> = 14MHz | 0.107                                 | -   | 17.1              | μs                 |
| t <sub>S</sub>    | s 采样时间                                    |                          | 1.5                                   | -   | 239.5             | 1/f <sub>ADC</sub> |
|                   | V. I. | f <sub>ADC</sub> = 14MHz | 1                                     | -   | 18                | μs                 |
| t <sub>CONV</sub> | 总的转换时间(包括采样时间)                            | -                        | 14~252(采样 t <sub>s</sub> + 逐次逼近 12.5) |     |                   | 1/f <sub>ADC</sub> |

- 1. 由综合评估保证,不在生产中测试
- 2. Cparasitic 表示 PCB(与焊接和 PCB 布局质量相关)与焊盘上的寄生电容(大约 7PF)。较大的 Cparasitic 数值将降低转换的精度,解决的办法是减小 fapc。

#### 图20 ADC 的典型应用



外部输入阻抗的最大值计算公式如下:

公式 1: 最大 Rain 公式

$$\mathsf{RAIN} < \frac{T_{\mathcal{S}}}{f_{ADC} \quad X \quad C_{ADC} \quad X \quad \ln(2^{N+2})} \ \text{-} \mathsf{RADC}$$

其中 fadc=14MHZ,Cadc=12PF(表 41 ),Radc=1k $\Omega$ (表 41 ),对于 0.25LSB 采样误差精度要求 的条件下, Ts与 RAIN 的关系如下表:

表42 f<sub>ADC=</sub>14MHz <sup>(1)</sup> 时的最大 R<sub>AIN</sub>

| T <sub>S</sub> (周期) | t <sub>s</sub> (μs) | 最大值 R <sub>AIN</sub> (kΩ) |
|---------------------|---------------------|---------------------------|
| 1.5                 | 0.11                | 1.2                       |
| 7.5                 | 0.54                | 10                        |
| 13.5                | 0.96                | 19                        |
| 28.5                | 2.04                | 41                        |
| 41.5                | 2.96                | 60                        |
| 55.5                | 3.96                | 80                        |
| 71.5                | 5.11                | 104                       |
| 239.5               | 17.1                | 350                       |

1. 由设计保证,不在生产中测试。



表43 ADC 精度 (1) (2)

| 符号 | 参数     | 测试条件                                                                                                         | 典型值  | 最大值 <sup>(3)</sup> | 単位  |
|----|--------|--------------------------------------------------------------------------------------------------------------|------|--------------------|-----|
| ET | 综合误差   |                                                                                                              | ±2.5 | ±5.5               |     |
| Eo | 偏移误差   | f <sub>PCLK2</sub> =56MHz,                                                                                   | ±2.1 | ±3.5               |     |
| EG | 增益误差   | $f_{ADC}$ =14MHz, $R_{AIN}$ <10K $\Omega$ , $V_{DDA}$ =2.4 $\sim$ 3.6V, $T_{A}$ =-40 $\sim$ 105 $^{\circ}$ C | ±2.0 | ±4                 | LSB |
| ED | 微分线性误差 | 测量是在 ADC 校准之后进行的                                                                                             | ±1.5 | ±2.5               |     |
| EL | 积分线性误差 |                                                                                                              | ±1.8 | ±3                 |     |

- 1. 经过内部校准后测量得到 ADC 的直流精度数值。
- 2. 反向注入电流会明显影响 ADC 精度建议在可能产生反向注入电流的标准模拟引脚上,(引脚与地之间)增加一个肖特基二极管。

正向的注入电流,只要处于 5.3.8 中给出的 InJ(PIN)和∑InJ(PIN)范围之内,就不会影响 ADC 精度。

3. 是评估值。

图21 ADC 精度特性





# 5.3.12 温度传感器特性

表44 温度传感器特性

| 符号                         | 参数                                                     | 最小值  | 典型值  | 最大值  | 单位    |
|----------------------------|--------------------------------------------------------|------|------|------|-------|
| Avg_Slope(1)               | 平均斜率(V <sub>DD</sub> = 3.3V,T <sub>A</sub> = -40~105℃) |      | 4.2  | 4.5  | mV/ºC |
| V <sub>25</sub>            | 在 25℃ 时的电压(V <sub>DD</sub> = 2.0-3.6V)                 | 1.32 | 1.41 | 1.5  | V     |
| t <sub>START</sub> (2)     | 建立时间                                                   | 4    | -    | 10   | μs    |
| T <sub>S_temp</sub> (2)(3) | 当读取温度时,ADC 采样时间                                        | -    | -    | 17.1 | μs    |

- 1. 由特性分析保证,不在生产中测试。
- 2. 由设计保证,不在生产中测试。
- 3. 最短的采样时间可以由应用程序通过多次循环决定。

### 5.3.13 **EMC** 特性

敏感性测试在产品的综合评估时抽样进行测试。

### 电磁敏感性(EMS)

当运行一个通过 I/O 端口控制 2 个 LED 闪烁的简单应用时,测试样品被 2 种电磁干扰直到 LED 闪烁指示的错误产生。这个测试符合 IEC 61000-4-4 标准。

表45 EMS 特性

| 符号                | 参数                                                    | 条件                                                                                           | 级别 |
|-------------------|-------------------------------------------------------|----------------------------------------------------------------------------------------------|----|
| V <sub>FESD</sub> | 施加到任一IO口,导致功能错误的电压极限。                                 | V <sub>DD</sub> = 3.3V,T <sub>A</sub> = +25 ℃,<br>f <sub>HCLK</sub> = 72MHz。符合 IEC 61000-4-2 | 2B |
| $V_{EFTB}$        | 在 V <sub>DD</sub> 和 V <sub>SS</sub> 上通过 100pF 电容施加的、导 | $V_{DD} = 3.3V, T_A = +25 ^{\circ}C,$                                                        | 2B |
|                   | 致功能错误的瞬变脉冲群电压极限                                       | f <sub>HCLK</sub> = 72MHz。符合 IEC 61000-4-4                                                   |    |



# 电磁干扰(EMI)

当运行一个通过 I/O 端口控制 2 个 LED 闪烁的简单应用时,监测芯片发射的电磁场。这个发射测试符合 SAE J1752/3 标准,这个标准规定了测试板和引脚的负载。

表46 EMI 特性

| AM 17              | <u>ئالا</u> . | Are tot.               | EA VINA sket tritt | 最大值(f <sub>нs</sub> | 单位      |      |
|--------------------|---------------|------------------------|--------------------|---------------------|---------|------|
| 符 <del>号</del><br> | 参数            | 条件                     | 检测频段               | 8/36MHz             | 8/96MHz |      |
|                    | 14 44         | $V_{DD} = 3.3V, T_A =$ | 30-230MHz          | PASS                | PASS    |      |
| S <sub>EMI</sub>   | 峰值            | +25 ℃,LQFP100<br>封装    | 130MHz-1GHz        | PASS                | PASS    | dΒμV |



# 6 封装信息

# 6.1 LQFP100 封装图

图22 LQFP100 封装图





- 1. 图不是按照比例绘制。
- 2. 后背的焊盘内部没有联到 Vss 或 VDD。
- 3. 在 LQFP 封装的底面有一个焊盘,应把它焊接在 PCB 上。
- 4. 所有的引脚都应该焊接在 PCB 上。



# 表47 LQFP100 封装数据

# DIMENSION LIST(FOOTPRINT: 2.00)

| S/N | SYM     | DIMENDIONS | REMARKS                   |
|-----|---------|------------|---------------------------|
| 1   | А       | MAX. 1.60  | OVERALL HEIGHT            |
| 2   | A1      | 0.1±0.05   | STANDOFF                  |
| 3   | A2      | 1.40±0.05  | PKG THICKNESS             |
| 4   | D       | 16.00±0.20 | LEAD TIP TO TIP           |
| 5   | D1      | 14.00±0.10 | PKG LENGTH                |
| 6   | E       | 16.00±0.20 | LEAD TIP TO TIP           |
| 7   | E1      | 14.00±0.10 | PKG WDTH                  |
| 8   | L       | 0.60±0.15  | FOOT LENGTH               |
| 9   | L1      | 1.00 REF   | LEAD LENGTH               |
| 10  | Т       | 0.15       | LEAD THICKNESS            |
| 11  | T1      | 0.127±0.03 | LEAD BASE METAL THICKNESS |
| 12  | а       | 0° ~7°     | FOOT ANGLE                |
| 13  | b       | 0.22±0.02  | LEAD WIDTH                |
| 14  | b1      | 0.20±0.03  | LEAD BASE METAL WIDTH     |
| 15  | е       | 0.50 BASE  | LEAD PITCH                |
| 16  | H(REF.) | (12.00)    | CUM. LEAD PITCH           |
| 17  | aaa     | 0.2        | PROFILE OF LEAD TIPS      |
| 18  | bbb     | 0.2        | PROFILE OF MOLD SURFACE   |
| 19  | ccc     | 0.08       | FOOT COPLANARITY          |
| 20  | ddd     | 0.08       | FOOT POSITION             |

<sup>1.</sup> 尺寸以毫米表示。



图23 LQFP100 - 100 引脚, 14 x 14mm 焊接 Layout 建议



1. 尺寸以毫米表示。

图24 LQFP100 - 100 引脚, 14 x 14mm 封装标识





# 6.2 LQFP64 封装图

#### 图25 LQFP64 封装图



- 1. 图不是按照比例绘制。
- 2. 后背的焊盘内部没有联到 Vss 或 VDD。
- 3. 在 LQFP 封装的底面有一个焊盘,应把它焊接在 PCB 上。
- 4. 所有的引脚都应该焊接在 PCB 上。



### 表48 LQFP64 封装数据

# DIMENSION LIST(FOOTPRINT: 2.00)

| S/N | SYM     | DIMENDIONS   | REMARKS                   |
|-----|---------|--------------|---------------------------|
| 1   | A       | MAX. 1.600   | OVERALL HEIGHT            |
| 2   | A1      | 0.100±0.050  | STANDOFF                  |
| 3   | A2      | 1.400±0.050  | PKG THICKNESS             |
| 4   | D       | 12.000±0.200 | LEAD TIP TO TIP           |
| 5   | D1      | 10.000±0.100 | PKG LENGTH                |
| 6   | E       | 12.000±0.200 | LEAD TIP TO TIP           |
| 7   | E1      | 10.000±0.100 | PKG WDTH                  |
| 8   | L       | 0.600±0.150  | FOOT LENGTH               |
| 9   | L1      | 1.000 REF    | LEAD LENGTH               |
| 10  | Т       | 0.150        | LEAD THICKNESS            |
| 11  | T1      | 0.127±0.030  | LEAD BASE METAL THICKNESS |
| 12  | а       | 0°~7°        | FOOT ANGLE                |
| 13  | b       | 0.220±0.050  | LEAD WIDTH                |
| 14  | b1      | 0.200±0.030  | LEAD BASE METAL WIDTH     |
| 15  | е       | 0.500 BASE   | LEAD PITCH                |
| 16  | H(REF.) | (7.500)      | CUM. LEAD PITCH           |
| 17  | aaa     | 0.2          | PROFILE OF LEAD TIPS      |
| 18  | bbb     | 0.2          | PROFILE OF MOLD SURFACE   |
| 19  | ccc     | 0.08         | FOOT COPLANARITY          |
| 20  | ddd     | 0.08         | FOOT POSITION             |

<sup>1.</sup> 尺寸以毫米表示。



图26 LQFP64 - 64 引脚, 10 x 10mm 焊接 Layout 建议



1. 尺寸以毫米表示。

图27 LQFP64 - 64 引脚, 10 x 10mm 封装标识



### 6.3 LQFP48 封装图

图28 LQFP48 封装图





- 1. 图不是按照比例绘制。
- 2. 后背的焊盘内部没有联到 Vss 或 VDD。
- 3. 在 LQFP 封装的底面有一个焊盘,应把它焊接在 PCB 上。
- 4. 所有的引脚都应该焊接在 PCB 上。



### 表49 LQFP48 封装数据

# DIMENSION LIST(FOOTPRINT: 2.00)

| S/N | SYM     | DIMENDIONS | REMARKS                   |
|-----|---------|------------|---------------------------|
| 1   | А       | MAX. 1.60  | OVERALL HEIGHT            |
| 2   | A1      | 0.1±0.05   | STANDOFF                  |
| 3   | A2      | 1.40±0.05  | PKG THICKNESS             |
| 4   | D       | 9.00±0.20  | LEAD TIP TO TIP           |
| 5   | D1      | 7.00±0.10  | PKG LENGTH                |
| 6   | E       | 9.00±0.20  | LEAD TIP TO TIP           |
| 7   | E1      | 7.00±0.10  | PKG WDTH                  |
| 8   | L       | 0.60±0.15  | FOOT LENGTH               |
| 9   | L1      | 1.00 REF   | LEAD LENGTH               |
| 10  | Т       | 0.15       | LEAD THICKNESS            |
| 11  | T1      | 0.127±0.03 | LEAD BASE METAL THICKNESS |
| 12  | а       | 0°~7°      | FOOT ANGLE                |
| 13  | b       | 0.22±0.02  | LEAD WIDTH                |
| 14  | b1      | 0.20±0.03  | LEAD BASE METAL WIDTH     |
| 15  | е       | 0.50 BASE  | LEAD PITCH                |
| 16  | H(REF.) | (5.50)     | CUM. LEAD PITCH           |
| 17  | aaa     | 0.2        | PROFILE OF LEAD TIPS      |
| 18  | bbb     | 0.2        | PROFILE OF MOLD SURFACE   |
| 19  | ccc     | 0.08       | FOOT COPLANARITY          |
| 20  | ddd     | 0.08       | FOOT POSITION             |

<sup>1.</sup> 尺寸以毫米表示。



图29 LQFP48 - 48 引脚, 7 x 7 mm 焊接 Layout 建议



#### 1. 尺寸以毫米表示。

图30 LQFP48 - 48 引脚, 7 x 7 mm 标识图





# 6.4 QFN36 封装图

图31 QFN36 封装图



- 1. 图不是按照比例绘制。
- 2. 后背的焊盘内部没有联到 Vss 或 VDD。
- 3. 在 QFN 封装的底面有一个焊盘,应把它焊接在 PCB 上。
- 4. 所有的引脚都应该焊接在 PCB 上。



### 表50 QFN36 封装数据

|                        |      | SYMBOL | MIN       | NOD      | MAX  |  |
|------------------------|------|--------|-----------|----------|------|--|
| TOTAL THCKNESS         |      | Α      | 0.8       | 0.85     | 0.9  |  |
| STANO OFF              |      | A1     | 0         | 0.02     | 0.05 |  |
| MOLO THCKNESS          |      | A2     |           | 0.65     |      |  |
| L/F THCKNESS           |      | A3     |           | 0.203REF |      |  |
| LEAD WIDTH             |      | b      | 0.2       | 0.25     | 0.3  |  |
| BOOY SIZE              | Х    | D      |           | 6 BSC    |      |  |
| BOOT SIZE              | Y    | Е      | 6 BSC     |          |      |  |
| LEAD PITCH             |      | е      | 0.5 BSC   |          |      |  |
| EP SIZE                | Х    | D2     | 4.05      | 4.15     | 4.25 |  |
| LI GIZL                | Y    | E2     | 4.05      | 4.15     | 4.25 |  |
| LEAD LENGTH            |      | L      | 0.45      | 0.55     | 0.65 |  |
| LEAD TIP TO EXPOSE PAD | EDGE | k      | 0.375 REF |          |      |  |
| PACKAGE EOGE TOLERA    | ANCE | aaa    | 0.1       |          |      |  |
| MOLD FLATNESS          | ccc  | 0.1    |           |          |      |  |
| COPLANARITY            | eee  | 0.08   |           |          |      |  |
| LEAD OFFSET            | bbb  | 0.1    |           |          |      |  |
| EXPOSED PAD OFFSI      | ET   | fff    |           | 0.1      |      |  |

1. 尺寸以毫米表示。



图32 QFN36 - 36 引脚, 6 x 6 mm 焊接 Layout 建议



1. 尺寸以毫米表示。

图33 QFN36 - 36 引脚, 6 x 6 mm 标识图





# 7 订货信息



XXX=已编程的器件代号 R=卷带式包装 空白=托盘包装



表51 订货信息列表

| 订货编码            | FLASH(KB) | SRAM(KB) | 封装      | SPQ  | 温度范围         |
|-----------------|-----------|----------|---------|------|--------------|
| APM32F103TBU6-R | 128       | 20       | QFN36   | 2500 | 工业级 -40℃~85℃ |
| APM32F103TBU6   | 128       | 20       | QFN36   | 4900 | 工业级 -40℃~85℃ |
| APM32F103CBT6-R | 128       | 20       | LQFP48  | 2000 | 工业级 -40℃~85℃ |
| APM32F103CBT6   | 128       | 20       | LQFP48  | 2500 | 工业级 -40℃~85℃ |
| APM32F103RBT6-R | 128       | 20       | LQFP64  | 1000 | 工业级 -40℃~85℃ |
| APM32F103RBT6   | 128       | 20       | LQFP64  | 1600 | 工业级 -40℃~85℃ |
| APM32F103VBT6   | 128       | 20       | LQFP100 | 900  | 工业级 -40℃~85℃ |
| APM32F102CBT6-R | 128       | 20       | LQFP48  | 2000 | 工业级 -40℃~85℃ |
| APM32F102CBT6   | 128       | 20       | LQFP48  | 2500 | 工业级 -40℃~85℃ |
| APM32F102RBT6-R | 128       | 20       | LQFP64  | 1000 | 工业级 -40℃~85℃ |
| APM32F102RBT6   | 128       | 20       | LQFP64  | 1600 | 工业级 -40℃~85℃ |
| APM32F101TBU6-R | 128       | 20       | QFN36   | 2500 | 工业级 -40℃~85℃ |
| APM32F101TBU6   | 128       | 20       | QFN36   | 4900 | 工业级 -40℃~85℃ |
| APM32F101CBT6-R | 128       | 20       | LQFP48  | 2000 | 工业级 -40℃~85℃ |
| APM32F101CBT6   | 128       | 20       | LQFP48  | 2500 | 工业级 -40℃~85℃ |
| APM32F101RBT6-R | 128       | 20       | LQFP64  | 1000 | 工业级 -40℃~85℃ |
| APM32F101RBT6   | 128       | 20       | LQFP64  | 1600 | 工业级 -40℃~85℃ |
| APM32F101VBT6   | 128       | 20       | LQFP100 | 900  | 工业级 -40℃~85℃ |

<sup>1.</sup> SPQ=最小包装数量



# 8 包装信息

图34 带状包装规格图

### **Tape Dimensions**



| Α0 | Dimension designed to accommodate the component width     |
|----|-----------------------------------------------------------|
| В0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

# Quadrant Assignments For PIN1 Orientation In Tape







所有照片仅供参考,外观以产品为准。

表52 带状包装参数规格表

| Device        | Package<br>Type | Pins | SPQ  | Reel<br>Diameter<br>(mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | Pin1<br>Quadrant |
|---------------|-----------------|------|------|--------------------------|------------|------------|------------|------------|-----------|------------------|
| APM32F103RBT6 | LQFP            | 64   | 1000 | 330                      | 12.35      | 12.35      | 2.2        | 16         | 24        | Q1               |
| APM32F102RBT6 | LQFP            | 64   | 1000 | 330                      | 12.35      | 12.35      | 2.2        | 16         | 24        | Q1               |
| APM32F101RBT6 | LQFP            | 64   | 1000 | 330                      | 12.35      | 12.35      | 2.2        | 16         | 24        | Q1               |
| APM32F103CBT6 | LQFP            | 48   | 2000 | 330                      | 9.3        | 9.3        | 2.2        | 12         | 16        | Q1               |
| APM32F102CBT6 | LQFP            | 48   | 2000 | 330                      | 9.3        | 9.3        | 2.2        | 12         | 16        | Q1               |
| APM32F101CBT6 | LQFP            | 48   | 2000 | 330                      | 9.3        | 9.3        | 2.2        | 12         | 16        | Q1               |
| APM32F103TBU6 | QFN             | 36   | 2500 | 330                      | 6.4        | 6.4        | 1.4        | 8          | 16        | Q1               |
| APM32F101TBU6 | QFN             | 36   | 2500 | 330                      | 6.4        | 6.4        | 1.4        | 8          | 16        | Q1               |



# 图35 托盘包装示意图

# Pin1 Orientation and Tray Chamfer



# Tray Dimensions





所有照片仅供参考,外观以产品为准。



### 表53 托盘包装参数规格表

| Device        | Package Type | Pins | SPQ  | X-Dimension | Y-Dimension | X-Pitch | Y-Pitch | Tray<br>Length | Tray<br>Width |
|---------------|--------------|------|------|-------------|-------------|---------|---------|----------------|---------------|
|               |              |      |      | (mm)        | (mm)        | (mm)    | (mm)    | (mm)           | (mm)          |
| APM32F103VBT6 | LQFP         | 100  | 900  | 16.6        | 16.6        | 20.3    | 21      | 322.6          | 135.9         |
| APM32F101VBT6 | LQFP         | 100  | 900  | 16.6        | 16.6        | 20.3    | 21      | 322.6          | 135.9         |
| APM32F103RBT6 | LQFP         | 64   | 1600 | 12.3        | 12.3        | 15.2    | 15.7    | 322.6          | 135.9         |
| APM32F102RBT6 | LQFP         | 64   | 1600 | 12.3        | 12.3        | 15.2    | 15.7    | 322.6          | 135.9         |
| APM32F101RBT6 | LQFP         | 64   | 1600 | 12.3        | 12.3        | 15.2    | 15.7    | 322.6          | 135.9         |
| APM32F103CBT6 | LQFP         | 48   | 2500 | 9.7         | 9.7         | 12.2    | 12.6    | 322.6          | 135.9         |
| APM32F102CBT6 | LQFP         | 48   | 2500 | 9.7         | 9.7         | 12.2    | 12.6    | 322.6          | 135.9         |
| APM32F101CBT6 | LQFP         | 48   | 2500 | 9.7         | 9.7         | 12.2    | 12.6    | 322.6          | 135.9         |
| APM32F103TBU6 | QFN          | 36   | 4900 | 6.2         | 6.2         | 8.8     | 9.2     | 322.6          | 135.9         |
| APM32F101TBU6 | QFN          | 36   | 4900 | 6.2         | 6.2         | 8.8     | 9.2     | 322.6          | 135.9         |



# 9 常用功能模块命名

表54 常用功能模块命名

| 中文描述       | 简称     |
|------------|--------|
| 复位管理单元     | RMU    |
| 时钟管理单元     | CMU    |
| 复位和时钟管理单元  | RCM    |
| 外部中断       | EINT   |
| 通用 IO      | GPIO   |
| 复用 IO      | AFIO   |
| 唤醒控制器      | WUPT   |
| 蜂鸣器        | BUZZER |
| 独立看门狗定时器   | IWDT   |
| 窗口看门狗定时器   | WWDT   |
| 定时器        | TMR    |
| CRC 控制器    | CRC    |
| 电源管理单元     | PMU    |
| 备份寄存器      | BAKPR  |
| DMA 控制器    | DMA    |
| 模拟数字转换器    | ADC    |
| 数字模拟转换器    | DAC    |
| 实时时钟       | RTC    |
| 外部存储控制器    | EMMC   |
| SDIO 接口    | SDIO   |
| USBD 设备控制器 | USBD   |
| 控制器局域网络    | CAN    |
| USBD OTG   | OTG    |
| 以太网        | ETH    |
| I2C 接口     | I2C    |
| 串行外设接口     | SPI    |
| 通用异步收发器    | UART   |
| 通用异步同步收发器  | USART  |
| 闪存接口控制单元   | FMC    |



# 10 版本历史

表55 文档版本历史记录

| 日期         | 版本    | 变更内容                                                                                                                    |
|------------|-------|-------------------------------------------------------------------------------------------------------------------------|
| 2019.2.14  | 1.0.0 | 新建                                                                                                                      |
| 2019.2.26  | 1.0.1 | 增加了表 8 的注释                                                                                                              |
| 2019.5.6   | 1.0.2 | 电压由 1.8V 改为 1.6V                                                                                                        |
| 2019.10.30 | 1.0.3 | 增加了电气特性和常用功能模块命名,修改封面                                                                                                   |
| 2020.2.24  | 1.0.4 | 在 5.2 章节中提取了 5.3 章节                                                                                                     |
| 2020.3.4   | 1.0.5 | 生成了 3.14.2 章节                                                                                                           |
| 2020.6.22  | 1.1.0 | 调整产品特性、系统框图、时钟树、存储映射图、供电方案                                                                                              |
| 2020.7.6   | 1.1.1 | 修改了目录格式                                                                                                                 |
| 2020.9.9   | 1.2   | (1) 修改第 7 章的"订货信息命名规格",在表格"订货信息列表"中增加"最小包装数"、修改"订货编码"<br>(2) 修改文档字体格式                                                   |
| 2020.12.22 | 1.2   | (1) 修改引脚描述表格中的注释 7 为注释 6<br>(2) 增加引脚描述注意点注释 6 描述<br>(3) 更新了系统框图                                                         |
| 2021.2.22  | 1.2   | (1) 修改 HXT-HSECLK LXT-LSECLK HIRC-HSICLK LIRC-LSICLK USB-USBD (2) 修改引脚定义中的 PA14 引脚的名称错误 (3) 修改图 15 中的 STO:STA 为 STA:STO |
| 2021.8.9   | 1.3   | (1) 将时钟树中的 "4-16MHz LSICLK OSC"更正为"4-16MHz HSECLK" (2) 删除所有关于 APM32F103x4x6x8 的内容和名称                                    |