# 湖南大學

数字电路与逻辑设计

# 课程实验报告

题 目: Quartus II 软件的基本操作、译码器

学生姓名: 魏子铖

学生学号: 201726010308

专业班级: 软件 1703

完成时间: 2018.11.2

# 实验一 Quartus II 软件的基本操作、译码器

班级 \_\_\_软件 1703 \_\_\_ 姓名 \_\_ 魏子铖 \_\_\_ 学号 \_\_201706010308 \_\_

#### 一、实验目的

熟悉 Quartus II 软件的基本操作,了解各种设计方法(原理图设计、文本设计、波形设计)

#### 二、实验内容

- 1. 用逻辑图和 VHDL 语言设计一个异或门。
- 2. 用逻辑图和 VHDL 语言设计一个 3-8 译码器。
- 3. 用 VHDL 语言设计模型机指令译码器。

#### 三、实验方法

#### 1. 实验方法

采用基于 FPGA 进行数字逻辑电路设计的方法。 采用的软件工具是 Quartus II 软件仿真平台。

#### 2. 实验步骤

## 1) 新建工程文件

- 异或门的 VHDL 工程文件名为 myxor1
- 异或门的逻辑图工程文件名为 myxor2
- 3-8 译码器的 VHDL 工程文件名为 mydecoder3\_8\_1
- 3-8 译码器的逻辑图工程文件名为 mydecoder3\_8\_2
- 指令译码器的 VHDL 工程文件名为 command\_decoder

#### 2) 编写源代码或画逻辑图

完成后保存文件, 文件名分别为 myxor1.vhd, myxor2.bdf, mydecoder3\_8\_1.vhd, mydecoder3\_8\_2.bdf, command\_decoder.vhd, 分别位于五个不同的工程文件下。

#### 3) 编译与调试

确定文件名与工程文件名相同,点击【processing】-【start compilation】进行文件编译,文件编译成功。

#### 4) 波形仿真及验证

为每个工程新建一个 vector waveform file。 按照程序所述插入所有输入和输出节点。任意设置输入波形, 点击保存按 钮保存, 然后【start simulation】, 得到波形仿真图。

5) 查看 RTL Viewer: 【Tools】 - 【netlist viewer】 - 【RTL viewer】。

#### 四、实验过程

1. 编译过程

异或门源代码:

```
1 LIBRARY IEEE;
    USE IEEE.STD LOGIC 1164.ALL;
3
 4 ■ENTITY myxorl IS
        PORT(a, b: in STD LOGIC;
                 d: out STD LOGIC);
 6
 7
    END myxorl;
8
9 MARCHITECTURE myxor OF myxorl IS
10 BEGIN
         d <= ((NOT a) AND b) OR (a AND (NOT b));
11
    END myxor;
12
```

#### 异或门的逻辑图:



#### 3-8 译码器源代码:

```
LIBRARY IEEE;
     USE IEEE.STD_LOGIC_1164.ALL;
 2
 3
   ■ENTITY mydecoder3 8 1 IS
 4
          PORT(a: in STD_LOGIC_VECTOR(2 DOWNTO 0);
 5
 6
               d: out STD LOGIC VECTOR(7 DOWNTO 0));
 7
     END mydecoder3 8 1;
 8
9 MARCHITECTURE decoder OF mydecoder3 8 1 IS
10 BEGIN
         d <= "100000000" WHEN a = "000" ELSE
11
12
               "010000000" WHEN a = "001" ELSE
13
               "00100000" WHEN a = "010" ELSE
14
               "00010000" WHEN a = "011" ELSE
               "00001000" WHEN a = "100" ELSE
15
               "00000100" WHEN a = "101" ELSE
16
               "00000010" WHEN a = "110" ELSE
17
18
               "00000001";
    END decoder;
19
```

#### 3-8 译码器逻辑图



#### 指令译码器源代码:

```
LIBRARY IEEE;
 1
 2
      USE IEEE.STD LOGIC 1164.ALL;
 3
 4
    ENTITY command decoder IS
        PORT(a: in STD LOGIC VECTOR(7 DOWNTO 0);
 5
                e: in STD LOGIC;
 6
7
                MOVA, MOVB, MOVC, ADD, SUB, ANDO, NOTO,
8
                SHR, SHL, JMP, JZ, JC, INO, OUTO, NOP,
9
                HALT: out STD LOGIC);
     END command decoder;
10
11
12
    ARCHITECTURE decoder OF command decoder IS
      SIGNAL R1, R2: STD_LOGIC_VECTOR(1 DOWNTO 0);
SIGNAL s: STD_LOGIC_VECTOR(3 DOWNTO 0);
13
14
      SIGNAL s1, s2: STD_LOGIC_VECTOR(5 DOWNTO 0);
15
                s3: STD_LOGIC_VECTOR(7 DOWNTO 0);
16
     SIGNAL
17
18
   BEGIN
         PROCESS(a, e)
19
    20
          BEGIN
              IF (e = '1') THEN
21
22
                   R1 <= a(3) & a(2);
23
                   R2 \ll a(1) \& a(0);
24
                   s \le a(7) \& a(6) \& a(5) \& a(4);
25
                   s1 <= s & R1;
26
                   s2 <= s & R2;
27
                   s3 <= s & R1 & R2;
28
               ELSE
                   R1 <= "00";
29
                   R2 <= "00";
30
31
                   s <= "00000";
                   s1 <= "0000000";
32
                  s2 <= "0000000";
33
                   s3 <= "00111100";
34
```

```
35
            END IF;
        END PROCESS;
36
37
     WITH s3 SELECT
        MOVA <= '1' WHEN "00110000",
38
                 '1' WHEN "00110001",
39
                 '1' WHEN "00110010",
40
                 '1' WHEN "00110100",
41
42
                 '1' WHEN "00110101",
                 '1' WHEN "00110110",
43
                 '1' WHEN "00111000",
44
                 '1' WHEN "00111001",
45
                 '1' WHEN "00111010",
46
47
                 '0' WHEN OTHERS;
48
    WITH sl SELECT
49
         MOVB <= '1' WHEN "001111",
50
                 '0' WHEN OTHERS:
51
52
53 WITH s2 SELECT
         MOVC <= '1' WHEN "001111",
54
                 '0' WHEN OTHERS;
55
56
    WITH s SELECT
57
         ADD <= '1' WHEN "1001",
58
                '0' WHEN OTHERS;
59
60
    WITH s SELECT
61
       SUB <= '1' WHEN "0110",
62
63
                '0' WHEN OTHERS;
64
65 WITH s SELECT
66 ANDO <= '1' WHEN "1110",
                 '0' WHEN OTHERS;
67
68
    WITH s SELECT
69
       NOTO <= '1' WHEN "0101",
70
                '0' WHEN OTHERS;
71
72
73
     WITH s2 SELECT
74
     SHR <= '1' WHEN "101000",
                '0' WHEN OTHERS;
75
76
77
    WITH s2 SELECT
78
        SHL <= '1' WHEN "101011",
               '0' WHEN OTHERS;
79
80
81
     WITH s3 SELECT
       JMP <= '1' WHEN "00010000",
82
                'O' WHEN OTHERS;
83
84
85
    WITH s3 SELECT
86
       JZ <= '1' WHEN "00010001",
               'O' WHEN OTHERS;
87
88
    WITH s3 SELECT
89
        JC <= '1' WHEN "00010010",
90
              'O' WHEN OTHERS;
91
92
    WITH s SELECT
93
94
        INO <= '1' WHEN "0010",
95
               'O' WHEN OTHERS;
    WITH s SELECT
96
       OUT0 <= '1' WHEN "0100",
97
                '0' WHEN OTHERS;
```

```
99 WITH s3 SELECT

100 NOP <= '1' WHEN "01110000",

101 '0' WHEN OTHERS;

102 WITH s3 SELECT

103 HALT <= '1' WHEN "10000000",

104 '0' WHEN OTHERS;

105

106 END decoder;
```

编译、调试过程:编写完成后进行全编译,编译成功,没有出现错误。 结果分析及结论:源代码及原理图没有出现语法或结构上的错误。

2. 波形仿真

## a) 异或门仿真图:





逻辑图

结果分析及结论:由异或运算的定义知,当输入的 a, b 相同时,输出 d 为 0,否则,输出 d 为 1。由波形仿真图可以明确地看出结果时正确的。

#### b) 3-8 译码器仿真图



(VHDL)



#### (VHDL)



#### 逻辑图



逻辑图



逻辑图

结果分析及结论: 38 译码器是指将 3 位 2 进制数通过电路转换成八路不同状态的输出,输入 000 时输出 10000000,输入 001 时输出 01000000······在逻辑图的实现时加入了使能信号 e,当 e 为低电平时电路失效,e 为高电平时正常工作。由波形仿真图可以看出结果是正确的。

#### c) 指令译码器仿真图



# 数字电路与逻辑设计课程实验报告



#### 结果分析及结论:

| 指令的汇编符号    | 指令的功能            | 指令的二进制编码            |
|------------|------------------|---------------------|
| MOV R1, R2 | (R2) → R1        | 0011 R1 R2          |
| MOV M, R2  | (R2) → (C)       | 0011 11 R2          |
| MOV R1, M  | ((C)) → R1       | 0011 R1 11          |
| ADD R1, R2 | (R1) + (R2) → R1 | 1001 R1 R2          |
| SUB R1, R2 | (R1) - (R2) → R1 | 0110 R1 R2          |
| AND R1, R2 | (R1) ∧ (R2) → R1 | 1110 R1 R2          |
| NOT R1     | (R1) → R1        | 0101 R1 XX          |
| SHR R1     | (R1)逻辑右移一位→ R1   | 1010 R1 00          |
| SHL R1     | (R1) 逻辑左移一位→ R1  | 1010 R1 11          |
| JMP add    | add → PC         | 0001 00 00, address |
| JZ add     | 结果为 0 时 add → PC | 0001 00 01, address |
| JC add     | 结果有进位时 add → PC  | 0001 00 10, address |
| IN R1      | (开关 7-0)→ R1     | 0010 R1 XX          |
| OUT R1     | (R1)→ 发光二极管 7-0  | 0100 R1 XX          |
| NOP        | (PC) +1 → PC     | 0111 00 00          |
| HALT       | 停机               | 1000 00 00          |

根据输入的指令的二进制编码,将对应的功能输出高电平,对比波形仿真图可以发现结果是正确的。

#### 五、实验结论

本次实验通过对指令译码器的编程,使我更加深刻的了解了计算机内部的执行操作的顺序,首先,用户输入指令代码,然后指令译码器转换成为机器能够识别的机器码,再转交给指令执行部件去执行,指令译码器将复杂的汇编代码简化成为了简单的二进制代码,从而大大增加了 cpu 的执行能力与运算速度。