

# 2024/XX/XX

# 實驗五

姓名: 黃文祺 學號: 01057013

班級:資工3A

E-mail: OOOOOOO

# 注意

- 1. 一律將此檔轉成 PDF 檔繳交
- 2. 繳交期限為
- 3. 隔週三上午九點
- 4. 一人繳交一份
- 5. 檔名:學號\_HW?.pdf
- 6. 檔名請按照作業檔名格式進行填寫
- 7. 未依照格式不予批改

- ─ ` Encoder\_2
- 實驗說明:
- 系統架構程式碼與程式碼說明
  - 1. 以 50MHz 當作系統時脈,在 600dpi 下量測 1.7μm。
  - 2. 輸入信號:enc, 為待測信號。
  - 3. 輸出數值: cnt meas、mul result、step col。
  - PS. 運用 LPF,Edge detector, counter, FSM 電路設計上述電路



■ 系統架構程式碼與程式碼說明

Low\_Pass\_Filter\_4ENC.sv

這個是使用參考檔案的,跟 testbench\_DEMO 一樣用參考檔案

#### testbench\_DEMO.sv

```
.HEX0(),
.HEX1(),
                   .HEX3(),
                  ////////// KEY ////////
.KEY (KEY),
.RESET_N (rst_n),
                   ////////////// LED /////////
.LEDR (LEDR),
                   ///////// SW ////////
.SW (SW)
           L);
                  task noise_gen; begin

for (i=0; i<25; i=i+1) begin

#100 enc = 0; //noise

#100 enc = 1;
                       end
end
                   always #10 CLOCK_50 = ~CLOCK_50;
                  always begin
                        noise_gen;
                 noise_gen;
                         noise_gen;
                         #20000 enc = 0;
#20000 enc = 1;
                  noise_gen;
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
                        noise_gen;
                        noise_gen;
                         #25000 enc = 0;
#27000 enc = 1;
                  initial begin
    CLOCK_50 = 0;
    rst_n = 0;
    enc = 0;
106
107
109
110
116
117
```

## SignalPeriodCnt.sv (延續之前作業名稱複製的,沒改名稱@@)

```
檔案(F) 編輯(E) 搜尋(S) 檢視(V) 編碼(N) 語言(L) 設定(T) 工具(O) 巨集(M) 執行(R) 外掛(P) 視窗(W) ?
module SignalPeriodCnt(
          input clk_50M,
          input enc
          output logic [31:0] cnt_meas
            logic enc_filter;
logic enc_pos;
             logic [31:0] cnt;
             logic rst_cnt, enable_cnt;
logic load_cnt;
             logic step_col;
             logic [31:0] mul_result;
logic [31:0] mul_cnt;
logic rst_mul_cnt, enable_mul_cnt;
             logic load_mul_result;
logic [10:0] r_distance ;
logic [2:0] enc_pos_test;
                                                  //讓 mul_cnt到第二個enc_pos再計數
             typedef enum logic[2:0] {
                START,
                 MUL_RESULT
            } state_t;
         // low pass filter
Low_Pass_Filter_4ENC Lpf1(
                 .clk(clk_50M),
                 .signal(enc)
                 .r_LPF_threshold_enc(20),
.sig_filter(enc_filter)
         // positive edge detector
                 .clk_50M(clk_50M),
                 .rst(rst),
.enc_filter(enc_filter),
                 .enc_pos(enc_pos)
        // mul_cnt
dlways_ff @(posedge clk_50M) begin
if(rst_mul_cnt)
    mul_cnt <= 0;
    if(rst_mul_cnt)</pre>
             else if(enable_mul_cnt)
                mul_cnt <= mul_cnt + 1;</pre>
        assign r_distance =173;
        always_ff @(posedge clk_50M) begin
if(rst)
                 mul_result<=(0);</pre>
             if(load_mul_result)
                 mul result<=cnt meas*r distance/4233;
        always_ff @(posedge clk_50M) begin
if(rst_cnt)
                cnt <= 0;
             else if(enable_cnt)
                 cnt <= cnt + 1;
        end
        // cnt_dff
always_ff @(posedge clk_50M) begin
    if(!rst)
                cnt_meas <= cnt;</pre>
        always_ff @(posedge clk_50M) begin
if(!rst)
```

```
always_comb begin
                  rst_cnt
                   enable_cnt
                  step_col
                  rst_mul_cnt = 0;
load_mul_result = 1;
enable_mul_cnt = 0;
100
101
103
104
                       enc_pos_test<=0; //讓 mul_cnt到第二個enc_pos再計數
106
107
                   START: begin
                      rst_cnt = 1;
rst_mul_cnt = 1;
                   end
                  CNT: begin
                       if(enc_pos)
                           ns = POSEDGE;
                       if (enc_pos_test!=2)
120
121
                            rst_mul_cnt=1;
                       if(mul_cnt>=mul_result & mul_cnt > 0 ) begin
123
124
                            rst_mul_cnt =1;
                       enable_cnt =1;
enable_mul_cnt =1;
                  POSEDGE: begin
                       load_cnt = 1;
rst_cnt = 1;
135
136
137
                                                              //-----//
//讓 mul_cnt到第二個enc_pos再計數 //
                       if(enc_pos_test>1)
                            enc_pos_test=2;
                                  = CNT;
140
              endcase
143
```

## PosedgeDetector.sv

#### ■ 模擬結果與結果說明:



- 1. 這次作業的 cnt 是 mul\_cnt,第一個 cnt 是 proj1 的 cnt
- 2. 黃線以前處理乾淨了(cnt 和 mul\_cnt 比較)
  SignalPeriodCnt 註解 //讓 mul\_cnt 到第二個 enc\_pos 再計數

#### ■ 結論與心得:

Demo3 結束後其實數據就差不多了,但要注意的就是 cnt 不是作業 4 的 cnt 然後就是 mul\_cnt 要稍微做一點改變,才能和作業 5 的模擬範例一樣。 owob