

# INF1600 - Architecture des micro-ordinateurs TP2 - Architecture à deux bus et introduction à l'assembleur IA-32

**Trimestre:** automne 2018

Équipier 1: Nanor Janjikian (1901777) Équipier 2 : Yasmina Abou-Nakkoul (1897266)

**Équipe**: 11 (groupe B1)

### Présenté à :

Ulrich Dah-Achinanon

École Polytechnique de Montréal 5 novembre 2018

## **Exercice 1: Architecture avec microcodes**

### 1. Recherche d'instruction :

| RTN Concret                                            | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6* | 5* | 4 | 3 | 2 | 1 | 0 | hexa   |
|--------------------------------------------------------|----|----|----|----|----|----|---|---|---|----|----|---|---|---|---|---|--------|
| $MA \leftarrow PC;$                                    | 0  | 0  | 1  | 1  | X  | 0  | 0 | X | 0 | 1  | 1  | 0 | 0 | X | 0 | 0 | 0x3060 |
| $MD \leftarrow M[MA]$ $\vdots$ $PC \leftarrow PC + 4;$ | 0  | 1  | 1  | 0  | 1  | 1  | 0 | 0 | 1 | 1  | 0  | 0 | 0 | X | 0 | 0 | 0x6CC0 |
| IR ← MD;                                               | 1  | 0  | 0  | 0  | X  | 0  | 1 | 0 | 0 | 1  | 1  | 0 | 0 | X | 0 | 0 | 0x8260 |

<sup>\* :</sup> Pour utiliser la fonction (+4) directement de l'UAL, les bits 6 et 5 à 10 (2 en décimal)

X : bits dont la valeur n'a pas d'influence. Toutefois, pour traduire en hexadécimal, nous les mettons à 0.

### 2. Exécution d'une instruction générique :

Soit, (IR<31..27> = opcode) 
$$\rightarrow$$
  
R[IR<26..22>]  $\leftarrow$  R[IR<21..17>] oper M[R[IR<16..12>] + IR<11..0>];

| RTN Concret                                                | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | hexa   |
|------------------------------------------------------------|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|--------|
| $A \leftarrow R[IR<1612>];$                                | 0  | 0  | 0  | 0  | X  | 0  | 0 | X | 0 | 1 | 1 | 0 | 1 | 1 | 1 | 0 | 0x006E |
| MA ← A + IR<110>;                                          | 0  | 0  | 0  | 1  | X  | 0  | 0 | X | 0 | 0 | 1 | 0 | 0 | X | 0 | 1 | 0x1021 |
| $MD \leftarrow M[MA]$ :<br>$A \leftarrow R[IR < 2117 >]$ ; | 0  | 0  | 0  | 0  | 1  | 1  | 0 | 0 | 1 | 1 | 1 | 0 | 1 | 0 | 1 | 0 | 0x0CEA |
| $R[IR<2622>] \leftarrow A$ oper MD;                        | 1  | 0  | 0  | 0  | X  | 0  | 1 | X | 0 | 0 | 0 | 1 | 0 | X | 0 | 0 | 0x8210 |

### Pour A $\leftarrow$ R[IR<16..12>]:

Bit 1 : 1 pour écrire dans A

Bit 2 : 1 pour sélectionner rc

Bit 3 : 1 parce qu'on lit dans la banque de registres

Bits 6 et 5 : pour laisser passer la valeur à travers l'UAL, mettre 11 (3 en décimal)

#### Pour MA $\leftarrow$ A + IR < 11..0>:

Bit 12: 1 pour écrire dans MA

Bits 6 et 5 : pour faire l'addition avec l'UAL, mettre 01 (1 en décimal)

Bit 0 : 1 parce qu'on utilise la constante de l'instruction

### Pour MD $\leftarrow$ M[MA] :A $\leftarrow$ R[IR<21..17>] :

Bit 10 : 1 pour écrire dans MD

Bit 11 : 1 parce que la donnée vient de la mémoire

Bit 7 : 1 parce qu'on fait un accès mémoire (MD)

Bit 8 : 0 parce qu'on lit dans la mémoire

Bits 6 et 5 : pour laisser passer la valeur à travers l'UAL, mettre à 11 (3 en décimal)

Bit 2 : 1 pour sélectionner rb Bit 1 : 1 pour écrire dans A

Bit 3 : 1 parce qu'on lit dans la banque de registres

### Pour R[IR<26..22>] $\leftarrow$ A oper MD:

Bits 6 et 5 :pour faire l'opération précisée par l'opcode, mettre à 00 (0 en décimal)

Bit 9: 1 parce qu'on lit MD

Bit 4 : 1 parce qu'on écrit dans la banque de registres

Bit 15 est à 1 seulement pour le dernier microcode parce qu'il est le dernier.

Bit 14 est à 0 parce que l'écriture dans PC n'est pas effectué.

#### 3. Simulations:

L'exécution à l'adresse 8 de la mémoire est une addition d'après tp2mem.txt . Dans les deux captures d'écran que nous avons prises de la simulation sur *Electric*, nous avons suivi les étapes décrites dans les exercices 1 et 2. Nous commençons par charger l'instruction dans le registre d'instructions, puis au prochain front montant, nous chargeons dans l'accumulateur A, la valeur dans rc. Nous additionnons ensuite A à la valeur écrite dans R[IR<11..0>], soit 0x107 et nous la décrivons dans MA. Nous effectuons ensuite deux instructions dans le même cycle d'horloge, soit le stockage de la valeur en mémoire à l'adresse MA, dans MD et l'entrée dans A, de la valeur de R[IR<21..17>]. Finalement, l'instruction d'addition (opération de l'UAL = 0x4A) est effectuée et son résultat est stocké dans R[1], soit ECX dans *Electric*.

Figure 1: Première image de la simulation de l'instruction générique



Figure 2: Deuxième image de la simulation de l'instruction générique



### 4. L'opération NAND:

# Description de op[6:0]:

- op[0] à op[3] représentent les sorties de la table de vérité de l'opération NAND.

### La voici:

| A | В | F |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

Donc op[0] = 1, op[1] = 1, op[2] = 1 et op[3] = 0.

op[4] = 0, op[5] est un carry dans l'addition, et comme on ne l'utilise pas, nous le mettons à 0. op[6] sert à une des entrées du AND (la même addition que celle ou le op[5] est un carry). Comme nous ne voulons pas faire d'addition, nous mettons op[6] à 0.

La valeur de op[6:0] = 0000111.

Voici la simulation de l'opération NAND :

| 2                    | ut | ŢĬ. | ne | 0.4us           | 0.4                 | 12us   0.44u              | s   0.46t   | ıs 0.481             | us 0.5us             | 3   0.5                | 2us   0.5            | 4us 0.5        | 6us 0.                   |
|----------------------|----|-----|----|-----------------|---------------------|---------------------------|-------------|----------------------|----------------------|------------------------|----------------------|----------------|--------------------------|
| HORLOGE              | ×  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| UPC[31:0]            | X  |     |    | <u> </u>        | X4                  | X20h (32)                 | X22h (34)   | ×24h (36)            | 26h (38)             | <b>&gt;</b> 0          | X2                   | <u> </u>       | X10h (16)                |
| UIR[31:0]            | ×  |     |    | X82606CC0       | h (2)8260h (        | 33376) X1021006Eh         | (2)CEA1021h | (21X82100CEA         | h (2X8210h (33)      | 296) X6CC0306          | 0h (1)82606C0        | oh (2)8260h (3 | 3337 <b>6) ×8000</b> h ( |
| IR[31:0]             | X  |     |    |                 |                     | X70823110h (              | 1887580432) |                      |                      | XXF69CFDF6             | sh (4137483766)      |                | X1                       |
| PC[31:0]             | ×  |     |    |                 | X10h (16)           |                           |             |                      |                      |                        |                      | X14h (20)      |                          |
| MA[31:0]             | ×  |     |    | XCh (12)        |                     |                           |             | X11Fh (287)          |                      |                        | X10h (16)            |                |                          |
| ACCES_MEMOIRE        | ×  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| MD[31:0]             | ×  |     |    |                 | X70823110           | h (1887580432)            | W/W-1974    |                      | 700000000            | (2607014793)           |                      | <u> </u>       |                          |
| A[31:0]              | ×  |     |    |                 |                     |                           | Æh (15)     |                      |                      | (1844380201)           |                      |                |                          |
| BUS_A[31:0]          | ×  |     |    | <b>X</b> 10h (1 |                     | 23110h (1 XFh (15         |             |                      | )229X <b>XF</b> 69CF | DF6hXX10h (            |                      | (20) XX(1      | X0                       |
| BUS_B[31:0]          | X  |     |    |                 | X <b>X</b> 708231   | 10h (1XXEh (15)           | X110h (27   | 2) XX6DEF022         | 29h ()               | 9h ( <b>X</b> 10h (16) |                      | X <b>X</b> 1   | XZZZZ.                   |
| CONTROLE_UAL[1:0]    | ×  |     |    |                 |                     |                           | X <u></u>   | X3                   |                      | X3                     | X2                   | X3             | X0                       |
| ALU_OP[31:0]         | X  |     |    | <u> </u>        | <u>IAh ( XAOAOA</u> | (0Ah (168430090)          | <u> </u>    | IAh ( XA0A0A0        | Ah (1)7              | XXAOAh (               | 2570) X <u>AOA4A</u> | 4Ah (1 XAOAh ( | 2570) XX0                |
| DEBUG_ECRIRE_        | ×  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| DEBUG_REG[2:0]       | ×  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| DEBUG_VAL[31:0]      | X  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| DUMP_MEM             | X  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| D_R_VAL[31:0]        | X  |     |    | X10h (1         | 16) <b>X</b> XXX708 | 23110h (1 <b>X</b> Fh (15 | 5) XX11Fh ( | 287) ) <b>X</b> 6DEF | 022X <b>XF69</b> CF  | FDF6hXX10h             | (16) X14h            | (20) X X(1     |                          |
| REGISTRE_0.EAX[31:0] | X  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| REGISTRE_0.EAX[31:0] | X  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| REGISTRE_0.ECX[31:0] | X  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |
| REGISTRE_0.EDX[31:0] | ×  |     |    |                 |                     |                           |             |                      |                      | XF69C                  | FDF6h (4             | 1374837        | 766)                     |
| REGISTRE_0.EBX[31:0] | X  |     |    |                 |                     |                           |             |                      |                      |                        |                      |                |                          |

### 5. Compréhension :

- a) Les données des deux derniers octets servent à définir en partie l'adresse du registre rc de l'instruction et la valeur immédiate dans (IR<11..0>). Dans le cas de l'instruction 0x55555555, comme nous ne savons pas ce que fait le code d'opération 0xA (écrit dans le RTN comme oper), nous pouvons assumer que l'instruction pourrait être commutative et nous pouvons nous permettre d'échanger les opérandes, soit les registres rb et rc. Une instruction sur 32 bits qui aurait exactement le même effet d'exécution serait celle-ci: 0x556AA555. Cette instruction est obtenue si on échange les registres rb et rc. Ces derniers seront tous les deux lus, nous sélectionnons le registre lu avec un mutex.
- b) On peut faire en parallèle les accès mémoire et les calculs lorsque l'architecture contient deux bus. Cela a été un avantage dans le TP lors de l'exécution d'une instruction générique, soit MD ← M[MA] : A ← R[IR<21..17>];, de le RTN concret. Un accès à la mémoire et une lecture d'un

registre qu'on écrit dans l'accumulateur sont effectués, dans un seul cycle processeur.

c) Non, les instructions semblent un peu moins flexibles que celles du processeur étudié à l'exercice 4 du TP1. Dans le TP1, l'utilisation de l'adresse du registre ra sert à lire et écrire dans ce registre. Cette utilisation permet d'obtenir deux autres possibilités de lecture (par exemple, r[1] ← r[1] + r[2] \* r[3] est possible). Dans ce TP, ra se trouve à l'adresse IR<26..22> qui sert à l'écriture dans le registre. Ainsi, afin d'additionner une valeur à ce qui se trouve dans le registre ra, il faut mettre son adresse dans un autre registre (rb ou rc). Finalement, il y a avait deux constantes dans l'instruction du TP1 qu'on pouvait concaténer pour obtenir une valeur sur 15 bits. Dans ce TP, il n'y a qu'une constante sur 12 bits. La seule flexibilité que le TP2 a de plus que le TP1 est que ce dernier ne permettait une banque de registre de 8 bits seulement, alors que ce TP nous offre 32 bits de flexibilité.