# Université de Bretagne Occidentale

# MASTER 2 INFORMATIQUE DÉPARTEMENT INFORMATIQUE

2020/2021

Système On-Chip

# Détection de dépassement de temps d'exécution

Auteur: William PENSEC

Auteur: Timothé LANNUZEL

22 janvier 2021





# Sommaire

| I   | Introd          | $\operatorname{uction}$      | 2 |
|-----|-----------------|------------------------------|---|
| II  | Conception VHDL |                              | 2 |
|     | II.1            | Chronomètre                  | 2 |
|     | II.2            | TestBench Chronomètre        | 3 |
|     | II.3            | Moniteur de tâches           | 4 |
|     | II.4            | TestBench Moniteur de tâches | 4 |
| III | Résultats       |                              | 4 |
|     | III.1           | Chronomètre                  | 4 |
| IV  | Code            |                              | 4 |
|     | IV.1            | Chronomètre                  | 4 |
|     | IV.2            | TestBench Chronomètre        | 6 |
|     | IV.3            | Moniteur de tâches           | 7 |
|     | IV.4            | TestBench Moniteur de tâches | 7 |
| V   | Contin          | uité du projet               | 7 |

### I Introduction

L'objectif de ce projet est de concevoir en VHDL un moniteur de temps d'exécution de tâches sur un processeur. En effet, sur un système temps réel, il est très important que les contraintes de temps soient respectées afin d'éviter tout problèmes. Le composant doit suivre l'exécution de chaques tâches et envoyer un signal d'interruption au processeur si l'une d'entre elles dépasse son échéance. La capacité maximale d'une tâche s'appelle le Worst Case Execution Time (WCET). En connaissant cette valeur, on sait si le processeur peut gérer le système ou s'il est nécessaire de le changer pour quelque chose de plus performant.

### II Conception VHDL

Le projet s'est découpé en plusieurs étapes qui ont été de créer d'abord les différents modules qui composent le système puis de créer les fichiers de tests (testbench) de ces modules. La seconde étape est de regrouper ces modules afin de créer une IP sous Vivado qui pourra être utilisée ailleurs. Cette IP sera composée du CPU, d'une mémoire, de compteurs et d'un composant permettant la communication avec le CPU par l'AXI.



FIGURE 1 – Architecture générale

#### II.1 Chronomètre

L'image 2, à la page 3, représente le fonctionnement de manière schématique du module chronomètre-décompteur. Le code de cette partie est disponible dans l'archive ou sinon voir le code 1 à la page 5. Le chronomètre est lié à une horloge sur front montant rising\_edge(clk). Cela permet de contrôler les opérations un front sur deux pour aller un peu plus lentement. Autrement, il y a un port de démarrage/arrêt du chronomètre startStop qui permet comme son nom l'indique de démarrer ou stopper le module; mais également un port afin de mettre en pause et de reprendre le timer suspendResume. Nous avons inclu un port de chargement load et de reset reset permettant de charger la valeur d'initialisation (valeur qui correspond à la durée du timer par exemple <10> périodes d'horloge) ou au contraire de mettre à 0 le timer de la tâche en cours.

Enfin, le dernier port qui est celui qui nous intéresse le plus est celui du wcet. Ce port est donc un tableau de 16 bits. C'est dans ce tableau que l'on va enregistrer la valeur du Worst Case Execution Time (WCET). C'est cette valeur qui sera chargée par le port load en mémoire et c'est cette valeur qui servira à décompter le temps avant d'envoyer si besoin l'interruption au processeur si le WCET arrive à 0 dans le timer.



FIGURE 2 – Bloc chronomètre

#### II.2 TestBench Chronomètre

Le code du test bench est le code 2 à la page 6. Il s'articule de la manière suivante : tout d'abord comme d'habitude nous appellons le component à qui il fait référence, c'est à dire le chronomètre. Puis, on crée les signaux nécessaires pour assigner des valeurs aux ports du composant. Ensuite dans l'architecture comportementale du composant test, on affecte des valeurs aux signaux. Nous avons décidé de faire une horloge avec une période de 1 ns afin d'avoir quelque chose de rapide. La valeur startStop\_ch est initialisée à 0 et passe à 1 après 5 ns c'est à dire que le chronomètre ne démarrera qu'après 5 ns d'exécution de programme, cette valeur a été mise seulement dans un but de test mais en soit doit être initialisée à 1 lors de la création du chronomètre. La valeur load\_ch correspondant au chargement du WCET en mémoire; il est initialisé à 1, c'est à dire qu'on charge en mémoire la donnée dès qu'elle est disponible puis on passe cette valeur à 0 car on désire arrêter la mise en mémoire de la valeur afin de passer à la décrémentation. La valeur du reset est laissé à 0 car nous n'en avons pas

besoin du tout mais si on passe cette valeur à 1 alors la donnée est mise à 0 comme convenu! Enfin, la valeur du wcet\_ch est initialisée à 7.

#### II.3 Moniteur de tâches

### II.4 TestBench Moniteur de tâches

# III Résultats

### III.1 Chronomètre



FIGURE 3 – Testbench Chronomètre

## IV Code

### IV.1 Chronomètre

```
— Engineer: Timothé LANNUZEL & William PENSEC
2
   - Create Date: 03.01.2020 16:01:00
   — Module Name: chronometer - Behavioral
   — Project Name: Détection de dépassement de temps d'exécution
   - Revision: 1.0
8
   library IEEE;
9
   use IEEE.STD_LOGIC_1164.ALL;
10
   use IEEE.STD LOGIC UNSIGNED.ALL;
11
   use IEEE.NUMERIC STD.ALL;
12
13
   entity chronometer is
14
15
       generic (
           WIDTH : integer := 16
16
       );
17
18
       Port (
19
            clk: in std logic;
20
            startStop : in std_logic;
21
            suspendResume : in std_logic;
22
            load : in std_logic;
23
            reset : in std_logic;
24
            wcet : in std_logic_vector(WIDTH - 1 downto 0);
25
            cout : out std logic;
26
            cout test : out std logic vector (WIDTH - 1 downto 0)
27
       ):
2.8
   end chronometer;
29
30
   architecture Behavioral of chronometer is
31
       signal curr_value : std_logic_vector(WIDTH - 1 downto 0) := (
32
       others \Rightarrow '0');
   begin
33
       cout test <= curr value;</pre>
34
35
       compteur : process(clk)
       begin
            if rising_edge(clk) then
38
                if load = '1' then
39
                    curr_value <= wcet;</pre>
40
                    cout <= '0';
41
                elsif reset = '1' then
42
                    curr_value <= (others => '0');
43
                     cout <= '0';
44
                elsif startStop = '1' and suspendResume = '0' and
45
       unsigned (curr value) /= 0 then -- 1 start | 0 resume
```

```
curr_value <= std_logic_vector(unsigned(curr_value) -
46
       1);
                end if;
47
           end if;
48
            if startStop = '1' and unsigned(curr value) = 0 then
49
                cout <= '1';
50
           end if;
       end process;
52
   end Behavioral;
53
```

Listing 1 – Chronomètre

#### IV.2 TestBench Chronomètre

```
— Engineer: Timothé LANNUZEL & William PENSEC
  -- Create Date: 05.01.2020 17:21:00
  — Module Name: chronometer tb — Behavioral
  - Project Name: Détection de dépassement de temps d'exécution
5
6
  - Revision: 1.0
7
8
9
   library IEEE;
10
   use IEEE.STD LOGIC 1164.ALL;
1.1
   use IEEE.STD LOGIC UNSIGNED.ALL;
   use IEEE.NUMERIC STD.ALL;
13
14
   entity chronometer_tb is
15
  — Port ();
16
   end chronometer tb;
17
18
   architecture Behavioral of chronometer tb is
19
       component chronometer is
20
            generic (
21
                WIDTH : integer := 16
22
           );
^{23}
           Port (
                clk: in std logic;
^{25}
                startStop : in std_logic;
26
                suspendResume : in std_logic;
27
                load : in std_logic;
                reset : in std_logic;
29
                wcet : in std_logic_vector(WIDTH - 1 downto 0);
30
                cout : out std_logic;
31
                cout test : out std logic vector (WIDTH - 1 downto 0)
32
           );
33
```

```
end component chronometer;
34
35
       constant WIDTH : integer := 16;
36
       signal clk ch : std logic := '0';
37
       signal startStop ch : std logic;
38
       signal suspendResume_ch : std_logic;
39
       signal load ch : std logic;
       signal reset_ch : std_logic;
41
       signal wcet_ch : std_logic_vector(WIDTH - 1 downto 0);
42
       signal cout_ch : std_logic;
43
       signal cout test ch: std logic vector (WIDTH - 1 downto 0);
44
45
   begin
46
       clk ch <= not clk ch after 1 ns;
47
       startStop\_ch \le 0.70, '1' after 5 ns;
48
       suspendResume_ch <= '0'; — always active
49
       load_ch <= '1', '0' after 4 ns; — data are loaded after 4 ns
50
       reset_ch <= '0'; — never reseted
51
       wcet_ch \le std_logic_vector(to_unsigned(15, 16));
52
53
       iut : entity work.chronometer(Behavioral)
54
       Port map (
            clk \implies clk_ch,
56
            startStop => startStop_ch,
57
            suspendResume => suspendResume ch,
58
            load \implies load\_ch,
59
            reset => reset ch,
60
            wcet => wcet ch,
61
            cout => cout ch,
62
            cout test \Rightarrow cout test ch
64
   end Behavioral;
65
```

Listing 2 – TestBench Chronomètre

#### IV.3 Moniteur de tâches

#### IV.4 TestBench Moniteur de tâches

# V Continuité du projet