## DIGITAL DESIGN WITH FPGA CAMP

DAY 4 RX UART











# R

#### **RX UART SPECIFICATION**

```
Entity RxSerial Is
        RstB
                             std logic;
        Clk
                     : in
                             std logic;
                             std logic;
        SerDataIn
                     : in
                             std logic;
        RxFfFull
                             std logic vector ( 7 downto 0 );
                     : out
                             std logic
        RxFfWrEn
End Entity RxSerial;
```

- 1. ความถี่ CLK เปลี่ยนเป็น 100 MHz (เดิม TX UART ใช้ความถี่ 50 MHz)
- 2. รับสัญญาณแบบ UART มาทางสัญญาณ SerDataIn โดยมีรูปแบบเหมือนเดิม คือ 8-bit data, STOP=1-bit, No parity, Buad Rate=115200 bps)
- 3. เมื่อได้รับข้อมูลสมบูรณ์ (หลังจากได้ STOP bit แล้ว) ให้สร้างสัญญาณ RxFfWrEn='1' เป็น pulse 1 clock พร้อมกับ ข้อมูล 8-bit ที่ได้มาไปที่ RxFfWrData
- 4. ก่อนที่จะสร้างสัญญาณ RxFfWrEn='1' ให้ตรวจสอบสัญญาณ RxFfFull ว่ามีค่าเป็น '0' ก่อน หากไม่ใช่ ยกเลิกการเขียน ข้อมูลนั้นไป











#### **RX UART SPECIFICATION**













#### RX UART DESIGN STEP

- 1. คำนวณจำนวน CLOCK ที่ต้อง delay ไว้ในการรับสัญญาณแต่ละ bit จาก UART (115200 bps โดยใช้ 100 MHz) และออกแบบ counter เพื่อใช้ Sampling สัญญาณ
- 2. ออกแบบวงจรแปลงข้อมูล data input จาก 1-bit ให้กลายเป็นข้อมูล 8-bit โดยตัด สัญญาณ START BIT และ STOP BIT ทิ้ง และส่งข้อมูลนี้ผ่านสัญญาณ RxFfWrData
- 3. ออกแบบวงจรสร้างสัญญาณ RxFfWrEn เพื่อเขียนข้อมูลที่รับได้ออกไป

Note: การสุ่มสัญญาณนั้น จะไม่ทำที่ขอบสัญญาณ ให้สุ่มที่จุดกึ่งกลางของแต่ละ bit ซึ่งจะเป็นตำแหน่งข้อมูลที่เสถียรแล้ว











# RECOMMENDED CODING STYLE











### 1. SIGNAL WITH/WITHOUT FLIP-FLOP

การออกแบบวงจร สัญญาณภายในจะมีอยู่ 2 ประเภท คือ

- 1) Combination signal without Flip-Flip ซึ่งจะเป็นสัญญาณที่จะทำงานทันทีเมื่อได้รับ input มา โดยการทำงานจะไม่เกี่ยวข้องกับ clock
- 2) Signal ที่จะมีการเปลี่ยนค่าตาม input ก็ต่อเมื่อเจอขอบขาขึ้น/ขาลงของ clock

ให้ประกาศสัญญาณประเภทแรก โดยขึ้นต้นตัว w

ส่วนสัญญาณประเภทที่สอง ให้ประกาศขึ้นต้นด้วยตัว r













```
: std logic;
                                        Style for FPGA design
                        : std logic:
     signal rTxFfWrData : std logic vector( 7 downto 0 );
Begin
    Output Assignment
     RxFfRdEn
                 <= wRxFfRdEn:
     TxFfWrData <= rTxFfWrData;</pre>
     wRxFfRdEn <= not RxFfEmpty;
     u rTxFfWrEn : Process (Clk) Is
     Begin
         if ( rising edge(Clk) ) then
             if (RstB='0') then
                 rTxFfWrData <= (others=>'0');
             else
                 if ( TxFfWrCnt(4 downto 3)/="11" )
                     rTxFfWrEn <= '1';
                     rTxFfWrData <= rTxFfWrData + 1:
                 else
                     rTxFfWrEn <= '0':
                     rTxFfWrData <= rTxFfWrData:
                 end if;
             end if:
         end if:
     End Process u_rTxFfWrEn;
```

#### Note:

- สำหรับการออกแบบบน FPGA : การประกาศชื่อสัญญาณที่ต่างกัน ทำให้เรา ระมัดระวังเวลาจะนำสัญญาณที่ขึ้นต้นด้วยตัว w เพราะเป็นสัญญาณที่มี delay มาแล้ว หากเรานำไปใช้ ค่า delay รวมของวงจรเรา จะเกิดจากวงจรปัจจุบันที่ กำลังออกแบบ รวมกับ delay ของสัญญาณ w เองด้วย ดังนั้นเวลาในการ ประมวลผลรวมกว่าจะได้ output จะมากกว่าสัญญาณที่ขึ้นต้นด้วยตัว r ซึ่งจะ ส่งผลทำให้วงจรเราทำงานได้ที่ความถี่ clock ที่ต่ำลง ดังนั้น process เกือบทั้ง code จะทำงานภายใต้ clock และสร้างสัญญาณ r แทบทั้งหมด เฉพาะ สัญญาณจำนวนน้อย ที่ทำงานไม่ทันจริง ๆ จึงจะสร้างโดยใช้ w เพื่อทำงานทันที
- สำหรับการออกแบบบน ASIC : Coding style ที่นิยมใช้งานเป็นมาตรฐาน คือ แยกส่วน code ที่เป็น combination ทั้งหมดเป็น w ส่วนสัญญาณ r นั้นจะเป็น แค่ D Flip Flop ธรรมดาเท่านั้น ดังนั้น process เกือบทั้ง code จะเป็นการสร้าง สัญญาณ w แทบทั้งหมด มี r เพียง process สุดท้าย ที่เป็น DFF











#### 2. 1 PROCESS 1 SIGNAL

```
u_rTxFfWrEn : Process (Clk) Is
Begin
    if ( rising edge(Clk) ) then
        if (RstB='0') then
            rTxFfWrEn <= '0';
            if ( TxFfWrCnt(4 downto 3)/="11" ) then
                rTxFfWrEn <= '1';
            else
                rTxFfWrEn <= '0':
            end if;
        end if;
    end if;
End Process u_rTxFfWrEn;
u_rTxFfWrData : Process (Clk) Is
Begin
    if ( rising edge(Clk) ) then
        if (RstB='0') then
            rTxFfWrData <= (others=>'0');
        else
           if (rTxFfWrEn='1') then
                rTxFfWrData <= rTxFfWrData + 1;
            else
                rTxFfWrData <= rTxFfWrData:
            end if:
        end if:
   end if:
End Process u_rTxFfWrData;
```

การแยกการสร้าง signal ออกจากกัน ทำให้เราสามารถวิเคราะห์วงจรได้ง่าย ว่าสัญญาณใดจะเป็น critical path และการสร้างสัญญาณนั้น ๆ สิ้นเปลืองไป ไหม สามารถ optimize ได้อีกไหม รวมถึงสามารถตรวจสอบได้ง่าย ว่าเราเขียน code ผิดไปหรือเปล่า













#### 3. OTHER SIGNAL DECLARATION

- Constant ต่าง ๆ ขึ้นต้นด้วยตัว c
- ชื่อ State จะขึ้นต้นด้วย st
- สัญญาณที่เป็น State จะลงท้ายด้วย State
- สัญญาณที่เป็น counter จะลงท้ายด้วย Cnt

การแยกชื่อสัญญาณให้ชัดเจน จะทำให้เราจำสัญญาณ และจำการ ทำงานของมันได้ง่าย เวลาที่ code มีความซับซ้อนมาก













#### 4. IF WITH ELSE

```
u rDataLat : Process (Clk) Is
Begin
    if ( rising edge(Clk) ) then
        if (rDataEn='1') then
            rDataLat
                        <= DataIn;
        else
            rDataLat
                        <= rDataLat;
        end if:
    end if;
End Process u_rDataLat;
```

เมื่อเขียน IF ภายใต้ process จะต้องใส่ else ทุกครั้ง แม้ว่าจะเป็นการ ใส่ค่าเดิม เพื่อเป็นการยืนยันว่า เราตั้งใจจะใส่ค่าเดิมลงไป ไม่ใช่ลืม เขียน code ลงไป











#### 5. DELAY SIGNAL

```
: std logic vector( 3 downto 0 );
signal rFfRdData0 : std logic vector( 7 downto 0 );
signal rFfRdData1 : std logic vector( 7 downto 0 );
signal rFfRdData2 : std logic vector( 7 downto 0 );
u rFfRdEn : Process (Clk) Is
Begin
    if ( rising edge(Clk) ) then
        if (RstB='0') then
            rFfRdEn
                        <= "00000";
            rFfRdEn
                        <= rFfRdEn(2 downto 0) & wFfRdEn;
        end if:
    end if:
End Process u_rFfRdEn;
u_rFfRdData : Process (Clk) Is
Begin
    if ( rising edge(Clk) ) then
                        <= rFfRdData0;
        rFfRdData0
                        <= FfRdData;
    end if;
End Process u rFfRdData;
```

บางครั้งเราต้อง delay สัญญาณไปหลาย ๆ CLOCK เพื่อรอเวลาในการ ทำงานพร้อมกับสัญญาณอื่น ๆ โดย

- ถ้าสัญญาณที่เราต้องการ delay นั้นมีขนาด 1-bit ให้ขยายสัญญาณ เป็นหลาย ๆ bit แทน
- ถ้าสัญญาณที่เราต้องการ delay นั้นมีขนาดหลาย bit ให้เติมด้าน ท้ายเป็นหมายเลข 0 1 2 เพื่อบอกจำนวน CLOCK ที่เรา delay มา













#### 6. COMMENT

ในการออกแบบ ควรใส่ comment กำกับไว้ให้มากที่สุด เพื่อบอกไอเดียในการออกแบบ ขยายความหมาย ของ code ของเรา เพื่อทำให้สามารถกลับมาอ่านได้เข้าใจ











# CODING TECHNIQUE











#### ADD FLIP FLOP TO INPUT FROM DEVICE PIN

```
-- Signal declaration

signal rSerDataIn : std_logic;

Begin

-- Output assignment

-- DFF
```

เมื่อเราอ่านข้อมูลจาก ขาของ device ตรง ๆ ไม่ใช่สัญญาณ จาก logic ภายในด้วยกันเอง ให้นำสัญญาณไปผ่าน D Flip Flop เพื่อ synchronous ให้มีการเปลี่ยนแปลงของสัญญาณ ตามจังหวะขอบขาขึ้น/ขาลงของ clock ก่อนนำมาใช้งาน

```
u_rSerDataIn : Process (Clk) Is
Begin
    if ( rising_edge(Clk) ) then
        rSerDataIn <= SerDataIn;
    end if;
End Process u_rSerDataIn;</pre>
```

ให้สร้างวงจรอ่านข้อมูลจาก rSerDataIn เท่านั้น ไม่อ่านข้อมูล จาก SerDataIn ซึ่งเป็น signal จากขา FPGA













# ความรู้เพิ่มเติม

- 7.1 ข้อควรระวังในการออกแบบ <a href="http://bit.ly/fpgawarn">http://bit.ly/fpgawarn</a>
- 8.1 ตัวอย่าง coding style <a href="http://bit.ly/fpgacodingstyle">http://bit.ly/fpgacodingstyle</a>













#### SIMULATION CONDITION

- 1. สร้างเงื่อนไขรับข้อมูล 3 ตัวอย่างต่อเนื่องกัน คือ 0xA5, 0xFF, 0x00 โดยให้แต่ละ bit กว้าง 8.68 usec แล้วตรวจสอบดู ว่า สามารถรับค่าได้อย่างถูกต้องหรือไม่
- 2. สร้างเงื่อนไขการส่งข้อมูลโดยที่ stop='0' แล้วตรวจสอบว่า RxFfWrEn ต้องไม่ถูก set เป็น '1'
- 3. สร้างเงื่อนไขการส่งข้อมูลโดยที่ Full='1' แล้ว ตรวจสอบว่า RxFfWrEn ต้องไม่ถูก set เป็น '1'
- 4. ทำเหมือนข้อ 1 อีกครั้ง แต่ปรับความกว้าง bit ให้เล็กลงเหลือ 8 usec แล้วตรวจสอบดูว่า วงจรสามารถรับค่าได้อย่าง ถูกต้องหรือไม่









