

# Laborprojekt – Versuch 6

In Ihrem letzten Versuch haben Sie eine auf Immediate- und Registerbefehle beschränkte RISC-V-Architektur mit Pipelining umgesetzt. In diesem Versuch erweitern Sie Ihre bestehende Architektur um die sogenannten U-Befehle.

In der RISC-V-Architektur bezieht sich U auf Befehle, die für die Verarbeitung von »unbeschränkten« (englisch: \*unbounded) Datentypen optimiert sind. Konkret handelt es sich dabei um die U-Befehle LUI (Load Upper Immediate), AUIPC (Add Upper Immediate to PC) und JAL (Jump and Link). Zusätzlich betrachten wir in diesem Versuch den Befehl JALR (Jump and Link Register), obwohl dieser offiziell zu den I-Befehlen gehört.

#### Ziele des 6. Versuchs

 Konzeptionierung, Umsetzung und Validierung der U-Befehle LUI, AUIPC, JAL sowie des I-Befehls JALR.

# Vorbereitung

## Spezifikation RISC-V (R-, I- und U-Befehle)

Eignen Sie sich den Ablauf, die Phasen und die Ansteuerung für die Ausführung von U-Befehlen basierend auf der Vorlesung und der Referenz (RV32I Base Integer Instruction Set, Version 2.0) an. Verstehen Sie die Befehlscodierung und Steuerung so gut, dass Sie diese mithilfe der Referenzkarten für jede Phase erklären können. Erarbeiten Sie ein Konzept zur Umsetzung der U-Befehle in der RISC-V-Architektur.

#### **GHDL-Standards**

Machen Sie sich mit den GHDL-Optionen vertraut, insbesondere zur Einstellung des Sprachstandards. Ab sofort sind alle Komponenten und Testbenches ausschließlich mit VHDL 2008 zu verwenden.

# Aufgaben

### Aufgabe 1: LUI (Load Upper Immediate).....

Der Befehl LUI lädt das 20-Bit-Immediate des Sign-Extenders in die oberen 20 Bits des Zielregisters. Die unteren 12 Bits werden durch den Sign-Extender bereits auf null gesetzt. Um diesen Befehl in die bestehende Architektur einzubinden, müssen Sie den Decoder anpassen und das Testsystem um zusätzliche Register und einen Multiplexer nach der ALU erweitern. In *Types* wurde das Steuersignal *WB SEL* ergänzt.

- Erweitern Sie den Decoder so, dass er den Befehl LUI\_OP\_INS erkennt und das Steuerwort gemäß dem uFormat setzt. Der Befehl LUI wird mit einer Additionsoperation umgesetzt, wobei I\_IMM\_SEL auf '1' und WB\_SEL auf "01" gesetzt werden. WB\_SEL ist 2 Bit breit und steuert, welche Daten in der WB-Phase ins Zielregister geschrieben werden: ALU-Ergebnis (00) oder Immediate (01).
- Kopieren Sie den Inhalt Ihrer Datei ri\_only\_RISC\_V.vhdl in riu\_only\_RISC\_V.vhdl.
- Sparen Sie Register, indem Sie nach dem Sign-Extender eine when ... select-Abfrage einfügen, die je nach OP-Code das passende Immediate weiterleitet. Erweitern Sie diese Abfrage sukzessive.
- Erweitern Sie das Testsystem um eine Pipeline-Register-Folge, die das Immediate bis zur Write-Back-Phase vorhält.
- Ergänzen Sie ihre Umsetzung um einen 4:1-Multiplexer. Der erste Eingang erhält das Ergebnis der ALU, der zweite Eingang das Immediate. Der 4:1-Multiplexer wird über den Selektor WB\_SEL angesteuert. Der dritte und vierte Eingang werden vorerst mit Null initiiert und freigelassen.

Tabelle 1: Steuersignale in der WB-Phase

| WB_SEL | Quelle für Write-Back |
|--------|-----------------------|
| "00"   | ALU-Ergebnis          |
| "01"   | Immediate             |
| "10"   | reserviert (JAL)      |
| "11"   | reserviert            |

**Hinweis:** Durch eine Initialisierung des Steuersignal im Decoder immer mit Null, muss im Fall der Registerbefehle keine Änderung vorgenommen werden. Bei den I-Befehlen hingegen müssen Sie nun noch das entsprechendn *WB SEL* setzen.

- Testen Sie Ihr System erfolgreich mit dem ersten Test der Testbench (riu\_only\_RISC\_V\_tb.vhdl).
- Erstellen Sie ein Bash-Skript im Ordner *<Projektordner>/Skripte/RISCV*, das die Simulation inklusive Analyse und Elaboration automatisiert und erfolgreich durchführt.

### Aufgabe 2: AUIPC (Add Upper Immediate to PC) .....

AUIPC berechnet PC + (imm  $\ll$  12) und speichert das Ergebnis im Zielregister. Das Immediate wird als 20-Bit-Wert interpretiert, dessen untere 12 Bits auf null gesetzt werden. Für die Umsetzung müssen Sie den Decoder anpassen und das Testsystem um Register und einen Multiplexer erweitern. Das Steuersignal  $A\_SEL$  wählt dabei den zweiten ALU-Operand aus (rs1 oder PC).

- Der Decoder muss den Befehl *AUIPC\_OP\_INS* erkennen und das Steuerwort im uFormat anpassen. *AUIPC* nutzt eine Additionsoperation, wobei *I\_IMM\_SEL* und *A\_SEL* auf 1 gesetzt werden.
- Fügen Sie eine Pipeline-Register-Folge ein, die den PC bis zur EX-Phase speichert.
- Ergänzen Sie einen Multiplexer mit *A\_SEL* zur Steuerung von ALU-Operand 1 (OP1). Der erste Eingang bleibt der ursprüngliche ALU-Operand, der zweite erhält PC.
- Erweitern Sie die Immediate-Auswahl hinter dem Sign-Extender um den OP-Code von AUIPC.
- Testen Sie Ihr System erfolgreich mit dem ersten und zweiten Test der Testbench (riu only RISC V tb.vhdl).
- Passen Sie ggf. das Bash-Skript im Ordner *<Projektordner>/Skripts/RISCV* an und führen Sie es erfolgreich aus.

## Aufgabe 3: JAL (Jump and Link).....

JAL springt relativ zur aktuellen Adresse (PC) um einen J-Immediate-Offset und speichert PC +4 im Zielregister. Er wird oft zur Implementierung von Funktionsaufrufen genutzt.

- Der Decoder muss JAL\_OP\_INS erkennen und das Steuerwort entsprechend im uFormat anpassen. Die Signale I\_IMM\_SEL, A\_SEL und PC\_SEL werden auf 1, WB\_SEL auf 10 gesetzt.
- ullet Ergänzen Sie in der EX-Phase einen zusätzlichen Addierer, der PC + 4 berechnet und über eine Pipeline-Register-Folge bis zur WB-Phase vorhält.
- Erweitern Sie den 4:1-Multiplexer aus Aufgabe 1 um den dritten Eingang, der nun PC + 4 erhält. Selektor *PC\_SEL* gesteuert wird. Am ersten Eingang 1: Ergebnis des Addierers, Eingang 2: ALU-Ausgabe (MEM-Phase).
- Ergänzen Sie die Immediate-Auswahl nach dem Sign-Extender um den JAL-OP-Code. Beachten Sie, dass JAL zur U-Gruppe zählt, aber ein J-Immediate nutzt.
- Testen Sie Ihr System erfolgreich mit den ersten drei Test der Testbench.
- Passen Sie das Bash-Skript im Ordner gegebenenfalls an und führen Sie es erfolgreich aus.

### Aufgabe 4: JALR (Jump and Link Register).....

JALR springt zu einer Zieladresse, die sich aus Registerwert und einem I-Immediate ergibt. Zusätzlich wird PC + 4 im Zielregister gespeichert.

- Der Decoder muss JALR\_OP\_INS erkennen und das Steuerwort im iFormat setzen. JALR nutzt eine Additionsoperation, wobei I\_IMM\_SEL, PC\_SEL auf 1 und WB SEL auf 10 gesetzt werden.
- Ergänzen Sie ggf. die Immediate-Auswahl um den OP-Code von JALR.
- Testen Sie Ihr System erfolgreich mit allen vier Tests der Testbench (riu\_only\_RISC\_V\_tb.vhdl).
- Passen Sie ggf. das Bash-Skript im Ordner *<Projektordner>/Skripts/RISCV* an und führen Sie es erfolgreich aus.

**Abnahme** Funktion der RISC-V-Architektur für R-, I- und U-Befehle, Programmierkonventionen, Spezifikation gemäß RISC-V-Standard.

### Aufgabe 5: Abgabe

Laden Sie die vollständige Ordnerstruktur als ZIP-Datei mit folgendem Namensschema in Moodle hoch:

• Name\_Vorname\_Versuch6.zip

Die ZIP-Datei muss enthalten:

- Alle VHDL-Dateien (Design, Testbench)
- Bash-Skripte zur Simulation
- ggf. Konfigurationsdateien