# SoC설계

Lab#5

컴퓨터공학과 201402439 천원준

# 1. Purpose of the lab

이번 과제의 목표는 4-to-1 MUX와 2-to-4 Decoder을 Structural, Dataflow, Behavioral Style로 구현하고 정상 작동하는지 확인해보는 것이다.

# 2. Design procedure

### (1) 4-to-1 MUX

#### 1) Truth table

| Sel1 | Sel0 | Out |  |
|------|------|-----|--|
| 0    | 0    | In0 |  |
| 0    | 1    | In1 |  |
| 1    | 0    | In2 |  |
| 1    | 1    | In3 |  |

#### 2) Boolean Equation

Out =  $(In0 * \sim (Sel0) * \sim (Sel1)) + (In1 * Sel0 * \sim (Sel1)) + (In2 * \sim (Sel0) * Sel1) + (In3 * Sel0 * Sel1)$ 

#### 3) K-map



### 4) Logic diagram



# (2) 2-to-4 Decoder

### 1) Truth table

| S1 | S0 | Y0 | Y1 | Y2 | Y3 |
|----|----|----|----|----|----|
| 0  | 0  | 1  | 0  | 0  | 0  |
| 0  | 1  | 0  | 1  | 0  | 0  |
| 1  | 0  | 0  | 0  | 1  | 0  |
| 1  | 1  | 0  | 0  | 0  | 1  |

### 2) Boolean Equation

$$-$$
 Y0 =  $\sim$ (S0) \*  $\sim$ (S1)

- 
$$Y1 = S0 * \sim (S1)$$

$$- Y2 = \sim (S0) * S1$$

$$- Y3 = S0 * S1$$

### 3) K-map



## 4) Logic diagram



# 3. Simulation

# (1) MUX\_Structural

- MUX\_Structural Top module

```
module MUX_Structural(Out, In0, In1, In2, In3, Sel1, Sel0);
 3
        //input & output
        output Out;
input In0, In1, In2, In3, Sel1, Sel0;
 5
        //make NotSel
        wire NotSelO, NotSel1;
10
        wire Y0, Y1, Y2, Y3;
11
       //declare all gates(Structural Style)
not not0 (NotSel0, Sel0); //parameter (output, input)
not not1 (NotSel1, Sel1);
13
14
15
16
17
18
        and andO(YO, InO, NotSell, NotSelO);
        and and1(Y1, In1, NotSel1, Sel0);
and and2(Y2, In2, Sel1, NotSel0);
and and3(Y3, In3, Sel1, Sel0);
19
20
21
        or or0(Out, Y0, Y1, Y2, Y3);
        endmodule
```

우선 각 입출력을 선언 후, 위의 Logic diagram에 따라 필요한 게이트들을 모두 선언 후 입출력을 연결해 주었습니다.

- MUX\_Structural\_testbench

```
timescale 1ns/100ps
 3
       module MUX_Structural_tb;
 4
 5
       //input
 6
7
       reg InO, In1, In2, In3;
reg SelO, Sel1;
 8
       //output
10
       wire Out;
11
12
       //MUX_Structural module
13
14
       MUX_Structural Mux(Out, InO, In1, In2, In3, Sel1, Sel0);
15
       //input signal begin
16
17
     ⊟initial begin
                   In0 = 1'b0;
                  In1 = 1'b1;
In2 = 1'b0;
In3 = 1'b1;
18
19
20
21
22
23
24
25
26
27
28
29
                   Sel1 = 1'b0;
Sel0 = 1'b0;
                   #10
                   Sel0 = 1'b1;
                   Sel0 = 1'b0;
                   Sel1 = 1'b1;
30
31
32
                   Sel0 = 1'b1;
                   #10; //should have semicolon at last time delay
33
34
35
      endmodule |
```

Timescale는 1ns/100ps, 입력은 register로 선언, 출력은 wire로 선언 후, testbench를 실행시켰습니다. #10 간격을 두고 Sel 입력을 00, 01, 10, 11 순으로 주었습니다.

- 결과



MUX test의 목적은 Sel 입력에 따라 어떤 입력이 출력되는지를 확인하는 것이므로, Sel 입력만 #10 간격으로 변화시켰습니다. Sel 입력을 00, 01, 10, 11로 변화시키자, 출력으로 In0, In1, In2, In3 순으로 값이 나오는 것을 확인할 수 있었습니다

#### (2) MUX\_Dataflow

- MUX\_Dataflow Top module

```
module MUX_Dataflow(Out, In0, In1, In2, In3, Sel);
 1
 2
 3
       //input & output
      output Out;
 4
      input In0, In1, In2, In3;
input [1:0] Sel; //able to declare 2bit input
 5
 6
      wire Out;
 8
       //define module
 9
10
      assign Out =
           (\bar{S}el == 2'b00) ? In0 :
11
          (Sel == 2'b01) ? In1 :
(Sel == 2'b10) ? In2 :
12
13
           (Sel == 2'b11) ? In3 : 1'bx;
14
15
      endmodule
16
```

Structural Style과는 다르게, Sel 입력을 2비트짜리 신호 한 묶음으로 받습니다. 3항 연산 자를 이용하여 각 게이트의 선언 없이 간단하게 입력 신호에 따른 출력을 구현하였습니다.

#### MUX\_Dataflow\_testbench

```
timescale 1ns/100ps
 2
       module MUX_Dataflow_tb;
 4
5
6
7
8
9
        //input
       reg In0, In1, In2, In3; reg [1:0] Sel;
       //output
10
       wire Out;
11
12
        //MUX_Dataflow module
13
       MUX_Dataflow Mux(Out, InO, In1, In2, In3, Sel);
14
     //input signal begin

□initial begin

□ In0 = 1'b1;

□ In1 = 1'b0;

□ In2 = 1'b1;
15
16
17
18
           In2 = 1'b1;
19
20
21
22
           In3 = 1'b0;
           Sel = 2'b00;
23
24
            #10
25
26
27
           Sel = 2'b01;
            #10
           Sel = 2'b10;
28
29
            #10
            Sel = 2'b11;
30
           #10;
31
32
       endmodule
```

Timescale는 1ns/100ps, 입력은 register로 선언, 출력은 wire로 선언 후, testbench를 실행시켰습니다. #10 간격으로 Sel입력에 변화를 주었습니다. Sel 입력은 00, 01, 10, 11 순으로 주었습니다.

#### - 결과



Sel 입력을 00, 01, 10, 11로 변화시키자, 출력으로 In0, In1, In2, In3 순으로 값이 나오는 것을 확인할 수 있었습니다

#### (3) MUX\_Behavioral

- MUX\_Behavioral Top module

```
module MUX_Behavioral(Out, In0, In1, In2, In3, Sel1, Sel0);
 3
       //input & output
       output Out;
input In0, In1, In2, In3, Sel0, Sel1;
 4
 6
7
       reg Out;
       always @(Sell or Sel0 or In0 or In1 or In2 or In3)
           begin
               case ({Sel1, Sel0})
2'b00 : Out = In0;
2'b01 : Out = In1;
10
11
12
13
14
               2'b10 : Out = In2;
               2'b11 : Out = In3;
default : Out = 1'bx;
15
16
               endcase
17
           end
18
       endmodule
```

Behavioral Style에서는 case문을 이용하여 간단하게 각 입력에 따른 출력을 지정할 수 있었습니다. default문을 사용하여 불필요한 latch가 생기지 않도록 만들었습니다.

- MUX\_Behavioral\_testbench

```
`timescale 1ns/100ps
 3
        module MUX_Behavioral_tb;
 4
5
6
7
8
9
        //input
        reg InO, In1, In2, In3; reg SelO, Sel1;
        //output
        wire Out;
11
12
13
        //MUX_Behavioral module
        MUX_Behavioral Mux(Out, InO, In1, In2, In3, Sel1, Sel0);
14
15
16
17
18
     //input signal begin
⊟initial begin
            In0 = 1'b0;
In1 = 1'b1;
In2 = 1'b0;
19
20
21
22
23
24
            In3 = 1'b1;
            Sel1 = 1'b0;
Sel0 = 1'b0;
25
26
27
28
29
30
31
            #10
            Sel0 = 1'b1;
            Sel0 = 1'b0;
Sel1 = 1'b1;
            Sel0 = 1'b1;
32
33
             #10;
34
            end
        endmodule
35
```

Timescale는 1ns/100ps, 입력은 register로 선언, 출력은 wire로 선언 후, testbench를 실행시켰습니다. #10 간격을 두고 Sel 입력을 00, 01, 10, 11 순으로 주었습니다.

- 결과



Sel 입력을 00, 01, 10, 11로 변화시키자, 출력으로 In0, In1, In2, In3 순으로 값이 나오는 것을 확인할 수 있었습니다.

#### (4) Decoder\_Structural

Decoder\_Structural Top module

```
module Decoder_Structural(Out0, Out1, Out2, Out3, In0, In1);
 2
3
        //input & output
       output Out0, Out1, Out2, Out3; //4bit
input In0, In1; //2bit
 4
5
6
7
       wire NotIn0, NotIn1;
 8
9
       not not0 (NotIn0, In0);
not not1 (NotIn1, In1);
10
11
12
        and andO (OutO, NotInO, NotIn1);
       and and1 (Out1, In0, NotIn1);
and and2 (Out2, NotIn0, In1);
and and3 (Out3, In0, In1);
13
14
15
16
17
        endmodule
18
```

우선 각 입출력을 선언 후, 위의 Logic diagram에 따라 필요한 게이트들을 모두 선언후 입출력을 연결해 주었습니다.

#### Decoder\_Structural\_testbench

```
timescale 1ns/100ps
 1
2
3
4
5
6
7
       module Decoder_Structural_tb;
       reg InO, In1;
//InO is lowest bit
 8
       //output
wire Out0, Out1, Out2, Out3;
10
11
12
       //Decoder_Structural module
13
       Decoder_Structural Dec(Out0, Out1, Out2, Out3, In0, In1);
       //input signal begin
16
17
     ⊟initial begin
           In0 = 1'b0;|
In1 = 1'b0;
18
19
20
21
22
23
24
25
26
27
28
29
           In0 = 1'b1;
           In0 = 1'b0;
           In1 = 1'b1;
           #10
           In0 = 1'b1;
#10;
30
      Lend
31
       endmodule
```

Timescale는 1ns/100ps, 입력은 register로 선언, 출력은 wire로 선언 후, testbench를 실행시켰습니다. #10 간격을 두고 In 입력을 00, 01, 10, 11 순으로 주었습니다.

#### - 결과



In 입력을 00, 01, 10, 11로 변화시키자, 출력으로 Out0은 1, 0, 0, 0, Out1은 0, 1, 0, 0, Out2는 0, 0, 1, 0, Out3은 0, 0, 0, 1로 값이 나오는 것을 확인할 수 있었습니다.

#### (5) Decoder\_Dataflow

Decoder\_Dataflow Top module

```
module Decoder_Dataflow(Out0, Out1, Out2, Out3, In);

//input & output
output Out0, Out1, Out2, Out3;
input [1:0] In; //2bit
wire Out0, Out1, Out2, Out3;

//define module
sasign Out0 =
    (In == 2'b00) ? 1'b1 : 1'b0;

assign Out1 =
    (In == 2'b01) ? 1'b1 : 1'b0;

assign Out2 =
    (In == 2'b10) ? 1'b1 : 1'b0;

assign Out3 =
    (In == 2'b11) ? 1'b1 : 1'b0;

endmodule |
```

Structural Style과는 다르게, In 입력을 2비트짜리 신호 한 묶음으로 받습니다. 3항 연산 자를 이용하여 각 게이트의 선언 없이 간단하게 입력 신호에 따른 출력을 구현하였습니다.

- Decoder\_Dataflow\_testbench

```
`timescale 1ns/100ps
 3
      module Decoder_Dataflow_tb;
 5
      //input
 6
7
      reg [1:0] In;
 8
      //output
 9
      wire OutO, Out1, Out2, Out3;
10
11
      //Decoder_Dataflow module
12
13
      Decoder_Dataflow Dec(Out0, Out1, Out2, Out3, In);
14
      //input signal begin
15
16
    □initial begin
| In = 2'b00;
17
18
19
          #10
          In = 2'b01;
20
          #10
21
22
23
         In = 2'b10;
          #10
          In = 2'b11;
24
25
          #10;
     Lend
26
      endmodule
```

Timescale는 1ns/100ps, 입력은 register로 선언, 출력은 wire로 선언 후, testbench를 실행시켰습니다. #10 간격을 두고 In 입력을 00, 01, 10, 11 순으로 주었습니다.

- 결과



In 입력을 00, 01, 10, 11로 변화시키자, 출력으로 Out0은 1, 0, 0, 0, Out1은 0, 1, 0, 0, Out2는 0, 0, 1, 0, Out3은 0, 0, 1로 값이 나오는 것을 확인할 수 있었습니다.

#### (6) Decoder\_Behavioral

- Decoder\_Behavioral Top module

```
module Decoder_Behavioral(Out0, Out1, Out2, Out3, In0, In1);
       //input & output
output Out0, Out1, Out2, Out3;
 3
 4
 5
       input InO, In1;
       reg OutO, Out1, Out2, Out3;
       always @(InO or In1) //while signal is exist
            begin
     case ({In1, In0}) //concatenate In1, In0
2'b00 : Out0 = 1'b1;
default : Out0 = 1'b0;
10
     11
12
13
                endcase
14
15
            end
16
17
       always @(InO or In1) //while signal is exist
     begin
                case ({In1, In0}) //concatenate In1, In0
2'b01 : Out1 = 1'b1;
default : Out1 = 1'b0;
18
19
20
21
22
23
24
25
26
27
28
29
      endcase
       always @(InO or In1) //while signal is exist
            begin
     case ({In1, In0}) //concatenate In1, In0
2'b10 : Out2 = 1'b1;
default : Out2 = 1'b0;
      endcase
30
31
32
       always @(InO or In1) //while signal is exist
33
     begin
                case ({In1, In0}) //concatenate In1, In0
2'b11 : Out3 = 1'b1;
default : Out3 = 1'b0;
34
35
36
     37
                endcase
            end
       endmodule
```

Behavioral Style에서는 case문을 이용하여 간단하게 각 입력에 따른 출력을 지정할 수 있었습니다. default문을 사용하여 불필요한 latch가 생기지 않도록 만들었습니다.

#### Decoder\_Behavioral\_testbench

```
timescale 1ns/100ps
 1
2
3
       module Decoder_Behavioral_tb;
 4
5
6
7
       //input
       reg InO, In1;
 8 9
       //output
       wire OutO, Out1, Out2, Out3;
10
11
       //Decoder_Behavioral module
12
       Decoder_Behavioral Dec(OutO, Out1, Out2, Out3, In0, In1);
13
     //input signal begin
⊟initial begin
| In0 = 1'b0;
| In1 = 1'b0;
14
15
16
17
18
19
           #10
20
           In0 = 1'b1;
21
22
23
24
25
26
27
           #10
           In0 = 1'b0;
In1 = 1'b1;
           #10
           In0 = 1'b1;
           #10;
28
      Lend
29
      endmodule
```

Timescale는 1ns/100ps, 입력은 register로 선언, 출력은 wire로 선언 후, testbench를 실행시켰습니다. #10 간격을 두고 In 입력을 00, 01, 10, 11 순으로 주었습니다.

#### - 결과



In 입력을 00, 01, 10, 11로 변화시키자, 출력으로 Out0은 1, 0, 0, 0, Out1은 0, 1, 0, 0, Out2는 0, 0, 1, 0, Out3은 0, 0, 0, 1로 값이 나오는 것을 확인할 수 있었습니다.

## 4. Evaluation

MUX, Decoder 두 가지 모듈을 Structural, Dataflow, Behavioral Style로 구현 후 출력을 확인해보니, 모두 원하는 결과값을 출력함을 확인해 볼 수 있었습니다.

### 5. Discussions

Structural Style는 하드웨어 설계도 그대로 구현을 하는 방식이다 보니, 구조가 비교적 단순하고, 게이트가 적게 쓰이는 모듈을 구현 시 효율이 좋아 보였습니다.

Dataflow 방식과 Behavioral 방식은 일반적인 프로그래밍적인 방식을 이용하여 다소 내부 구조가 복잡한 모듈을 구현 시, 생산 효율성이 높아 보였습니다.