

### Datorteknik





#### Fetch-Execute

• Utan pipelining:

Tid: 1 2 3 4 5
 Instruktion 1 Fetch Execute
 Instruktion 2 Fetch Execute
 Instruktion 3

- Med pipelining:
  - Tid: 1 2 3 4

Instruktion 1 Fetch Execute
Instruktion 2 Fetch Execute
Instruktion 3 Fetch Execute



### Pipelining

- 6-stegs pipeline:
  - Fetch instruction (FI)
  - Decode instruction (DI)
  - Calculate operand address (CO)
  - Fetch operand (FO)
  - Execute instruction (EI)
  - Write operand (WO)
- Tid: 1 2 3 4 5 6 7 8

| Instruktion | 1 |
|-------------|---|
| Instruktion | 2 |
| Instruktion | 3 |

| FI | DI | CO | FO | EI | wo |    |    |
|----|----|----|----|----|----|----|----|
|    | FI | DI | CO | FO | EI | wo |    |
|    |    | FI | DI | СО | FO | EI | WO |



## Pipeline diagram (vid en viss tidpunkt)

| add \$14, \$5, \$6 | lw \$13, 24 (\$1)  | add \$12, \$3, \$4 | sub \$11, \$2, \$3 | lw \$10, 20(\$1) |  |
|--------------------|--------------------|--------------------|--------------------|------------------|--|
| Instruction fetch  | Instruction decode | Execution          | Memory             | Write-back       |  |



## Pipeline diagram

Time (in clock cycles)

CC 1 CC 2 CC 3 CC 4



CC 5

CC 6

CC 7

CC 8

CC 9

Program execution order (in instructions)

| lw \$10, 20(\$1)   | Instruction fetch | Instruction decode | Execution          | Data access        | Write back         |                    |             |             |            |
|--------------------|-------------------|--------------------|--------------------|--------------------|--------------------|--------------------|-------------|-------------|------------|
| sub \$11, \$2, \$3 |                   | Instruction fetch  | Instruction decode | Execution          | Data access        | Write back         |             |             |            |
| add \$12, \$3, \$4 |                   |                    | Instruction fetch  | Instruction decode | Execution          | Data<br>access     | Write back  |             |            |
| lw \$13, 24(\$1)   |                   |                    |                    | Instruction fetch  | Instruction decode | Execution          | Data access | Write back  |            |
| add \$14, \$5, \$6 |                   |                    |                    |                    | Instruction fetch  | Instruction decode | Execution   | Data access | Write back |



#### Översikt

- Pipelining
- Pipeline problem (hazards)
  - Strukturella problem (hazards)
  - Data problem (hazards)
  - Kontroll problem (hazards)
- Delayed branching
- Branch prediction
  - Statiskt prediction
  - Dynamisk prediction
  - Branch history table



## Översikt

- Parallellism
- Instruktions-nivå
  - Superscalar processors
  - Very Long Instruction Word processors
- Trådar



### Inledning

- Konstant behov av högre prestanda
- Prestanda har uppnåtts genom:
  - Utveckling inom halvledarteknik



### Parallellberäkning

- När single core CPUer inte räcker till, fundera på:
  - Fler CPUer (cores)
  - Gemensamma resurser (delat minne (shared memory))
  - Busstruktur
- Avvägningar:
  - Komplexitet av CPUer
  - Gemensama resurser
  - Prestanda på busstruktur



### Klassificering av datorarkitekturer

- Baserat på instruktionsflödet och dataflödet, klassficerade Flynn datorer:
  - Single-instruction single-datastream (SISD)
  - Single-instruction multiple-datastream (SIMD)
  - Multiple-instruction single-datastream (MISD)
  - Multiple-instruction multiple-datastream (MIMD)
- Flynn, M., Some Computer Organizations and Their Effectiveness, IEEE Transactions on Computers, Vol. C-21 pp. 948, 1972.

# Single-instruction single-datastream (SISD)

• En ström av instruktioner (IS) och en ström av data (DS)





# Single-instruction multiple-datastream (SIMD)

• En ström av instruktioner (IS) och flera strömmar av data (DS)





# Multiple-instruction multiple-datastream (MIMD)

 Flera strömmar av instruktioner (IS) och flera strömmar av data (DS)





#### Multicore och multicomputer

- Multicore chips: Flera processorer på varje chip
  - Intel x86: Intel Core Duo, Intel Core i7
- Multicomputers: Flera datorer "sammankopplade"
- Vectorprocessorer; har instruktioner f
   ör vektorber
   äkninar
- Multimedia extentions
  - MMX för Intel x86, VIS UltraSparc, MDMX för MIPS, MAX-2 för HP PA-RISC



#### Prestanda på parallella arkitekturer

- Hur snabbt kan arkitekturer maximallt exekvera?
- Hur snabbt exekverar arkitekturer ett normalt program?
- Hur mäta prestanda på en parallell arkitektur?
- Hur mäta prestanda om ytterligare funktionella beräkningsenheter läggs till?



### Prestanda på parallella arkitekturer

- <u>Peak rate</u>: den teoretiska gränser på hur snabbt en arkitektur kan exekvera. Ofta har peak rate begränsat intresse eftersom det är svårt att uppnå peak rate
- Speedup (S): m\u00e4ter vinsten med en parallell arkitektur j\u00e4mf\u00f6rt med sekventiell exekvering:

$$S = Ts / Tp$$

där Ts är exekveringstid vid sekventiell exekvering och Tp är exekveringstid med parallell exekvering

- Efficiency (E) relaterar speedup till antal processorer, E=S/p där S är speedup och p är antal processorer.
  - Idealt (teori) ska:

S= Ts / (Ts/p) = p vilket leder till E=1

#### Amdahls lag

 Antag att ett program (algoritm) implementeras så att f är den del som måste exekveras sekventiellt. Då kan resten (1f) exekveras parallellt.



#### Amdahls lag

- Exekveringstid: T<sub>p</sub>=f\*T<sub>s</sub>+(1-f)\*T<sub>s</sub>/p
- Speedup: S=T<sub>s</sub>/T<sub>p</sub>
- Efficiency: E=S/p
- Exempel: om f=20% och arkitekturen har 4 processorer, fås:
  - Speedup S=1/(0.2+(1-0.2)/4)= 2.5
  - Efficiency E=1/(0.2\*(4-1)+1)=0.625
- Även en liten bit sekventiell exekvering (1/f) leder till begränsningar på speedup och efficiency
  - För att öka speedup och efficiency måste mer exekveras parallellt



## Översikt

- Parallellism
- Instruktions-nivå
  - Superscalar processors
  - Very Long Instruction Word processors
- Trådar



#### Superscalar architecture

- En superscalar architecture (SSA) tillåter att mer än en instruktion initieras samtidigt och exekveras oberoende av varandra.
  - Skalär: heltal, flyttal
  - Icke-skalär: array, matris, vektor
- I pipelining är flera instruktioner aktiva men de är alla i olika pipeline steg
- Utöver pipelining, tillåter SSA att flera instruktioner exekverar samtidigt (i samma pipeline steg). Det är möjligt att initiera flera instruktioner i samma klockcykel; instruction level parallelism (ILP)

### Superscalar architecture (SSA)

- Ett exempel, tre parallella enheter:
  - en flyttalsinstruktion och två heltalsinstruktioner

Kan exekveras samtidigt (som tidigare kan flera instruktioner vara aktiva i en pipeline)

Flyttal:

| FI | DI | СО | FO | EI | wo |
|----|----|----|----|----|----|
| FI | DI | CO | FO | EI | wo |
| FI | DI | СО | FO | EI | wo |

Heltal:

Heltal:



#### Instruktionsfönster

- Instruktions fönster (instruction window) är de instruktioner som processorn har att välja mellan vid en viss tidpunkt.
- Instruktions fönstret ska vara så stort som möjligt för att ge möjlighet att effektivt välja instruktioner som ska exekveras
- Problem:
  - Svårt att hämta instruktioner i hög hastighet
  - Konflikter i pipeline (branches, struktural, data)



### Problem med parallell exekvering

- Problem som förhindrar parallell exekvering i SSA liknar de problem som skapade problem i pipelines
- Konflikter i pipelines:
  - Resource (resurs) konflikter
  - Kontrollkonflikter
  - Datakonflikter
    - » True data dependency
    - » Output dependency
    - » Anti-dependency



#### True data dependency

 True data dependency (data konflikt/hazard) uppkommer när resultat (output) från en instruktion behövs som indata i följande instruktion:

MUL R4, R3, R1  $R4 \leftarrow R3 * R1$ 

\_\_\_\_\_

ADD R2, R4, R5  $R2 \leftarrow R4 + R5$ 



#### True data dependency



Här vill I2 ha resultat från "\*"



#### Output dependency

 Output dependency existerar om två instruktioner skriver till samma plats. Om den senare instruktionern exekveras före den första blir det fel:

MUL R4, R3, R1 R4 ← R3 \* R1

\_\_\_\_\_

ADD R4, R2, R5  $R4 \leftarrow R2 + R5$ 



### Anti-dependency

- En anti-dependency existerar om en instruktion använder en plats (minne/register) medan någon nästföljande instruktion skriver till den platsen.
- Om den första instruktionen inte är klar medan en efterföljande instruktion skriver på samma plats, blir det fel:



# Register renaming: Output dependency och anti-dependency

- Output dependency
- Givet var:

MUL R4, R3, R1 R4 ← R3\*R1

-----

ADD R4, R2, R5 R4 ← R2+R5

Med nya register:

MUL R4, R3, R1 R4 ← R3\*R1

\_\_\_\_\_

ADD R7, R2, R5 R7 ← R2+R5

- Anti dependency
- Givet var:

MUL R4, R3, R1 R4← R3\*R1

\_\_\_\_\_

ADD R3, R2, R5 R3← R2+R5

Med nya register:

MUL R4, R3, R1 R4←R3\*R1

\_\_\_\_\_

ADD R6, R2, R5  $R6 \leftarrow R2 + R5$ 

#### Parallell exekvering

- Instruktioner kan alltså exekveras i en annan ordning än den som är given i programmet. Detta är inget problem så länge resultatet blir rätt.
- Exekveringspolicies:
  - In-order issue with in-order completion
  - In-order issue with out-of-order completion
  - Out-of-order issue with out-of-order completion



### Parallell exekvering

- Antag en superscalar processor:
  - Två instruktioner kan hämtade (fetch) och avkodade (decoded)
  - Tre funktionella enheter kan arbeta parallellt; en flyttals enhet,
     en heltals adderare, och en heltals multiplicerare
  - Resultat från två instruktioner kan skrivas tillbaka (written back) samtidigt





### Parallell exekvering

I3 och I4 är i konflikt om samma funktionella enhet (\*)

Antag ett program:

11: ADDF R12, R13, R14

I2: ADD R1, R8, R9

13: MUL R4, R2, R3

14: MUL **R5**, R6, R7

15: ADD / 10, **R5**, R7

16: ADD 1, R2, R3

∠ ← R13 + R14 (float. pnt.)

 $R1 \leftarrow R8 + R9$ 

R5 ← R6 \* P

R10 ← R5 +

R11 ← R2 +

15 behöver resultatet från beräkningen i 14

I2, I5 och I6 är i konflikt om samma funktionella enhet (+)

 Alla instruktioner kräver 1 klockcykel för exekvering förutom I1 som kräver två klockcykler



### In-order issue with in-order completion

I1: ADDF R12, R13, R14 R12 ← R13 + R14 (flyttalsberäkning)

 I2: ADD R1, R8, R9
 R1  $\leftarrow$  R8 + R9

 I3: MUL R4, R2, R3
 R4  $\leftarrow$  R2 \* R3

 I4: MUL **R5**, R6, R7
 R5  $\leftarrow$  R6 \* R7

I5: ADD R10, **R5**, R7 R10  $\leftarrow$  R5 + R7 I6: ADD R11, R2, R3 R11  $\leftarrow$  R2 + R3

| Decode/<br>Issue |    | Execute |     |     | Writeback/<br>complete |       | Cykel |
|------------------|----|---------|-----|-----|------------------------|-------|-------|
|                  |    | FP      | ADD | MUL |                        |       |       |
| 11               | 12 |         |     |     |                        |       | 1     |
| 13               | 14 | 11      | 12  |     |                        |       | 2     |
| 15               | 16 | 11      |     |     |                        | STALL | 3     |
|                  |    |         |     | 13  | I1                     | 12    | 4     |
|                  |    |         |     | 14  | 13                     |       | 5     |
|                  |    |         | 15  |     | 14                     |       | 6     |
|                  |    |         | 16  |     | 15                     |       | 7     |
|                  |    |         |     |     | 16                     |       | 8     |



### In-order issue med out-of-order completion

I1: ADDF R12, R13, R14 R12 ← R13 + R14 (flyttalsberäkning)

I2: ADD R1, R8, R9  $R1 \leftarrow R8 + R9$ 

I3: MUL R4, R2, R3 R4 ← R2 \* R3

I4: MUL **R5**, R6, R7  $R5 \leftarrow R6 * R7$ 

I5: ADD R10, **R5**, R7 R10  $\leftarrow$  R5 + R7 I6: ADD R11, R2, R3 R11  $\leftarrow$  R2 + R3

| Decode/<br>Issue |    | Execute |     |     | Writeback/<br>complete |  | Cykel |
|------------------|----|---------|-----|-----|------------------------|--|-------|
|                  |    | FP      | ADD | MUL |                        |  |       |
| 11               | 12 |         |     |     |                        |  | 1     |
| 13               | 14 | 11      | 12  |     |                        |  |       |
| 15               | 16 | 11      |     |     | 12                     |  | 3     |
|                  |    |         |     | 13  | I1                     |  | 4     |
|                  |    |         |     | 14  | 13                     |  | 5     |
|                  |    |         | 15  |     | 14                     |  | 6     |
|                  |    |         | 16  |     | 15                     |  | 7     |
|                  |    |         |     |     | 16                     |  | 8     |

Out-of-order completion



# Out-of-Order Issue (OOI) med Out-of-Order Completion (OOC)

11: ADDF R12, R13, R14

R12 ← R13 + R14 (flyttalsberäkning)

12: ADD R1, R8, R9

 $R1 \leftarrow R8 + R9$ 

13: MUL R4, R2, R3

R4 ← R2 \* R3

14: MUL R5, R6, R7

R5 ← R6 \* R7

15: ADD R10, R5, R7

R10 ← R5 + R7

16: ADD R11, R2, R3

R11 ← R2 + R3

I6 kan starta före I5 och parallellt med I4. Programmet tar bara 6 cykler (jämfört med 8 i fallet med inorder issue and in-order completion)

| Decode/Issue |    |           | Execute |            |     | back/    | Cykel |  |
|--------------|----|-----------|---------|------------|-----|----------|-------|--|
|              |    | FP        | ADD     | MUL        | com | complete |       |  |
| 11           | 12 |           |         |            |     |          | 1     |  |
| 13           | 14 | <b>I1</b> | 12      |            |     |          | 2     |  |
| 15           | 16 | I1        |         | <b>I</b> 3 | 12  |          | 3     |  |
|              |    |           | 16      | 14         | 11  | 13       | 4     |  |
|              |    |           | 15      |            | 14  | 16       | 5     |  |
|              |    |           |         |            | 15  |          | 6     |  |
|              |    |           |         |            |     |          | 7     |  |
|              |    |           |         |            |     |          | 8     |  |



### Konflikthantering

- Med in-order issue med in-order-completion behöver processorn bara hantera true data dependency, men inte output dependency och anti-dependency.
- Med out-of-order issue med out-of-order completion behöver processorn hantera true data dependency, output dependency och anti-dependency
  - Output dependency

MUL R4, R3, R1 R4 ← R3 \* R1

- - - -

ADD R4, R2, R5  $R4 \leftarrow R2 + R5$ 

Antidependency

MUL R4, R3, R1  $R4 \leftarrow R3 * R1$ 

\_ \_ \_ \_

ADD R3, R2, R5  $R3 \leftarrow R2 + R5$ 



### Sammanfattning

- Experiment har visat:
  - Att enbart lägga till extra enheter (typ pipelines) är inte effektivt;
  - Out-of-order är väldigt viktigt; det tillåter look ahead för "independent" instruktioner;
  - Register renaming kan förbättra prestanda med mer än 30%; in this case performance is limited only by true dependencies.
  - Viktigt med fetch/decode där instruktions fönstret är tillräckligt stort

# Översikt

- Parallellism
- Instruktions-nivå
  - Superscalar processors
  - Very Long Instruction Word processors
- Trådar



#### Superscalar processorer

#### • Bra:

- Hårdvaran löser allt:
  - » Hårdvara detekterar potentiell parallellism av instruktioner
  - » Hårdvara försöker starta exekvering (issue) av så många instruktioner som möjligt parallellt
  - » Hårdvara löser register renaming
- Kompatibla binärer:
  - » Om en ny funktionell enhet läggs till i en ny version av arkitekturen eller några andra förbättringar göra (utan att ändra instruktionsuppsättningen) så kommer äldre program (kompilerade för äldre arkitektur) att kunna dra nytta av förbättringar eftersom den nya hårdvaran kan exekverar det gamla programmet (dess ordning av instruktioner) mer effektivt.

#### Superscalar processorer

- Problematiskt:
  - Väldigt komplext:
    - » Behövs mycket hårdvara för "run-time" detektering av möjlig parallellism
    - » Effektförbrukningen kan bli hög, pga mycket hårdvara
  - Begränsat instruktions fönster:
    - » Det gör att det blir svårare att hitta instruktioner som har möjlighet att exekveras parallellt.



- VLIW processorer använder kompilatorn för detektering av parallellism
  - Kompilatorn analyserar och detekterar operationer som kan exekveras parallellt.
     Dessa operationer packas in i en "large" instruktion
- När en "long" instruktion hämtats, exekveras alla dess operationer parallellt
- Ingen hårdvara behövs för "run time" detektering av parallellism
- Problemet med litet instruktions fönster är löst; kompilatorn kan vid kompilering använda hela programmet för detektera parallellism.





- Fördelar:
  - Enklare hårdvara.
    - » Antalet FU kan ökas utan behov av mer och sofistikerad hårdvara för att detektera parallellism
    - » Effektförbrukning kan reduceras
  - Kompilatorn kan detektera parallellism genom en global analys av hela programmet (inget problem med begränsat instruktions fönster)



- Nackdelar:
  - Många register behövs för att hålla alla FU aktiva (lagring av operander och resultat)
  - Stor bandbredd behövs mellan:
    - » FU och register
    - » Register och minne
    - » Instruktions cache och fetch unit (exempel: en instruktion med 7 operationer där varje operation behöver 24, krävs 168 bitar per instruktion)



#### Nackdelar:

- Stora program (många instruktioner) pga icke använda operationer i instruktioner
- Binär (exekverbar kod) är inte kompatibel. Om en ny processor har fler FU så kan parallellism öka (fler operationer). Problemet är att instruktionerna ändras. Gammal kod kan inte exekvera på den nya processorn. Och om den kan det så utnyttjas inte alla FUs.



#### Sammanfattning

- För att möta det konstanta behov av prestanda så har super scalar processorer blivit väldigt komplexa
- VLIW processorer undviker komplexitet genom att låta kompilatorn hantera detektering av parallellism
- Operationsnivå parallellism ges direkt av instruktionerna i VLIW processorer
- I och med att en VLIW processor inte behöver hårdvara för att hantera parallellism kan VLIW processorer ha fler funktionella enheter för att öka möjligheter till parallellism. Dock, leder det till att behoven ökar för fler register och mer bandbredd för kommunikation

#### Sammanfattning

- För att hålla alla funktionella enheter aktiva, måste kompilatorer för VLIW vara offensiva i sökandet efter parallellism. Tekniker som används är:
  - Loop unrolling; flera iterationer unrollas f\u00f6r att hanteras parallellt
  - Trace scheduling (villkorliga hopp); kompilatorn försöker förutse (predikt) vilken branch som tas.
     Instruktioner i den branchen schemaläggs så att de exekveras så snabbt som möjligt. Kompensationskod kan behöva läggas till för att få programmet korrekt.
     Detta leder till extra tid när dessa instruktioner exekveras

# Översikt

- Parallellism
- Instruktions-nivå
  - Superscalar processors
  - Very Long Instruction Word processors
- Trådar



#### Kontextbyte (context switch)



#### Processer och trådar

• En process består av en eller flera trådar (threads) där en tråd är sekventiell kod som kan exekvera parallellt med andra trådar



- Alla trådar i en process delar data och stack, vilket gör att byte av tråd är mindre kostsamt än byte av process
- Hårdvarustöd:

Programräknare och register per tråd Instruktionshämtning (fetch) på trådbasis Kontextbyte (byte av tråd)

- Effektiv exekvering av program med flera trådar (multithreading)
- Effektivt utnyttjande av processorns resurser

#### Processer och trådar

- Flera trådar (multithreading)
  - Större chans att kunna exekvera instruktioner parallellt
  - När en tråd blockeras (wait) på grund av till exempel minnesaccess så kan instruktioner från en annan tråd exekvera. Fördelen är att fördröjning på grund av minnesaccess (t ex cache miss), databeroende kan gömmas
- Multithreading kan användas på arkitekturer som är såväl skalära (scalar) och superskalära (superscalar)
- Multithreading:
  - Interleaved multithreading
  - Blocked multithreading
  - Simultaneous multithreading (SMT)



#### Multithreading

- Scalar (icke-superscalar) processor
  - En tråd

Interleaved multithreading





Blocked multithreading







#### Multithreading

- Superscalar processor
  - En tråd



| Α |   | Α |   |
|---|---|---|---|
| В | В |   |   |
|   | C |   | С |
|   | D | D |   |
| Α | Α |   | Α |
| D | D |   |   |

Blocked multithreading ABCD



Simultaneous multithreading (SMT)

ABCD

A



### Sammanfattning

- Högre prestanda kan inte längre fås med högre klockfrekvens
- Parallella datorer samarbetar flera processorer f\u00f6r att l\u00f6sa en uppgift
- Parallella program underlättar exekvering i en parallell arkitektur
- Datorer kan klassas som SISD, SIMD och MIMD
- Prestandan beror inte bara på antal beräkningsenheter, utan också hur "parallellt" ett program är
- Multithreading processorer ger via hårdvarustöd möjlighet att exekvera flera trådar

#### Hur många cores i framtiden?

- Moores lag (antal transistorer fördubblas var 18/24 månad) gäller....
- Transistorer blir mindre
- Men, Dennard skalning (konstant effektförbrukning per chip) gäller inte....
- Få komplexa cores, eller många enkla?
- Vem ska "sköta" utnyttjandet?
  - HW, kompilator, programmerare
- 3D-Stacked ICs



