## 一、逻辑式的表达与化简 (18分)

- 1、(7 分)Y=A'B+BCD+ABD+AC'+B'C'D'+A'CD'+B'CD'
- (1) (4分)请将上式化简成最简与或逻辑式

(2) (3分)将化简后的结果表达成合适或非门(不限制输入个数)实现的表达式

3、(5分)请用卡诺图化简

 $Y \text{ (ABCDE)} = \sum_{i=1}^{n} m(0,2,4,6,8,10,12,14,16,17,18,20,21,24,15,26,28,29)$ 

## 二、判断(10分)

| 1、半导体器件是数字逻辑运算的唯一实现方式。                            | ( )          |
|---------------------------------------------------|--------------|
| 2、逻辑代数是数字电子技术的数学基础,但不能完备的描述数字电子电路的各种              | 特性。( )       |
| 3、CMOS 门电路与 TTL 门电路相比较,前者总功耗主要是动态功耗,与电路工作         | 频率相关,        |
| 后者的总功耗中不能忽略静态均耗,但其总功耗也会受电路工作频率的影响。                | ( )          |
| 4、CMOS 门电路的动态功耗大小与电路的工作频率和工作电压密切相关,也与二            | Ľ艺尺寸有        |
| 关。                                                | ( )          |
| 5、第6版85页图3.3.28(第5版92页图3.3.27)中的CMOS与非门在输出低时      | 10年时,下       |
| 拉                                                 |              |
| 的两个 NMOS 管 T2 和 T4 都处在导通状态且在可变电阻区。                | ( )          |
| 6、外加电场方向与 PN 结的空间电荷区电场方向相同时, PN 结截止。              | ( )          |
| 7、CMOS 门电路中的"C"指 NMOS 和 PMOS 管的互补关系, 其中 PMOS 管构成门 | ]电路中的        |
| 下拉结构。                                             | ( )          |
| 8、用4位二进制代码表示十进制数"0",编码不能是"0011"。                  | ( )          |
| 9、当 MOS 管工作在线性区时对外可以等效成一个小电阻。                     | ( )          |
| 10、TTL 反相器输出高电平时, T4 管一定处于饱和导通状态。                 | ( )          |
|                                                   |              |
| — 格哈 (4C /\)                                      |              |
| 二、填空(46分)                                         |              |
| 1. (4分)请将10进制数88转换为7进制( ),转换为5进制(                 |              |
| 2. (6分)根据天津机动车牌号编码方式如津 XXXY(其中 X 可以同拉伯数字或大写       | <b>哥英文字母</b> |
| (不包括 0, I), Y 一定是阿拉伯数字)则天津机动车保有量的理论上限是(           | )辆;          |
| 若将车牌号直接转换成2进制代码进行存储和查询,一个机动车的车牌号 XXXX             | 至少需要         |
| ( )位2进制代码;若希望在现有编码机制上,通过增加编码来直接区分动                | 力是汽油,        |
| 柴油,天然气,电动,混合动力,至少需要增加()位2进制代码。                    |              |
| 3. (5分)6输入变量的逻辑函数能实现的逻辑功能共有( )种;其中任何一             | 一个6输入        |
| 变量逻辑函数 F 表示成最简与或项, 该表达式最多能含有( ) 个相或的与             | 项,每个与        |
| 项最多含有( )个变量。                                      |              |
| 4. (2 分)请将二进制补码 1110110101.111 表示为等值的 10 制数:( )。  |              |
| 5. (4分)将-265. 25 用二进制补码表示,整数位至少需要 ()位,小数位         | 至少需要         |
| ( )位,表示为( )。                                      |              |
| 6. (1分)在第3章中,具有( )结构的门可以在总线连接中使用。                 |              |

7. (4分)根据作图写出逻辑函数表达式,并化简成最简与或表达式



 $Y_1=$ 

RL的选取不能太大,若太大会造成

RL 的选取不能太小,若太小会造成

8. (8分)如左图所示,对 TTL 门电图,电源电压为 5V(空载时输出高水平为 3.4V;低 电平为 0.2V)进行测量。在输入端加载理想激励,并通过电压表(内阻是  $100K\Omega$ )观测输入/处的静态电压。请将测试数据表填写完整(电压表精确到毫伏级)。



| <b>R</b> p (Ω) | V <sub>11</sub> ( <b>V</b> ) | V <sub>12</sub> ( <b>V</b> ) | V <sub>0</sub> ( <b>V</b> ) |
|----------------|------------------------------|------------------------------|-----------------------------|
| 40 Ω           | 4 V                          |                              |                             |
| 40 Ω           | 0.3 V                        |                              |                             |
| <b>10K</b> Ω   | 4 V                          |                              |                             |
| <b>10K</b> Ω   | 0 V                          |                              |                             |

9. (4分) 若题 8 中为 CMOS 门电路,电源电压为 10V (空载时输出高电平为 10V; 低电平为 0 V,输出内阻是  $100\Omega$ ) 进行测量。在输入端加载理想激励,并通过电压表(内阻是  $100K\Omega$ )来观测输入/出的静态电压。请将测试数据表填写完整。

| <b>R</b> p (Ω) | V <sub>11</sub> ( <b>V</b> ) | V <sub>12</sub> ( <b>V</b> ) | Vo ( <b>v</b> ) |
|----------------|------------------------------|------------------------------|-----------------|
| 40 Ω           | 4 V                          |                              |                 |
| 40 Ω           | 0.3 V                        |                              |                 |
| 10Κ Ω          | 4 V                          |                              |                 |
| <b>10K</b> Ω   | 0 V                          |                              |                 |

10.  $(4\, \mathcal{G})$ 下图中为 TTL 门电图,电源电压为 5V(空载时输出高电平为 3.4V;低电平为 0.2V)。 在输入端 A 加载不同的方式见表,通过电压表(内阻是  $100K\Omega$ )来观察输入和输出的静态电压。请将测试在数据表中填写完整。



| A端             | 通过 20 Ω | 通过 10K Ω电 | 3.5 V 理 | 0.2 V 理想 |
|----------------|---------|-----------|---------|----------|
|                | 电阻接地    | 阻接地       | 想电压源    | 电压源      |
| V <sub>1</sub> |         |           |         |          |
| V <sub>2</sub> |         |           |         |          |

11. (4分) 若题 10中为 CMOS 门电路,电源电压为 5V(空载时输出高电平为 5 V;低电平为 0 V)。 在输入端 A 加载不同的方式见表,通过电压表(内阻是 100K  $\Omega$  )来观测输出的静态电压。请将测试在数据表中填写完整。

| A端             | 通过 20 Ω | 通过 10K Ω电 | 3.5 V 理 | 0.2 V 理想 |
|----------------|---------|-----------|---------|----------|
|                | 电阻接地    | 阻接地       | 想电压源    | 电压源      |
| V <sub>1</sub> |         |           |         |          |
| V <sub>2</sub> |         |           |         |          |

## 四、设计 (26分)

1、(8 分)若以 CMOS 工艺实现逻辑运算 F 如果所示,其中输入出都以反相器为缓冲级如图所示,已知 F=A'B'+B'C'+A'C'D'。



(1) 请写出左图中 H 模块实现的表达式。

(2)请设计出 H 的下拉部分的内部实现图,力求最简,使用的 MOS 管数量最少。



- 2、(18 分)d1d0 和 x1x0 都是 2 位无符号二进制数,进行运算 Y=(x1x0) $^{(d1d0)}$ ;请设计和实现电路对 Y=(x1x0) $^{(d1d0)}$ 进行判别,能否被 4 整除,能否被 3 整除。(备注:O 能被 3 整除,也能被 4 整除)
- (1)(6分)确定输入/出变量,列出真值表,说明编码含义。

**(2)** (6分)基于 3-8 线译码器 74HC138 (仅用一片),实现上述设计。**可以附加必要的门电路,力求简洁。** 



(3) (6分) 若以下图所示的 4 选 1/MUX 为核心器件(可以用多个)实现上述设计。可以附加必要的门电路,力求简洁。

