

AT89LV51 是美国 ATMEL 公司生产的低电压,高性能 CMOS 8 位单片机,片内含 4k bytes 的可反复擦写的 Flash 只读程序存储器和 128 bytes 的随机存取数据存储器(RAM),器件采用 ATMEL 公司的高密度、非易失性存储技术生产,兼容标准 MCS-51 指令系统,片内置通用 8 位中央处理器(CPU)和 Flash 存储单元,功能强大 AT89LV51 单片机可为您提供许多高性价比的应用场合,可灵活应用于各种控制领域,特别适合于便携式、袖珍式及电池供电的仪器仪表、各种方式体积小的设备中应用环境中。AT89LV51 可在 2.7—6.0V 电源电压下工作。

#### 主要性能参数:

- 与 MCS-51 产品指令系统完全兼容
- 4k 字节可重擦写 Flash 闪速存储器
- 1000 次擦写周期
- 2.7—6V 的工作电压范围
- 全静态操作: 0Hz-12MHz
- 三级加密程序存储器
- 128×8 字节内部 RAM
- 32 个可编程 I/0 口线
- 2 个 16 位定时/计数器
- •6个中断源
- 可编程串行 UART 通道
- 低功耗空闲和掉电模式



#### 功能特性概述:

AT89LV51 提供以下标准功能: 4k 字节 Flash 闪速存储器, 128 字节内部 RAM, 32 个 I/O 口线, 两个 16 位定时/计数器, 一个 5 向量两级中断结构, 一个全双工串行通信口, 片内振荡器及时钟电路。同时, AT89LV51 可降至 0Hz 的静态逻辑操作, 并支持两种软件可选的节电工作模式。空闲方式停止 CPU 的工作, 但允许 RAM, 定时/计数器, 串行通信口及中断系统继续工作。掉电方式保存 RAM 中的内容, 但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。







#### 引脚功能说明

• Vcc: 电源电压

• GND: 地



• **P0 口**: P0 口是一组 8 位漏极开路型双向 I/0 口, 也即地址/数据总线复用口。作为输出口用时,每位能吸收电流的方式驱动 8 个 TTL 逻辑门电路,对端口写"1"可作为高阻抗输入端用。

在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低 8 位)和数据总线复用,在访问期间激活内部上拉电阻。

在 Flash 编程时,P0 口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻。

•P1 口: P1 是一个带内部上拉电阻的 8 位双向 I/O 口, P1 的输出缓冲级可驱动(吸收或输出电流)4 个 TTL 逻辑门电路。对端口写"1",通过内部的上拉电阻把端口拉到高电平,此时可作输入口。作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(I<sub>II</sub>)。

Flash 编程和程序校验期间, P1 接收低 8 位地址。

• P2 口: P2 是一个带有内部上拉电阻的 8 位双向 I/O 口, P2 的输出缓冲级可驱动(吸收或输出电流)4 个 TTL 逻辑门电路。对端口写"1",通过内部的上拉电阻把端口拉到高电平,此时可作输入口,作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(I<sub>II</sub>)。

在访问外部程序存储器或 16 位地址的外部数据存储器(例如执行 MOVX @DPTR 指令)时,P2 口送出高 8 位地址数据。在访问 8 位地址的外部数据存储器(如执行 MOVX @RI 指令)时,P2 口线上的内容(也即特殊功能寄存器(SFR)区中 R2 寄存器的内容),在整个访问期间不改变。

Flash 编程或校验时, P2 亦接收高位地址和其它控制信号。

•P3 口: P3 口是一组带有内部上拉电阻的 8 位双向 I/O 口。P3 口输出缓冲级可驱动(吸收或输出电流)4 个 TTL 逻辑门电路。对 P3 口写入"1"时,它们被内部上拉电阻拉高并可作为输入端口。作输入端时,被外部拉低的 P3 口将用上拉电阻输出电流( $I_{II}$ )。

P3 口除了作为一般的 I/O 口线外, 更重要的用途是它的第二功能, 如下表所示:

| 端口引脚 | 第    | 二功能          |
|------|------|--------------|
| P3.0 | RXD  | (串行輸入口)      |
| P3.1 | TXD  | (串行輸出口)      |
| P3.2 | ĪNT0 | (外中断0)       |
| P3.3 | ĪNT1 | (外中断1)       |
| P3.4 | T0   | (定时/计数器0)    |
| P3.5 | T1   | (定时/计数器1)    |
| P3.6 | WR   | (外部数据存储器写选通) |
| P3.7 | RD   | (外部数据存储器读选通) |

P3 口还接收一些用于 Flash 闪速存储器编程和程序校验的控制信号。

- RST: 复位输入。当振荡器工作时,RST 引脚出现两个机器周期以上高电平将使单片机复位。
- ALE/PROG: 当访问外部程序存储器或数据存储器时, ALE (地址锁存允许)输出脉冲用于锁存地址的低 8 位字节。即使不访问外部存储器, ALE 仍以时钟振荡频率的 1/6 输出固定的正脉冲信号, 因此它可对外输出时钟或用于定时目的。要注意的是:每当访问外部数据存储器时将跳过一个 ALE 脉冲。



对 Flash 存储器编程期间,该引脚还用于输入编程脉冲(PROG)。

如有必要,可通过对特殊功能寄存器(SFR)区中的 8EH 单元的 DO 位置位,可禁止 ALE 操作。该位置位后,只有一条 MOVX 和 MOVC 指令 ALE 才会被激活。此外,该引脚会被微弱拉高,单片机执行外部程序时,应设置 ALE 无效。

- **PSEN**:程序储存允许(**PSEN**)输出是外部程序存储器的读选通信号,当 AT89LV51 由外部程序存储器取指令(或数据)时,每个机器周期两次 **PSEN** 有效,即输出两个脉冲。在此期间,当访问外部数据存储器,这两次有效的 **PSEN** 信号不出现。
- EA/VPP: 外部访问允许。欲使 CPU 仅访问外部程序存储器(地址为 0000H—FFFFH),EA 端必须保持低电平(接地)。需注意的是: 如果加密位 LB1 被编程,复位时内部会锁存 EA 端状态。

如 EA 端为高电平 (接 Vcc 端), CPU 则执行内部程序存储器中的指令。

Flash 存储器编程时,该引脚加上+12V 的编程允许电源 Vpp, 当然这必须是该器件是使用 12V 编程电压 Vpp。

- ·XTAL1:振荡器反相放大器的及内部时钟发生器的输入端。
- · XTAL2:振荡器反相放大器的输出端。

#### • 时钟振荡器:

AT89LV51 中有一个用于构成内部振荡器的高增益反相放大器,引脚 XTAL1 和 XTAL2 分别是该放大器的输入端和输出端。 这个放大器与作为反馈元件的片外石英晶体或陶瓷谐振器一起构成自激振荡器,振荡电路参见图 5。

外接石英晶体(或陶瓷谐振器)及电容 C1、C2 接在放大器的反馈回路中构成并联振荡电路。对外接电容 C1、C2 虽然没有十分严格的要求,但电容容量的大小会轻微影响振荡频率的高低、振荡器工作的稳定性、起振的难易程序及温度稳定性,如果使用石英晶体,我们推荐电容使用 30pF±10pF,而如使用陶瓷谐振器建议选择 40pF±10F。

用户也可以采用外部时钟。采用外部时钟的电路如图 5 右图所示。这种情况下,外部时钟脉冲接到 XTAL1 端,即内部时钟发生器的输入端,XTAL2 则悬空。



由于外部时钟信号是通过一个 2 分频触发器后作为内部时钟信号的,所以对外部时钟信号的占空比没有特殊要求,但最小高电平持续时间和最大的低电平持续时间应符合产品技术条件的要求。



#### •空闲节电模式:

AT89LV51 有两种可用软件编程的省电模式,它们是空闲模式和掉电工作模式。这两种方式是控制专用寄存器 PCON(即电源控制寄存器)中的 PD(PCON. 1)和 IDL(PCON. 0)位来实现的。PD 是掉电模式,当 PD=1 时,激活掉电工作模式,单片机进入掉电工作状态。IDL 是空闲等待方式,当 IDL=1,激活空闲工作模式,单片机进入睡眠状态。如需同时进入两种工作模式,即 PD 和 IDL 同时为 1,则先激活掉电模式。

在空闲工作模式状态,CPU 保持睡眠状态而所有片内的外设仍保持激活状态,这种方式由软件产生。此时,片内 RAM 和所有特殊功能寄存器的内容保持不变。空闲模式可由任何允许的中断请求或硬件复位终止。

终止空闲工作模式的方法有两种,其一是任何一条被允许中断的事件被激活,IDL(PCON.0)被硬件清除,即刻终止空闲工作模式。程序会首先响应中断,进入中断服务程序,执行完中断服务程序并紧随 RETI(中断返回)指令后,下一条要执行的指令就是使单片机进入空闲模式那条指令后面的一条指令。

其二是通过硬件复位也可将空闲工作模式终止。需要注意的是,当由硬件复位来终止空闲工作模式时,CPU 通常是从激活空闲模式那条指令的下一条指令开始继续执行程序的,要完成内部复位操作,硬件复位脉冲要保持两个机器周期(24个时钟周期)有效,在这种情况下,内部禁止 CPU 访问片内 RAM,而允许访问其它端口。为了避免可能对端口产生意外写入,激活空闲模式的那条指令后一条指令不应是一条对端口或外部存储器的写入指令。

#### • 掉电模式:

在掉电模式下,振荡器停止工作,进入掉电模式的指令是最后一条被执行的指令,片内 RAM 和特殊功能寄存器的内容在终止掉电模式前被冻结。退出掉电模式的唯一方法是硬件复位,复位后将重新定义全部特殊功能寄存器但不改变 RAM中的内容,在 Vcc 恢复到正常工作电平前,复位应无效,且必须保持一定时间以使振荡器重启动并稳定工作。

## 空闲和掉电模式外部引脚状态

| 模式   | 程序存储器 | ALE | PSEN | P0 | P1 | P 2 | P 3 |
|------|-------|-----|------|----|----|-----|-----|
| 空闭模式 | 内部    | 1   | 1    | 数据 | 数据 | 数据  | 数据  |
| 空闲模式 | 外部    | 1   | 1    | 浮空 | 数据 | 地址  | 数据  |
| 掉电模式 | 内部    | 0   | 0    | 数据 | 数据 | 数据  | 数据  |
| 掉电模式 | 外部    | 0   | 0    | 浮空 | 数据 | 数据  | 数据  |

#### •程序存储器的加密:

AT89LV51 可使用对芯片上的 3 个加密位 LB1、LB2、LB3 进行编程 (P) 或不编程 (U) 来得到如下表所示的功能:

#### 加密位保护功能表

| 程序加密位 |     |     |     | 保护类型                                  |  |  |
|-------|-----|-----|-----|---------------------------------------|--|--|
|       | LB1 | LB2 | LB3 | ************************************* |  |  |
| 1     | U   | U   | U   | 没有程序保护功能                              |  |  |
| 2     | Р   | U   | U   | 禁止从外部程序存储器中执行MOVC<br>指令读取内部程序存储器的内容   |  |  |
| 3     | Р   | Р   | U   | 除上表功能外,还禁止程序校验                        |  |  |
| 4     | Р   | Р   | Р   | 除以上功能外,同时禁止外部执行                       |  |  |

注:表中的 U——表示未编程,P——表示编程



当加密位 LB1 被编程时,在复位期间,EA 端的逻辑电平被采样并锁存,如果单片机上电后一直没有复位,则锁存起的 初始值是一个随机数,且这个随机数会一直保存到真正复位为止。为使单片机能正常工作,被锁存的 EA 电平值必须与该引 脚当前的逻辑电平一致。此外,加密位只能通过整片擦除的方法清除。

#### • Flash 闪速存储器的编程:

AT89LV51 单片机内部有 4k 字节的 Flash PEROM,这个 Flash 存储阵列出厂时已处于擦除状态(即所有存储单元的内 容均为 FFH),用户随时可对其进行编程。编程接口可接收高电压(+12V)或低电压(Vcc)的允许编程信号。低电压编程 模式适合于用户在线编程系统,而高电压编程模式可与通用 EPROM 编程器兼容。

AT89LV51 单片机中,有些属于低电压编程方式,而有些则是高电压编程方式,用户可从芯片上的型号和读取芯片内 的签名字节获得该信息,见下表。

|        | V <sub>PP</sub> = 12V                        | V <sub>PP</sub> = 5V                         |
|--------|----------------------------------------------|----------------------------------------------|
| 芯片顶面标识 | xxxx<br>yyww                                 | xxxx-5<br>yyww                               |
| 签名字节   | (030H) = 1EH<br>(031H) = 61H<br>(032H) =F FH | (030H) = 1EH<br>(031H) = 61H<br>(032H) = 05H |

AT89LV51 的程序存储器阵列是采用字节写入方式编程的,每次写入一个字节,要对整个芯片内的 PEROM 程序存储 器写入一个非空字节,必须使用片擦除的方式将整个存储器的内容清除。

#### • 编程方法:

编程前,须按表 6 和图 6 所示设置好地址、数据及控制信号,编程单元的地址加在 P1 口和 P2 口的 P2.0—P2.3(11 位 地址范围为 0000H—0FFFH),数据从 P0 口输入,引脚 P2.6、P2.7 和 P3.6、P3.7 的电平设置见表 6, PSEN 为低电平,RST 保持高电平, EA/Vpp 引脚是编程电源的输入端, 按要求加上编程电压, ALE/PROG 引脚输入编程脉冲(负脉冲)。编程时, 可采用 3—12MHz 的时钟振荡器, AT89LV51 编程方法如下:

- 1. 在地址线上加上要编程单元的地址信号。
- 2. 在数据线上加上要写入的数据字节。
- 3. 激活相应的控制信号。
- 4. 在高电压编程方式时,将 EA/Vpp 端加上+12V 编程电压。
- 5. 每对 Flash 存储阵列写入一个字节或每写入一个程序加密位,加上一个 ALE/PROG 编程脉冲。 改变编程单元的地址和写入的数据,重复1-5步骤,直到全部文件编程结束。 每个字节写入周期是自身定时的,通常约为 1.5ms。

#### • 数据查询:

AT89LV51 单片机用数据查询方式来检测一个写周期是否结束,在一个写周期中,如需读取最后写入的那个字节,则 读出的数据的最高位(P0.7)是原来写入字节最高位的反码。写周期完成后,有效的数据就会出现在所有输出端上,此时, 可进入下一个字节的写周期,写周期开始后,可在任意时刻进行数据查询。



- •Ready/Busy:字节编程的进度可通过"RDY/BSY 输出信号监测,编程期间,ALE 变为高电平"H"后 P3.4 (RDY/BSY) 端电平被拉低,表示正在编程状态(忙状态)。编程完成后,P3.4 变为高电平表示准备就绪状态。
- •程序校验: 如果加密位 LB1、LB2 没有进行编程,则代码数据可通过地址和数据线读回原编写的数据,采用下图的 电路,程序存储器的地址由 P1 和 P2 口的 P2.0—P2.3 输入,数据由 P0 口读出,P2.6、P2.7 和 P3.6、P3.7 的控制信号见表 6,PSEN 保持低电平,ALE、EA 和 RST 保持高电平。校验时,P0 口须接上 10k 左右的上拉电阻。

表6 Flash 存储器编程真值表

| 方式    |         | RST | PSEN | ALE/PROG  | EA/V <sub>PP</sub> | P2.6 | P2.7 | P3.6 | P3.7 |
|-------|---------|-----|------|-----------|--------------------|------|------|------|------|
| 写代码数据 |         | I   | _    | >         | H/12V              | L    | Н    | Н    | I    |
| 读代码数据 |         | Н   | L    | Н         | Н                  | L    | L    | Н    | Н    |
|       | Bit - 1 | I   | Г    | <         | H/12V              | Н    | н    | н    | п    |
| 写加密位  | Bit - 2 | Н   | L    | \ <u></u> | H/12V              | Н    | Н    | L    | L    |
|       | Bit - 3 | Н   | L    | ~~        | H/12V              | Н    | L    | Н    | L    |
| 片擦除   |         | Н   | L    | (1        | H/12V              | Н    | L    | L    | L    |
| 读签名字节 |         | Н   | L    | Н         | Н                  | L    | L    | L    | L    |

注: 片擦除操作时要求PROG脉冲宽度为10ms





加密位不可直接校验,加密位的校验可通过对存储器的校验和写入状态来验证。 Flash 存储器编程和程序校验时序图 7(高电压编程)和图 8(低电压编程)。

# Flash编程和校验的波形时序(高电压编程方式 Vpp=12V)



# Flash编程和校验的波形时序(低电压编程方式 Vpp=5V)





- •芯片擦除:利用控制信号的正确组合(表 6)并保持 ALE/PROG 引脚 10mS 的低电平脉冲宽度即可将 PEROM 阵列 (4k字节)和三个加密位整片擦除,代码阵列在片擦除操作中将任何非空单元写入"1",这步骤需再编程之前进行。
- •读片内签名字节: AT89LV51 单片机内有 3 个签名字节, 地址为 030H、031H 和 032H。用于声明该器件的厂商、型 号和编程电压。读签名字节的过程和单元 030H、031H 及 032H 的正常校验相仿,只需将 P3.6 和 P3.7 保持低电平,返回值 意义如下:
  - (030H) =1EH 声明产品由 ATMEL 公司制造。
  - (031H) =61H 声明为 AT89LV51 单片机。
  - (032H) =FFH 声明为 12V 编程电压。
  - (032H) =05H 声明为 5V 编程电压。

#### •编程接口:

采用控制信号的正确组合可对 Flash 闪速存储阵列中的每一代码字节进行写入和存储器的整片擦除,写操作周期是自 身定时的, 初始化后它将自动定时到操作完成。

#### Flash编程和校验特性

 $T_A = 0$ °C to 70°C,  $V_{CC} = 5.0 \pm 10$ %

| 符号                               | 参数            | 最小值                 | 最大值                 | 单位  |
|----------------------------------|---------------|---------------------|---------------------|-----|
| V <sub>PP</sub> <sup>(1)</sup>   | 编程电压          | 11.5                | 12.5                | ٧   |
| I <sub>PP</sub> <sup>(1)</sup>   | 编程电流          |                     | 1.0                 | mA  |
| 1/t <sub>CLCL</sub>              | 时钟频率          | 3                   | 24                  | MHz |
| t <sub>AVGL</sub>                | 建立地址到PROG变低   | 48t <sub>CLCL</sub> |                     |     |
| t <sub>GHAX</sub>                | PROG变低后地址保持不变 | 48t <sub>CLCL</sub> |                     |     |
| t <sub>DVGL</sub>                | 建立数据到PROG变低   | 48t <sub>CLCL</sub> |                     |     |
| t <sub>GHDX</sub>                | PROG变低后数据保持不变 | 48t <sub>CLCL</sub> |                     |     |
| t <sub>EHSH</sub>                | ENABLE变高到Vpp  | 48t <sub>CLCL</sub> |                     |     |
| t <sub>SHGL</sub>                | 加Vpp到PROG变低   | 10                  |                     | μs  |
| t <sub>GHSL</sub> <sup>(1)</sup> | PROG后保持Vpp    | 10                  |                     | μs  |
| t <sub>GLGH</sub>                | PROG宽度        | 1                   | 110                 | μs  |
| t <sub>AVQV</sub>                | 地址到数据有效       |                     | 48t <sub>CLCL</sub> |     |
| t <sub>ELQV</sub>                | ENABLE低到数据有效  |                     | 48t <sub>CLCL</sub> |     |
| t <sub>EHQZ</sub>                | ENABLE后数据浮空   | 0                   | 48t <sub>CLCL</sub> |     |
| t <sub>GHBL</sub>                | PROG变高到BUSY变低 |                     | 1.0                 | μs  |
| t <sub>wc</sub>                  | 字节写入周期        |                     | 2.0                 | ms  |

注: 仅用于12V编程模式



#### · AT89LV51 的极限参数:

#### 极限参数

| 工作温度   |                  |
|--------|------------------|
| 储藏温度   | 65°C to +150°C   |
| 任一引脚对均 | 也电压1.0V to +7.0V |
| 最高工作电压 | V9.6             |
| 直流输出电流 | 15.0 mA          |

#### • 直流特性:

### **DC Characteristics**

 $T_A$  = -40°C to 85°C,  $V_{CC}$  = 2.7V to 6.0V (unless otherwise noted)

| Symbol           | Parameter                                       | Condition                                             | Min                       | Max                       | Units |
|------------------|-------------------------------------------------|-------------------------------------------------------|---------------------------|---------------------------|-------|
| V <sub>IL</sub>  | Input Low Voltage                               | (Except EA)                                           | -0.5                      | 0.2 V <sub>CC</sub> - 0.1 | ٧     |
| V <sub>IL1</sub> | Input Low Voltage (EA)                          |                                                       | -0.5                      | 0.2 V <sub>CC</sub> - 0.3 | ٧     |
| V <sub>IH</sub>  | Input High Voltage                              | (Except XTAL1, RST)                                   | 0.2 V <sub>CC</sub> + 0.9 | V <sub>CC</sub> + 0.5     | ٧     |
| V <sub>IH1</sub> | Input High Voltage                              | (XTAL1, RST)                                          | 0.7 V <sub>CC</sub>       | V <sub>CC</sub> + 0.5     | V     |
| V <sub>OL</sub>  | Output Low Voltage (1) (Ports 1,2,3)            | I <sub>OL</sub> = 1.6 mA                              |                           | 0.45                      | ٧     |
| V <sub>OL1</sub> | Output Low Voltage (1)<br>(Port 0, ALE, PSEN)   | I <sub>OL</sub> = 3.2 mA                              |                           | 0.45                      | ٧     |
| V <sub>OH</sub>  | Output High Voltage                             | $I_{OH} = -60 \mu A, V_{CC} = 5V \pm 10\%$            | 2.4                       |                           | ٧     |
|                  | (Ports 1,2,3, ALE, PSEN)                        | I <sub>OH</sub> = -20 μA                              | 0.75 V <sub>CC</sub>      |                           | V     |
|                  |                                                 | I <sub>OH</sub> = -10 μA                              | 0.9 V <sub>CC</sub>       |                           | V     |
| V <sub>OH1</sub> | Output High Voltage                             | I <sub>OH</sub> = -800 μA, V <sub>CC</sub> = 5V ± 10% | 2.4                       |                           | ٧     |
| (                | (Port 0 in External Bus Mode)                   | I <sub>OH</sub> = -300 μA                             | 0.75 V <sub>CC</sub>      |                           | ٧     |
|                  |                                                 | I <sub>OH</sub> = -80 μA                              | 0.9 V <sub>CC</sub>       |                           | V     |
| I <sub>IL</sub>  | Logical 0 Input Current<br>(Ports 1,2,3)        | V <sub>IN</sub> = 0.45V                               |                           | -50                       | μА    |
| I <sub>TL</sub>  | Logical 1 to 0 Transition Current (Ports 1,2,3) | V <sub>IN</sub> = 2V                                  |                           | -650                      | μА    |
| ILI              | Input Leakage Current<br>(Port 0, EA)           | 0.45 < V <sub>IN</sub> < V <sub>CC</sub>              |                           | ±10                       | μА    |
| RRST             | Reset Pulldown Resistor                         |                                                       | 50                        | 300                       | ΚΩ    |
| C <sub>IO</sub>  | Pin Capacitance                                 | Test Freq. = 1 MHz, T <sub>A</sub> = 25°C             |                           | 10                        | pF    |
| Icc              | Power Supply Current                            | Active Mode, 12 MHz, V <sub>CC</sub> = 6V/3V          |                           | 20/5.5                    | mA    |
|                  |                                                 | Idle Mode, 12 MHz, V <sub>CC</sub> = 6V/3V            |                           | 5/1                       | mA    |
|                  | Power Down Mode (2)                             | V <sub>CC</sub> = 6V                                  |                           | 100                       | μА    |
|                  |                                                 | V <sub>CC</sub> = 3V                                  |                           | 20                        | μА    |

Notes: 1. Under steady state (non-transient) conditions, IOL

must be externally limited as follows: Maximum I<sub>OL</sub> per port pin: 10 mA Maximum I<sub>OL</sub> per 8-bit port:

Port 0: 26 mA Ports 1, 2, 3: 15 mA Maximum total IOL for all output pins: 71mA If  $I_{OL}$  exceeds the test condition,  $V_{OL}$  may exceed the related specification. Pins are not guaranteed to sink current greater than the listed test conditions.

2. Minimum V<sub>CC</sub> for Power Down is 2V.



• 交流特性:

# **AC Characteristics**

Under operating conditions, load capacitance for Port 0, ALE/ $\overline{PROG}$ , and  $\overline{PSEN}$  = 100 pF; load capacitance for all other outputs = 80 pF.

# **External Program and Data Memory Characteristics**

| Symbol              | Parameter                          | 12 MHz | Oscillator | Variable                | Units                   |     |
|---------------------|------------------------------------|--------|------------|-------------------------|-------------------------|-----|
|                     |                                    | Min    | Max        | Min                     | Max                     | 1   |
| 1/t <sub>CLCL</sub> | Oscillator Frequency               |        |            | 0                       | 12                      | MHz |
| tunu                | ALE Pulse Width                    | 127    |            | 2t <sub>CLCL</sub> -40  |                         | ns  |
| t <sub>AVLL</sub>   | Address Valid to ALE Low           | 43     |            | t <sub>CLCL</sub> -40   |                         | ns  |
| t <sub>LLAX</sub>   | Address Hold After ALE Low         | 48     |            | t <sub>CLCL</sub> -35   |                         | ns  |
| t <sub>LLIV</sub>   | ALE Low to Valid Instruction In    |        | 233        |                         | 4t <sub>CLCL</sub> -100 | ns  |
| t <sub>LLPL</sub>   | ALE Low to PSEN Low                | 43     |            | t <sub>CLCL</sub> -40   |                         | ns  |
| t <sub>PLPH</sub>   | PSEN Pulse Width                   | 205    |            | 3t <sub>CLCL</sub> -45  |                         | ns  |
| t <sub>PLIV</sub>   | PSEN Low to Valid Instruction In   |        | 145        |                         | 3t <sub>CLCL</sub> -105 | ns  |
| t <sub>PXIX</sub>   | Input Instruction Hold After PSEN  | 0      |            | 0                       |                         | ns  |
| t <sub>PXIZ</sub>   | Input Instruction Float After PSEN |        | 59         |                         | t <sub>CLCL</sub> -25   | ns  |
| t <sub>PXAV</sub>   | PSEN to Address Valid              | 75     |            | t <sub>CLCL</sub> -8    |                         | ns  |
| t <sub>AVIV</sub>   | Address to Valid Instruction In    |        | 312        |                         | 5t <sub>CLCL</sub> -105 | ns  |
| t <sub>PLAZ</sub>   | PSEN Low to Address Float          |        | 10         |                         | 10                      | ns  |
| t <sub>RLRH</sub>   | RD Pulse Width                     | 400    |            | 6t <sub>CLCL</sub> -100 |                         | ns  |
| t <sub>WLWH</sub>   | WR Pulse Width                     | 400    |            | 6t <sub>CLCL</sub> -100 |                         | ns  |
| t <sub>RLDV</sub>   | RD Low to Valid Data In            |        | 252        |                         | 5t <sub>CLCL</sub> -165 | ns  |
| t <sub>RHDX</sub>   | Data Hold After RD                 | 0      |            | 0                       |                         | ns  |
| t <sub>RHDZ</sub>   | Data Float After RD                |        | 97         |                         | 2t <sub>CLCL</sub> -70  | ns  |
| t <sub>LLDV</sub>   | ALE Low to Valid Data In           |        | 517        |                         | 8t <sub>CLCL</sub> -150 | ns  |
| t <sub>AVDV</sub>   | Address to Valid Data In           |        | 585        |                         | 9t <sub>CLCL</sub> -165 | ns  |
| t <sub>LLWL</sub>   | ALE Low to RD or WR Low            | 200    | 300        | 3t <sub>CLCL</sub> -50  | 3t <sub>CLCL</sub> +50  | ns  |
| t <sub>AVWL</sub>   | Address to RD or WR Low            | 203    |            | 4t <sub>CLCL</sub> -130 |                         | ns  |
| t <sub>QVWX</sub>   | Data Valid to WR Transition        | 23     |            | t <sub>CLCL</sub> -60   |                         | ns  |
| tavwn               | Data Valid to WR High              | 433    |            | 7t <sub>CLCL</sub> -150 |                         | ns  |
| twhax               | Data Hold After WR                 | 33     |            | t <sub>CLCL</sub> -50   |                         | ns  |
| t <sub>RLAZ</sub>   | RD Low to Address Float            |        | 0          |                         | 0                       | ns  |
| t <sub>WHLH</sub>   | RD or WR High to ALE High          | 43     | 123        | t <sub>CLCL</sub> -40   | t <sub>CLCL</sub> +40   | ns  |



#### 外部程序存储器读周期



#### 外部数据存储器读周期





# 外部数据存储器写时序



# 外部时钟驱动波形



# 外部时钟驱动特性

| Symbol              | Parameter            | Min  | Max | Units |
|---------------------|----------------------|------|-----|-------|
| 1/t <sub>CLCL</sub> | Oscillator Frequency | 0    | 12  | MHz   |
| t <sub>CLCL</sub>   | Clock Period         | 83.3 |     | ns    |
| t <sub>CHCX</sub>   | High Time            | 20   |     | ns    |
| t <sub>CLCX</sub>   | Low Time             | 20   |     | ns    |
| t <sub>CLCH</sub>   | Rise Time            |      | 20  | ns    |
| t <sub>CHCL</sub>   | Fall Time            |      | 20  | ns    |



串行口时序,移位寄存器测试条件

(V<sub>CC</sub> = 2.7V to 6V; Load Capacitance = 80 pF)

| Symbol            | Parameter                                | 12 MHz Osc |     | Variable                 | Units                    |    |
|-------------------|------------------------------------------|------------|-----|--------------------------|--------------------------|----|
|                   |                                          | Min        | Max | Min                      | Max                      |    |
| t <sub>XLXL</sub> | Serial Port Clock Cycle Time             | 1.0        |     | 12t <sub>CLCL</sub>      |                          | μs |
| t <sub>QVXH</sub> | Output Data Setup to Clock Rising Edge   | 700        |     | 10t <sub>CLCL</sub> -133 |                          | ns |
| t <sub>XHQX</sub> | Output Data Hold After Clock Rising Edge | 50         |     | 2t <sub>CLCL</sub> -117  |                          | ns |
| t <sub>XHDX</sub> | Input Data Hold After Clock Rising Edge  | 0          |     | 0                        |                          | ns |
| t <sub>XHDV</sub> | Clock Rising Edge to Input Data Valid    |            | 700 |                          | 10t <sub>CLCL</sub> -133 | ns |

#### 移位寄存器时序波形



#### AC 输入/输出测试波形



Note: 1. AC inputs during testing are driven at 2.4V for a logic "1" and 0.45V for a logic "0". Timing measurements are made at 2.0V for a logic "1" and 0.8V for a logic "0".

#### 浮空波形



Note: 1. For timing purposes, a port pin is no longer floating when a 100 mV change from load voltage occurs. A port pin begins to float when a 100 mV change from the loaded V<sub>OH</sub>/V<sub>OL</sub> level occurs.



#### AT89LV51



# AT89LV51



# AT89LV51 TYPICAL ICC vs. VOLTAGE- POWER DOWN (85°C)



注: 1.XTAL1接地掉电时Icc

2.加密位编程时







# 产品型号及序号资料

| Speed<br>(MHz) | Power Supply | Ordering Code                                   | Package            | Operation Range                 |
|----------------|--------------|-------------------------------------------------|--------------------|---------------------------------|
| 12             | 2.7V to 6V   | AT89LV51-12AC<br>AT89LV51-12JC<br>AT89LV51-12PC | 44A<br>44J<br>40P6 | Commercial<br>(0° C to 70° C)   |
| 12             | 2.7V to 6V   | AT89LV51-12AI<br>AT89LV51-12JI<br>AT89LV51-12PI | 44A<br>44J<br>40P6 | Industrial<br>(-40° C to 85° C) |

| Package Type |                                                          |
|--------------|----------------------------------------------------------|
| 44A          | 44 Lead, Thin Plastic Gull Wing Quad Flatpack (TQFP)     |
| 44J          | 44 Lead, Plastic J-Leaded Chip Carrier (PLCC)            |
| 40P6         | 40 Lead, 0.600" Wide, Plastic Dull Inline Package (PDIP) |