# Lab 3 实验报告

## 实验过程及截图

### 阶段—

### 1. 增加维度

修改如下:

### 2. 增加并行判断

需要知道是否hit,并且知道hit的是哪一个。

组合逻辑中通过for循环的方式——查找是否命中,综合后会生成一个并行判断的语句。

```
1 reg cache_hit = 0;
    reg [WAY_CNT - 1:0] way_addr = 0;
 3
 4
   // old
                                   // 判断 输入的address 是否在 cache 中命中
   always @ (*) begin
        if(valid[set_addr] && cache_tags[set_addr] == tag_addr) // 如果 cache line有效, 并
    且tag与输入地址中的tag相等,则命中
 7
            cache_hit = 1'b1;
 8
        else
 9
            cache_hit = 1'b0;
10
    end
11
12
    // new
13
    always @ * // cache_hit & way_addr
14
    begin
15
        cache_hit = 0;
16
        for (integer i = 0; i < WAY_SIZE; i++)</pre>
17
        begin
18
            if (valid[set_addr][i] && cache_tags[set_addr][i] == tag_addr)
19
            begin
20
                cache_hit = 1;
21
                way_addr = set_addr;
22
            end
23
        end
24
    end
```

#### 3. FIFO

设寄存器: reg [WAY\_ADDR\_LEN - 1:0] fifo\_head[SET\_SIZE]

从而为每个set维护一个游标,初始值化为零。

每次需要换出这个块之后,对应SET的游标加一,从而下次优先换后面的块,这样循环前进,可以实现FIFO。

具体实现过程中只需要对每个状态内的语句均添加way\_addr维度,并且换出块前加入 mem\_rd\_way\_addr <= fifo\_head[set\_addr] 将参数传递到SWAP\_IN\_OK状态中。

#### 截图:



最终变为-1,仿真成功。

#### 4. LRU

加入变量 reg [way\_Cnt-1:0] lru [SET\_SIZE]; 为每个set中对应的位记录bit值从而实现伪LRU算法。在组合逻辑中加入统计0的个数和第一个不为0的bit的代码,如下:

```
// 寻找最小为0的line, 并记录0的个数
1
2
        zero_count = 0;
        for (integer i = 0; i < WAY\_CNT; i++)
 3
4
        begin
            if (lru[set_addr][i] == 0)
            begin
6
 7
                out_sel = i;
8
                zero_count = zero_count + 1;
9
            end
10
        end
```

out\_sel即为换出块的选择, zero\_count为选择的set中为0的bit的个数。

其余类似FIFO,但是还要在IDLE状态并且命中时加入判断1的个数是否为WAY\_CNT-1的语句,如果为是,则需要将所有比特翻转,否则将当前读写位置bit置为1。

```
1  if (zero_count == 1 && lru[set_addr][way_addr] == 0)
2  for (integer i = 0; i < WAY_CNT; i++)
3     lru[set_addr] <= ~lru[set_addr];
4  else
5     lru[set_addr][way_addr] <= 1;</pre>
```

#### 截图



## 阶段二

将WbData中之前的DataCache注释掉,然后实例化一个新的cache,改动部分如下:

```
1
        // lab3: add cache
        wire rd_req, wr_req;
        assign rd_req = (load_type == `NOREGWRITE) ? 1'b0 : 1'b1;
 3
        assign wr_req = (write_en == 4'b0000) ? 1'b0 : 1'b1;
 4
 5
 6
        cache #(
             .LINE_ADDR_LEN (3),
 8
            .SET_ADDR_LEN (3),
9
            .TAG_ADDR_LEN (6),
10
            .WAY_CNT
                            (4)
        ) cache1 (
11
12
            .clk(clk),
13
            .rst(rst),
14
             .miss(miss),
```

同时,需要把reset信号从top模块引入WbData.v,把miss信号一直引出到hazard中,并且生成对应的流水线停顿信号。

```
1 // hazard.v
 2
              if (miss)
 3
                   begin
                        flushF <= 0;
 4
 5
                        flushD <= 0;
 6
                        flushE <= 0;
 7
                        flushM <= 0;
                        flushw <= 0;
 8
 9
                        bubbleF <= 1;</pre>
10
                        bubbleD <= 1;</pre>
                        bubbleE <= 1;</pre>
11
12
                        bubbleM <= 1;</pre>
                        bubblew <= 1;</pre>
13
14
                   end
```

源代码中并未对阶段二创建两个工程,故如果想测试需要使用阶段一中对应的实现方式文件cache.sv进行替换。

### **DEBUG**

bug 1:

```
1  // WbData.v 上方代码块中Line 37 access_ff -> access; miss_ff -> miss
2  if (access && !bubble_ff)
3   if (miss)
4   miss_count <= miss_count + 1;
5  else
6  hit_count <= hit_count + 1;</pre>
```

#### 截图

快速排序



#### 矩阵相乘



# 结果分析

## 电路面积分析

固定SET\_LEN = 3, TAG\_LEN = 6

|      | 组相联度 | LUT                   | FF                    | BRAM             | 10                 |
|------|------|-----------------------|-----------------------|------------------|--------------------|
| FIFO | 2    | <b>2007</b> (3.17%)   | <b>5175</b> (4.08%)   | <b>4</b> (2.96%) | <b>81</b> (38.57%) |
|      | 4    | <b>4464</b> (7.04%)   | <b>9419</b> (7.43%)   | <b>4</b> (2.96%) | <b>81</b> (38.57%) |
|      | 8    | <b>7430</b> (11.72%)  | <b>17877</b> (14.10%) | <b>4</b> (2.96%) | <b>81</b> (38.57%) |
|      | 16   | <b>12690</b> (20.02%) | <b>34784</b> (27.43%) | <b>4</b> (2.96%) | <b>81</b> (38.57%) |
| LRU  | 2    | <b>2139</b> (3.37%)   | <b>5188</b> (4.09%)   | <b>4</b> (2.96%) | <b>81</b> (38.57%) |
|      | 4    | <b>4170</b> (6.58%)   | <b>9427</b> (7.43%)   | <b>4</b> (2.96%) | <b>81</b> (38.57%) |
|      | 8    | <b>7632</b> (12.04%)  | <b>17934</b> (14.14%) | <b>4</b> (2.96%) | <b>81</b> (38.57%) |
|      | 16   | <b>13180</b> (20.79%) | <b>34928</b> (27.55%) | <b>4</b> (2.96%) | <b>81</b> (38.57%) |

可以发现,电路面积与组相联度成正比关系,且FIFO和LRU算法使用资源的规模类似,LRU要稍微略大一点点,区别并不大。

#### 固定组相联度为4,有:

Bram和IO与上方一致,在此不列出了。

|      | SET_LEN | TAG_LEN | LUT  | FF    |
|------|---------|---------|------|-------|
| FIFO | 2       | 7       | 4066 | 5193  |
|      | 3       | 6       | 4464 | 9149  |
|      | 4       | 5       | 7726 | 17819 |
| LRU  | 2       | 7       | 3992 | 5203  |
|      | 3       | 6       | 4170 | 9427  |
|      | 4       | 5       | 7911 | 17853 |

可以看出,在固定总场不变时,FF资源使用量和SET\_LEN成正比,和TAG\_LEN成反比。LUT使用量在SET\_LEN较小时看不出正比关系,但是在较大时也与SET\_LEN成正比趋势。

## 缺失率分析

### 快速排序

左侧为FIFO,右侧为LRU

| 组相联度 | 数据大小 | 命中次数        | 缺失次数      | 缺失率           |
|------|------|-------------|-----------|---------------|
| 2    | 256  | 6216 / 6222 | 172 / 167 | 2.69% / 2.61% |
| 4    | 256  | 6304 / 6288 | 85 / 101  | 1.33% / 1.58% |
| 8    | 256  | 6347 / 6347 | 42 / 42   | 0.66% / 0.66% |
| 16   | 256  | 6347 / 6347 | 42 / 42   | 0.66% / 0.66% |

FIFO和LRU表现类似,在组相联度为8以下之后,数据缺失率变化不明显,所以我认为取8的性价比较高。

### 矩阵相乘

| 组相联度 | 数据大小 | 命中次数        | 缺失次数        | 缺失率             |
|------|------|-------------|-------------|-----------------|
| 2    | 16   | 3840 / 4010 | 4864 / 4694 | 55.9% / 46.1%   |
| 4    | 16   | 6965 / 7050 | 1739 / 1654 | 19.98% / 19.00% |
| 8    | 16   | 8558 / 8560 | 146 / 144   | 1.67% / 1.65%   |
| 16   | 16   | 8608 / 8608 | 96 / 96     | 1.10% / 1.10%   |

和上面类似,在组相联度8-16的优化远远不如4-8的优化,故我认为在这组中还是取8更好。

## 总结

由缺失率的分析可以看出,将组相联度控制在8可以使得优化最有效,而SET\_LEN和TAG\_LEN在和一定(按照原来设定,为9)时,控制SET\_LEN=3, TAG\_LEN=6可以控制在LUT快速增长的起点,资源利用率较高。所以我认为对于我的测试,应当将组相联度控制在8附近,而在SET\_LEN和TAG\_LEN为9时,控制SET\_LEN=3, TAG\_LEN=6,可以有效利用资源。