

### Alternativ Themen

- digitale Filter (Butterworth, Chebyshev usw.)
- digitale Regelungstechnik, Reglerentwurf
- Leistungselektronik (PWM, H-Brücke, Schrittmotor)
- Funkmodule 433 MHz (Hamming Kodierungs usw.)
- Synchrondemodulation (Lichtschranke)
  - Gold-Code, Korrelation, Random-Codes...
- optisch unidirektionale Übertragung (Manchester Kodierung, Synchronisation usw.)
- Kommunikation mit PC, GUI mit FLTK



#### **Ports**

- ATmega32 Controller besitzt vier I/O Ports mit jeweils acht Pins
- Die Ports sind standardmäßig als digitale I/O Ports geschalten
- Auf jeden Portpin besteht voller Schreib-/Lesezugriff
- Die Portpins können sowohl als digitaler Eingang als auch als digitaler Ausgang geschaltet werden
- Jeder Portpins besitzt einen eigenen Treiber, welcher aber nur aktiv ist, wenn der zugehörige Pin als Ausgang konfiguriert ist
- Sollte ein Portpin als Eingang deklariert werden, so kann für diesen ein Pull-Up-Widerstand geschalten werden
- Alle Ports sind nach einem Reset als Eingang deklariert



## I/O Port Pins (1/2)

#### DDRx Register

 Deklariert ob Pins als Ausgang oder Eingang agieren

#### PORTx Register

- Schreibt Signale auf die Pins (DDRxn=1)
- Kann den Pull-UP einbzw. ausschalten (DDRxn=0)

#### PINx Register

 Hiermit kann das anliegende Signal der Pins ausgelesen weden





# I/O Port Pins (2/2)

| DDRxn | PORTxn | PUD (in<br>SFIOR ) | I/O    | Pull-up | Comment                                     |
|-------|--------|--------------------|--------|---------|---------------------------------------------|
| 0     | 0      | X                  | Input  | No      | Tri-state (Hi-Z)                            |
| 0     | 1      | 0                  | Input  | Jes     | Pxn will source current if ext. Pulled low. |
| 0     | 1      | 1                  | Input  | No      | Tri-state (Hi-Z)                            |
| 1     | 0      | X                  | Output | No      | Output Low (Sink)                           |
| 1     | 1      | X                  | Output | No      | Output High (Source)                        |



# Register PORTA

| Bit           | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      | _     |
|---------------|--------|--------|--------|--------|--------|--------|--------|--------|-------|
|               | PORTA7 | PORTA6 | PORTA5 | PORTA4 | PORTA3 | PORTA2 | PORTA1 | PORTA0 | PORTA |
| Read/Write    | R/W    |       |
| Initial Value | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |       |
|               |        |        |        |        |        |        |        |        |       |
|               |        |        |        |        |        |        |        |        |       |
| Bit           | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |       |
|               | DDA7   | DDA6   | DDA5   | DDA4   | DDA3   | DDA2   | DDA1   | DDA0   | DDRA  |
| Read/Write    | R/W    |       |
| Initial Value | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |       |
|               |        |        |        |        |        |        |        |        |       |
|               |        |        |        |        |        |        |        |        |       |
| Bit           | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |       |
|               | PINA7  | PINA6  | PINA5  | PINA4  | PINA3  | PINA2  | PINA1  | PINA0  | PINA  |
| Read/Write    | R      | R      | R      | R      | R      | R      | R      | R      | l     |
| Initial Value | N/A    |       |



## Synchronisation PINxn

• Da ein externes Signal nicht synchron zum Controllertakt geschaltet sein muss, beträgt die Verzögerung bestenfalls 0,5 Takte, schlechtestenfalls 1,5 Takte (abhängig vom Zeitpunkt der Signaländerung relativ zum Takt).





## DC Characteristics

| Symbol | Parameter                  | Condition                                      | Min     | Max        |
|--------|----------------------------|------------------------------------------------|---------|------------|
| VIL    | Input Low<br>Voltage       | Vcc = 4,5-5,5V                                 | -0,5V   | 0,2 Vcc    |
| Vih    | Input High<br>Voltage      | Vcc = 4,5-5,5V                                 | 0,6 Vcc | Vcc + 0,5V |
| Vol    | Output Low<br>Voltage      | l <sub>oL</sub> = 20mA<br>V <sub>cc</sub> = 5V |         | 0,7V       |
| Vон    | Output High<br>Voltage     | loн = 20mA<br>Vcc = 5V                         | 4,2V    |            |
| Rpu    | I/O Pin Pullup<br>Resistor |                                                | 20kΩ    | 50kΩ       |

# Zusammenfassung I/O Ports



- Jeder Port Besitzt drei Register
  - DDRx (Data Direction Register)
  - PORTx (Port Data Register)
  - PINx (Pin Data Register)
- Mit dem zweiten Bit (PUD) des Special Function I/O Register (SFIOR) können alle Pull-Up-Widerstände deaktiviert werden.
- Reaktionszeit auf Eingehende Signale min. 0,5 Takte max. 1,5 Takte
- Max Strom je Port Pin ±40mA