| 実験項目         | 実験 B7 論理回路(順序回路)                         |
|--------------|------------------------------------------|
| 校名 科名 学年 番号  | 熊本高等専門学校 人間情報システム工学科 3 年 42 号            |
| 氏名           | 山口惺司                                     |
| 班名 回数        | 4 班 1 回目                                 |
| 実験年月日 建物 部屋名 | 2023年 11月 16日 木曜 天候 くもり<br>3号棟 1階 HI 演習室 |
| 共同実験者名       | 山内玲奈                                     |

# 1. 実験目的

順序回路の設計手順を習得し、組合せ回路との違いを理解する.

# 2. 実験原理

#### 2.1. パルス

## 1. パルススイッチ

人間の手によってパルス信号(図 1 参照)を作るときに用いる。パルススイッ チを押して放すと、スイッチを押しているだけの時間幅を持ったパルス信号が、 PULSER OUTPUTS 端子から出力される。 パルススイッチは P1、P2、P3 と 3 個(回

路) 用意されている. トグルスイッチとの出力信 号の 違いは, PULSER OUTPUTS にはチャターがな くスイッチ 出力にはそれがあることである.



図1 パルススイッチの出力

#### 2. パルス発生器

ロジックトレーナーには、繰り返しのパルス 信号を発生する回路 (pulse generator) がある. (図 2(a)参照). 繰り返しの周期 は、CLOCK RANGE と FINE のつまみで変えられ、CLOCK OUTPUTS から 出力が取り出せる. 図 2(b) は、そのパルス波形 を書き出したもので出力端子より幅  $\tau$ 、周期Tの パルス信号が連続的に出力されることを示している.



T (b) パルス波形

図2パルス発生器

## 2.2. JK フリップフロップ

JK フリップフロップ (図 3(a)参照) は,2 つのデータ入力 J,K をもち,その値に よって出力 Q の値がクロックに同期して変わる。R=0 にすると,J,K,C の値に関係 なく Q  $_{-}$  = 1 (Q=0) となる。図 3(b) において,n は現在の時刻,n+1 は 1 個のクロック パルス到来後の時刻を示している。したがって,出力 Q(n+1) はクロックパルスがきた 後の出力を示す。





(a) JK-FF 記号

図3 JKフリップフロップ

# 3. 実験内容

各回路を図の通りロジックトレーナーに実装し、動作を確認する. 波形の観測には、 出力数の関係からロジックアナライザを利用する.

## 3.1. JK フリップフロップの動作確認

J, K を SW1, SW2, C を PULSER OUTPUTS に, Q, Q  $\_$  を L1, L2 につなぎ, 図 3(b) の動作表を確かめる。また、パルススイッチを放したとき、パルスの立ち下がり時 に出力が変わることも確かめる。

## 3.2. 2 分周回路

分周回路とは、高い周波数のクロックを低周波のクロックに変換する回路である。 図 4 は周波数を半分にする 2 分周回路の例である。図 4 の回路を作り、C と Q の関係をロジックアナライザで確かめる。



図42分周回路

#### 3.3. 順序回路

フリップフロップと組合せ回路(ゲート回路)で作られた論理回路を順序回路と呼ぶ.ここでは簡単な順序回路について実験を行う.

#### 1. 同期式 8 進カウンタ

同期式回路は、各フリップフロップに与えられるクロックが共通しているところが特徴である。図5の同期式8進カウンタを作り、その動作を確かめる。

- (1) CLOCK, RESET はパルススイッチで,出力はランプで確認し,結果を表1に示す.
- (2) RESET はパルススイッチ, CLOCK はクロック発生器より,出力はロジックア ナライザ で確認し、タイムチャートを図6に書く.

※必ず 1 周期以上の動作を書くこと.



図5同期式8進カウンタ

| R | С | Q2 | Q1 | Q0 | Z |
|---|---|----|----|----|---|
| 0 | X | X  | X  | X  | X |
| 1 | Γ | 0  | 0  | 0  | 0 |
| 1 | L | 0  | 0  | 1  | 0 |
| 1 | L | 0  | 1  | 0  | 0 |
| 1 | L | 0  | 1  | 1  | 0 |
| 1 | L | 1  | 0  | 0  | 0 |
| 1 |   | 1  | 0  | 1  | 0 |
| 1 | L | 1  | 1  | 0  | 0 |
| 1 | L | 1  | 1  | 1  | 0 |
| 1 | Γ | 1  | 1  | 1  | 1 |
| 1 |   | 0  | 0  | 0  | 0 |

表1 同期式8進カウンタの真理値表



図6同期式8進カウンタのタイムチャート

#### 2. 4 ビットシフトレジスタ

シフトレジスタは、フリップフロップを従属接続することで作ることができる. その動作は、1クロックごとに各フリップフロップの内容が右もしくは左のフリップフロップへ移動する.外部からのデータは、基本的には一番左(または右) のフリップフロップへ入力するようにする.複雑な構造を持つシフトレジスタに は、外部からのデータを並列に各フリップフロップへ入力できたり、左、右のシ フト (移動) を選択できたりするものもある.

図7 に示された回路を作り、それがシフトレジスタとして働くことを確かめ る. 結果は図8 のタイミングチャートを参考にする. 入力はパルススイッチで 行い、入力のタイミング、長さを変化した時の各出力を確認する.

実験結果のタイムチャートを図9に示す。



図74ビット TK シフトレジスタ



図8動作確認のためのタイムチャート例



図94ビットシフトレジスタのタイムチャート

# 4. 考察

#### 4.1. 同期式8進カウンタ

タイムチャートを見ると、真理値表と同じ動作をしているため結果は正しいと言える。

#### 4.2. 4ビットシフトレジスタ

タイムチャートを見ると、動作確認例と結果が同じ動作をしているため、結果は正しいと言える。

## 5. 研究課題

同期式 6 進カウンタを設計し、その回路を作り、タイミングチャートを書いて確認 しなさい. 6 進カウンタの遷移を表した真理値表を作成し、カルノー図と論理式も導出すること.

回路を図10,タイムチャートを図11に示す。

また、真理値表を表 3, JK1, JK2, JK3 のカルノー図を表 4,5,6 に示す。



図10同期式6進カウンタ



図 11 同期式 6 進力ウンタのタイムチャート

表3同期式6進カウンタの真理値表

| R | С | Q2 | Q1 | Q0 | Q2' | Q1' | Q0' | JK1 | JK2 | JK3 |
|---|---|----|----|----|-----|-----|-----|-----|-----|-----|
| 0 | X | X  | X  | X  | X   | X   | X   | X   | X   | X   |
| 1 | Γ | X  | X  | X  | 0   | 0   | 0   | X   | X   | X   |
| 1 | L | 0  | 0  | 0  | 0   | 0   | 1   | 1   | 0   | 0   |
| 1 | L | 0  | 0  | 1  | 0   | 1   | 0   | 1   | 1   | 0   |
| 1 | L | 0  | 1  | 0  | 0   | 1   | 1   | 1   | 0   | 0   |
| 1 | L | 0  | 1  | 1  | 1   | 0   | 0   | 1   | 1   | 1   |
| 1 | L | 1  | 0  | 0  | 1   | 0   | 1   | 1   | 0   | 0   |
| 1 | Γ | 1  | 0  | 1  | 1   | 0   | 1   | 1   | 0   | 1   |
| 1 | L | 1  | 0  | 1  | 0   | 0   | 0   |     |     |     |

表 4 JK1 のカルノー図

| Q0 Q1<br>Q2 | 00 | 01 | 11 | 10 |
|-------------|----|----|----|----|
| 0           | 1  | 1  | 1  | 1  |
| 1           | 1  | X  | X  | 1  |

表 5 JK2 のカルノー図

| Q0 Q1<br>Q2 | 00 | 01 | 11 | 10 |
|-------------|----|----|----|----|
| 0           | 0  | 0  | 1  | 1  |
| 1           | 0  | X  | X  | 0  |

表 6 JK3 のカルノー図

| Q0 Q1<br>Q2 | 00 | 01 | 11 | 10 |
|-------------|----|----|----|----|
| 0           | 0  | 0  | 1  | 0  |
| 1           | 0  | X  | X  | 1  |

## 論理式:

JK1 = 1

JK2 = Q0Q2'

JK3 = Q0Q1 + Q0Q2 = Q0(Q1 + Q2)