# HI4 ハードウェア設計実験

# 第1回実験

実験者:HI4 45 号 山口惺司

共同実験者: HI4 46 号 吉田旺雅

提出日:2024/06/26

## 1. 目的

Quartus の基本操作を確認しながら、単純な組合せ回路を作成し、作成した回路をコンポーネントとして別の回路で階層的に利用する方法を習得する.

# 2. 実験内容

## 2.1. 課題 1

#### 2.1.1. 課題内容

「1つのスイッチの入力をそのまま1つのLEDに出力する」という回路を作成する.

#### 2.1.2. プログラム

作成した test プログラムを図1に示す.

```
1 library ieee;
2 use ieee.std_logic_1164.all;
3
4 entity test is
5 port(
6     sw_in : in std_logic;
7     led_out : out std_logic);
8 end test;
9
10 architecture rtl of test is
11 begin
12     led_out <= sw_in;
13 end rtl;</pre>
```

図 1 test.vhd プログラム

#### 2.1.3. ピン設定情報

test.vhd のピン設定情報を表1に示す.

| Node Name | Direction | Location |
|-----------|-----------|----------|
| sw_in     | Input     | PIN_W26  |
| led_out   | Output    | PIN_Y18  |

表 1 test.vhd ピン設定情報

#### 2.1.4. 結果

PIN\_W26 を入力用スイッチとして,PIN\_Y18 を出力用 LED として,利用した. スイッチを押すと,LED が光った.

#### 2.1.5. 考察

エンティティ宣言部分では入力モード型の変数 sw\_in, 出力モード型の変数 led\_out がそれぞれ 1bit で宣言されているため,二つの変数には 0 か 1 が入る.

スイッチを押すと sw\_in に 1 が入り,アーキテクチャ宣言にて led\_out に sw\_in の値が代入されることで led\_out に 1 が入り,LED が光ったと考えられる.

## 2.2. 課題 2

#### 2.2.1. 課題内容

2入力の論理積の結果を出力する回路 andgate.vhd を作成し実行せよ.

また,andgate.vhd で定義した andgate 回路をコンポーネントとして宣言し,実行する andtest.vhd を作成せよ.

#### 2.2.2. プログラム

作成した andgate.vhd プログラムを図 2, andtest.vhd プログラムを図 3 に示す.

図 2 andgate.vhd プログラム

```
library ieee;
     use ieee.std_logic_1164.all;
     entity andtest is
         port(
             sw_in1, sw_in2 : in std_logic_vector (1 downto 0);
             led_out1, led_out2 : out std_logic);
     end andtest;
     architecture rtl of andtest is
         component andgate
12
             port(
                 sw_in : in std_logic_vector (1 downto 0);
13
                 led_out : out std_logic);
         end component;
     begin
         and1: andgate port map (sw_in => sw_in1, led_out => led_out1);
         and2: andgate port map (sw_in => sw_in2, led_out => led_out2);
20
     end rtl;
```

図 3 andtest.vhd プログラム

### 2.2.3. ピン設定情報

andtest.vhd のピン設定情報を表 2 に示す.

Node Name Direction Location sw in1[0] PIN N23 Input sw in1[1] PIN G26 Input sw\_in2[0] Input PIN W26 sw in2[1] PIN P23 Input led out1 PIN\_AA20 Output led out2 PIN Y18 Output

表 2 andtest.vhd ピン設定情報

#### 2.2.4. 結果

andgate では 2 つのプッシュボタンを押すと LED が光った

andtest では 4 つのプッシュボタン,2 つの LED があり,任意の 2 つのプッシュボタンを押すと,任意の LED が光った.

表 2 のピン設定の場合だと,PIN\_G26 と PIN\_N23 のボタンを押すと PIN\_Y18 の LED が光り,PIN\_P23 と PIN\_W26 のボタンを押すと PIN\_AA20 の LED が光る.

#### 2.2.5. 考察

andgate では sw\_in: in std\_logic\_vector(1 downto 0);という文で sw\_in は 2bit の変数として宣言され sw in に二つの入力を割り当てることができるようになる.

実行結果を真理値表に表すと表3のようになる.

| sw_in(0) | sw_in(1) | led_out |
|----------|----------|---------|
| 0        | 0        | 0       |
| 0        | 1        | 0       |
| 1        | 0        | 0       |
| 1        | 1        | 1       |

表 3 andgate 実行結果の真理値表

led\_out <= (not sw\_in(0) and not sw\_in(1)); という文において,なぜ not がついているかというとプッシュボタンを押していない状態の時は'1',押しているときは'0' がそれぞれの sw\_in に入るため,not を入れることで AND ゲートの動作にしている.

andtest では andgate をコンポーネントとして宣言することで簡単に andgate を呼び出すことができる. そのため,同じプログラムを複数回呼び出すときにはコンポーネントとして宣言すると効率が良くなるということがわかる.

andgate によって sw\_in1(0)と sw\_in1(1)の論理積が計算され led\_out1 に代入,sw\_in2(0)と sw\_in2(1)の 論理積が計算され led\_out2 に代入されている.

#### 2.3. 応用課題

#### 2.3.1. 課題内容

課題で作成したプログラムを変更して動作が変わることを確認したり、ピン設定を変えることで入出力のデバイスが変更されることを確認したりして、VHDLの特徴をつかめ.

#### 2.3.2. プログラム

変更した課題 2.1 のプログラム test\_o.vhd を図 4,変更した課題 2.2 のプログラム andtest\_o.vhd を図 75 示す.

```
library ieee;
use ieee.std_logic_1164.all;

entity test_o is
port(
    sw_in1, sw_in2 : in std_logic;
    led_out1, led_out2 : out std_logic);
end test_o;

architecture rtl of test_o is
begin
    led_out1 <= sw_in1;
    led_out2 <= sw_in2;
end rtl;</pre>
```

図 6 test o.vhd プログラム

```
library ieee;
     use ieee.std_logic_1164.all;
     entity andtest o is
         port(
             sw_in1, sw_in2 : in std_logic_vector (1 downto 0);
             led out1, led_out2 : out std_logic);
     end andtest_o;
     architecture rtl of andtest_o is
         component andgate
11
             port(
12
                 sw_in : in std_logic_vector (1 downto 0);
13
                 led_out : out std_logic);
         end component;
15
     begin
17
         and1: andgate port map (sw_in => sw_in1, led_out => led_out1);
         and2: andgate port map (sw_in => sw_in2, led_out => led_out2);
     end rtl:
```

図 7 andtest\_o.vhd プログラム

#### 2.3.3. ピン設定情報

test\_o.vhd のピン設定情報を表 4, andtest\_o.vhd のピン設定情報を表 5 に示す.

## 表 4 test\_o.vhd のピン設定情報

| Node Name | Direction | Location |
|-----------|-----------|----------|
| sw_in1    | Input     | PIN_G26  |
| sw_in2    | Input     | PIN_N23  |
| led_out1  | Output    | PIN_AA20 |
| led_out2  | Output    | PIN_Y18  |

#### 表 5 andtest\_o.vhd のピン設定情報

| Node Name | Direction | Location |
|-----------|-----------|----------|
| sw_in1[0] | Input     | PIN_N23  |
| sw_in1[1] | Input     | PIN_G26  |
| sw_in2[0] | Input     | PIN_W26  |
| sw_in2[1] | Input     | PIN_P23  |
| led_out1  | Output    | PIN_AF22 |
| led_out2  | Output    | PIN_W19  |

#### 2.3.4. 結果

test\_o.vhd では PIN\_G26 のスイッチを押すと,PIN\_AA20 の LED が光り,PIN\_N23 のスイッチを押すと,PIN\_Y18 が光る.

andtest\_o.vhd では課題 2.2 と同じような動作をする.

#### 2.3.5. 考察

test\_o.vhd の test.vhd からの変更点として,入力と出力を 1 つずつ増やし,スイッチを押すと対応する LED が光るようになっている.

andtest\_o.vhd の andtest.vhd からの変更点として,ピン設定を変更している.

ピン設定を変更しても正しく動作した.

# 3. 感想

慣れない言語でエラーが出ることもあったが,正しく動作し,仕組みを理解することができた.

プログラムの書き方やピンの設定の仕方,装置に実装するまでの全体の流れをつかむことができたため,今後の実験に活かすことができるだろう.

# 4. 参考文献

ALTERA DE2 User Manual