# **Preparation Lab3**

# Advanced CPU architecture and hardware accelerators lab

## Prepared by: Yarin Oziel, Itay Kandil

#### הקדמה

VHDL בשפת תיאור הומרה Multicycle-MIPS במעבדה זו נלמד לבנות מעבד ע"י הארכיטקטורה הבאה:



# **Control Unit**

Signals Legend: Control, Status, Data to/from Test bench





#### כניסות ומוצאים של המערכת:

- RAM אות כניסה בוכחי של ה:Data\_in\_mem אות כניסה אות כניסה
  - אות כניסה המזין את התוכנית: Data\_in\_prog
  - 1-ס ל-0 פעולות סינכרוניות מתבצעות בעליית השעון מ-0 ל-1
  - אפס את כניסות המערכת בפעולה א-סינכרונית כאשר 1 מאפס את כניסות המערכת בפעולה א-סינכרונית כאשר 1 ∙
    - 1 מאפשר שימוש במודול כאשר :ena קו בקרה
    - RAM אות כניסה הכותב ל Data out mem אות מוצא
      - אות בקרה done: האומר למערכת שהתוכנית הסתיימה

. OPCODE המסבירה את הפקודות הנתמכות במעבד ואת ה ISA בעמוד הבא: טבלה של



| Instruction<br>Format | Decimal<br>value | OPC  | Instruction          | Explanation                             | N | Z | С |
|-----------------------|------------------|------|----------------------|-----------------------------------------|---|---|---|
| R-Type                | 0                | 0000 | add ra,rb,rc         | R[ra]<=R[rb]+R[rc]                      | * | * | * |
|                       |                  |      | nop                  | R[0]<=R[0]+R[0] (emulated instruction)  | * | * | * |
|                       | 1                | 0001 | sub ra,rb,rc         | $R[ra] \le R[rb] - R[rc]$               | * | * | * |
|                       | 2                | 0010 | and ra,rb,rc         | $R[ra] \le R[rb]$ and $R[rc]$           | * | * | - |
|                       | 3                | 0011 | or ra,rb,rc          | R[ra]<=R[rb] or R[rc]                   | * | * | - |
|                       | 4                | 0100 | xor ra,rb,rc         | R[ra]<=R[rb] xor R[rc]                  | * | * | - |
|                       | 5                | 0101 | unused               |                                         |   |   |   |
|                       | 6                | 0110 | unused               |                                         |   |   |   |
| J-Type                | 7                | 0111 | jmp offset_addr      | PC<=PC+1+offset_addr                    | - | - | - |
|                       | 8                | 1000 | jc /jhs offset_addr  | If(Cflag==1) PC<=PC+1+offset_addr       | - | - | - |
|                       | 9                | 1001 | jnc /jlo offset_addr | If(Cflag==0) PC<=PC+1+offset_addr       | - | - | - |
|                       | 10               | 1010 | unused               |                                         |   |   |   |
|                       | 11               | 1011 | unused               |                                         |   |   |   |
| I-Type                | 12               | 1100 | mov ra,imm           | R[ra]<=imm                              | - | - | - |
|                       | 13               | 1101 | ld ra,imm(rb)        | $R[ra] \le M[imm+R[rb]]$                | - | - | - |
|                       | 14               | 1110 | st ra,imm(rb)        | $M[imm+R[rb]] \le R[ra]$                | - | - | - |
|                       | 15               | 1111 | done                 | Signals the TB to read the DTCM content | - | - | - |

Note: \* The status flag bit is affected , - The status flag bit is not affected

של המודום ביחד עם סימולציות ב פירוט של המודולים ביחד עם סימולציות ב בעמודים בעמודים בעמולציות מסוג בעורפות בתיקיית DOC עקב גודל רב.

## מודול Control

מודול זה מתפקד בתור ה"מוח" האחראי להחלפת המצבים תוך כדי שימוש במצב הנוכחי של המערכת ודגלי הסטטוס אותם הוא מקבל מיחידת Datapath.

המערכת מוגדרת בתור מערכת סינכרונית אשר מריצה תהליכים בעליית השעון.

כאשר enable מוגדר גבוה ו reset מוגדר נמוך המערכת תפעל לפי ה enable כאשר

#### סימולציה

נבדוק את תקינות המודול לפי כל המקרים האפשריים בכניסת דגלי סטטוס שונים ומצבים שונים של המערכת. בדקנו את כל הפונקציונליות במערכת ז"א: מעבר תקין בין מצב למצב בהתאם לסוג הפעולה (RTYPE,ITYPE).

:WAVE סימולציה מסוג

#### Waveform 10us (Binary Radix):



## מודול Datapath

מודול זה מתפקד בתור מערכת הגישור בן תתי המודולים השונים. תפקידה הראשוני הוא לקבל את הפקודה מה מודול זה מתפקד בתור מערכת הגישור בן תתי המודולים אשר נשלחים אל ה control ומכוונים את "כיוון program\_mem . FSM .

בכל מחזור שעון , כתלות בסיגנלי הבקרה המתקבלים מן ה control, ( וגם בצורה אסינכרונית עבור סיגנל ה בכל מחזור שעון , כתלות בסיגנלי הבקרה המתקבלים מן הלווין זרימת מידע - אל ומתוך תתי המודולים כדי לבצע חישובים ופעולות התואמות את המצב הנוכחי בfsm .

(add על פני מספר מחזורי שעון (ביצוע פעולת מdatapath לשם המחשה נציג דוגמא של פעולת

- programMem מקבל את הפקודה הנוכחית datapath מקבל הפקודה מוכחית
- rc את תחולת rf מפרש את מפרש את דגל ה add מפרש את הפקודה ומעלה את דגל מחלץ מן ה tf מפרש את הפקודה ומעלה את דגל ה
- reg-c ב rb ו rc ושומר את תוצאות היבור rb את תחולת rf את מן ה datapath מחלץ מן ה datapath מחלץ מן ה
  - ra שומר את תוצאות החיבור בתוך datapath .4

#### סימולציה

נבדוק את תקינות המודול לפי כמה מקרי קצה, הכנסנו דגלי בקרה כך שהסטטוסים ישתנו.

:WAVE סימולציה מסוג

## Waveform 10us (Binary Radix):



## Top מודול

מודול זה מתפקד בתור מעטפת וגישור עבור המודולים ונותנת ממשק לכניסות ומוצאי המערכת. המערכת מוגדרת בתור מערכת סינכרונית אשר מריצה תהליכים בעליית השעון.

כאשר enable מוגדר גבוה ו reset מוגדר נמוך המערכת תקבל תוכנית כתובה ב reset מוגדר גבוה ו enable כאשר ורשימת זכרון המדמה את המצב הנוכחי של ה RAM, מבצעת את התוכנית וכותבת את הערך הנוכחי של הזיכרון לקובץ.

#### סימולציה

נבדוק את תקינות המודול לפי פלט תקין בכתיבה ל RAM.

תחילה הטסט מכניס את ה RAM והתוכנית לזכרון המערכת, לאחר מכן מריצה את הפקודות באופן סיריאלי ולבסוף כותבת את הערך הנוכחי של הזיכרון ל RAM.

:WAVE סימולציה מסוג

## Waveform 10us (Binary Radix):

