

# طراحی سیستمهای دیجیتال برنامهپذیر نیمسال دوم ۱۳۹۸–۱۳۹۷ پروژه نهایی – فاز اول



#### تحویل در روز جمعه مورخ ۹۸/۰۱/۳۰ ساعت ۲۳:۵۵ از طریق سایت درس

#### نکاتی در رابطه با پروژه درس

هدف از تعریف پروژه آشنایی دانشجویان با کاربرد FPGA در پیاده سازی شبکه های عصبی و یادگیری عمیق است. شبکه های عصبی در سیستم های تشخیص متن، پردازش زبان طبیعی، تشخیص صدا و تصویر کاربردهای گسترده ای دارند. در فاز اول پروژه دانشجویان باید مدارهایی که در طراحی شبکه ی عصبی جهت طبقه بندی پردازش متن کاربرد دارند را ییاده سازی نمایند.

- در هر یک از ماژولها سعی کنید مدار را به صورت کاملا ترکیبی (موازی و بدون نیاز به کلاک) طراحی نمایید.
  - درصورتی که به صورت سریالی طراحی شده است، نیاز است تا یک مدار کنترل کننده برای آن طراحی شود.
- برای هر یک از مدارهای طراحی شده، فایل هایی با نام input.txt و input.txt داده خواهد شد. یک فایل محیط آزمون (test bench) طراحی نمایید که اطلاعات ورودی را از فایل input.txt بخواند و نتایج شبیه سازی را در فایلی با نام output.txt بنویسد. جهت مقایسه می توانید نتایج را با فایل golden.txt مقایسه کنید.

نحوه ی تحویل به صورت غیر حضوری و از طریق سامانه درس خواهد بود. یک گزارش ۲ الی ۳ صفحه ای در رابطه با نحوی پیاده سازی، گزارش منابع استفاده شده و شماتیک مدار پس از سنتز نوشته و همراه با فایل های مدارهای طراحی شده در موعد مقرر ارسال نمایید.

چنانچه ابهامی در زمینه پروژه دارید، می توانید اشکالات خود را از طریق پست الکترونیکی زیر با موضوع DA.2019 رفع نمایید.

ali.mohammadpour@aut.ac.ir

محمدپور موفق و پیروز باشید!



## طراحی سیستمهای دیجیتال برنامهپذیر نیمسال دوم ۱۳۹۸–۱۳۹۷ پروژه نهایی – فاز اول



### تحویل در روز جمعه مورخ ۹۸/۰۱/۳۰ ساعت ۲۳:۵۵ از طریق سایت درس

ماژول ۰) یک فایل Package بسازید و انواع دادههایی که در طراحی مورد استفاده قرار خواهد گرفت را شناسایی کرده و در آن تعریف نمایید. سپس برای طراحی سایر قسمتها استفاده کنید.

ماژول ۱) با استفاده از IP Core های موجود در ابزار Xilinx Vivado مداری طراحی نمایید که عدد ممیز ثابت ۱۶ بیتی x را به عنوان ورودی گرفته و حاصل  $y = \tanh(x)$  را به صورت عدد ممیز ثابت ۱۶ بیتی به دست آورد. با مراجعه به فایل راهنمای CORDIC IP Core و مطالعه ی آن نوع داده و محدودیت بازه ها را در نظر بگیرید.

$$X[15:0]$$
  $Y = tanh(X)$   $Y[15:0]$ 

Y = tanh(X) شکل ۱: مدار

ماژول T) با استفاده از مدار طراحی شده (ماژول ۱) مداری طراحی نمایید که آرایه ی دو بعدی  $m \times n$  از اعداد ممیز ثابت ۱۶ بیتی را به عنوان ورودی گرفته و برای هر درایه ی آن حاصل  $y_{ij} = \tanh(x_{ij})$  را محاسبه کند. (می توانید از توصیف رفتاری استفاده کنید.)

ماژولT) با استفاده از IP Core های موجود در ابزار Xilinx Vivado مداری طراحی نمایید که عدد ممیز ثابت ۱۶ بیتی x را به عنوان ورودی گرفته و حاصل  $x = \frac{1}{1+e^{-x}}$  به دست آورد. x را به عنوان ورودی گرفته و حاصل sigmoid می توانید از رابطه ی زیر استفاده کنید.

$$sigmoid(x) = \frac{1}{2} + \frac{1}{2} \times \tanh\left(\frac{x}{2}\right)$$

$$X[15:0] \longrightarrow Y = sigmoid(X) Y[15:0]$$

Y = sigmoid(X) شکل ۲: مدار

ماژول $^{8}$ ) با استفاده از مدار طراحی شده برای محاسبه sigmoid (ماژول $^{8}$ )، مداری طراحی نمایید که آرایهی دو بعدی m imes n از اعداد ممیز ثابت ۱۶ بیتی را به عنوان ورودی گرفته و برای هر درایهی آن حاصل m imes n کند.

$$y_{ij} = sigmoid(x_{ij}) = \frac{1}{1 + e^{-x_{ij}}}$$

a ورودی ماژولی طراحی نمایید که دو ماتریس با ابعاد p imes n و m imes p از اعداد ممیز ثابت ۱۶ بیتی را به عنوان ورودی گرفته و حاصل ضرب برداری آنها را به صورت یک ماتریس m imes n با طول داده ی ۲۲ بیتی محاسبه کند.



# طراحی سیستمهای دیجیتال برنامهپذیر نیمسال دوم ۱۳۹۸–۱۳۹۷ پروژه نهایی – فاز اول



# تحویل در روز جمعه مورخ ۹۸/۰۱/۳۰ ساعت ۲۳:۵۵ از طریق سایت درس

ماژولی طراحی نمایید که دو ماتریس با ابعاد  $m \times n$  از اعداد ممیز ثابت ۱۶بیتی را به عنوان ورودی گرفته و درایهها را نظیر به نظیر در هم ضرب کند. (هر درایهی ماتریس خروجی، ۳۲بیتی ممیز ثابت است.)

ماژولی طراحی نمایید که آرایهی یک بعدی به Xilinx Vivado ماژولی طراحی نمایید که آرایهی یک بعدی به ماژولی  $y_i = softmax(x_i) = \frac{e^{x_i}}{\sum_{j=1}^{j=n} e^{x_j}}$  را به صورت عدد ممیز ثابت ۳۲ بیتی به دست آورد.

#### توضيحات

- در سامانه ی درس، راهنمای استفاده از هسته های آماده جهت پیاده سازی توابع پیچیده مانند محاسبات نمایی،
  مثلثاتی، هذلولوی و تقسیم اعشاری قرار داده شده است.
- جهت انجام محاسبات نمایی و مثلثاتی و هذلولوی، میتوان از هسته ی مالکیت معنوی  $^{\mathsf{T}}$  CORDIC استفاده کنید.
- جهت انجام محاسبات تقسیم ممیزثابت میتوان از هسته ی مالکیت معنوی Divider و یا Floating-Point استفاده کرد.

-

<sup>\</sup> Hyperbolic

<sup>&</sup>lt;sup>†</sup> Intellectual Property Core