

# 基于 FPGA 的数字系统设计

实验报告

实验名称: LAB4:n 比特计数器及 RTL 验证实验与

资源分析报告

任课教师:沈沛意老师

学号姓名:

提交日期:

# 一、实验介绍

本实验将完成 MY\_CNTR 计数器的 RTL 描述,计数器的位宽用 generic 语句设置为参数。MY\_CNTR 是一个 n 比特二进制的计数器,可以向上向下计数,并可设置计数值,计数器用异步的方式进行低电平复位。实验的后半部分将会建立一个测试平台,测试计数器的 RTL 代码是否能够完成既定的功能。



# 二、实验目标

创建、仿真并验证 n 比特二进制计数器的 RTL 代码

在 ISE 中使用语法模板

使用 VHDL 中的 generic 语句

# 三、实验过程与步骤

本实验包含三个主要的部分:创建一个新的 ISE 工程:用 generic 语句声明参数;创建一个测试平台验证设计文件的正确性

- 1. 启动 ISE 创建一个新的工程 LAB64
- 2. 用 generic 语句声明参数
  - ▶ 使用 VHDL 中的 generic 语句将模块的端口位宽定义为参数,参数的类型定义为整数类型,默认值为 8。

- 在结构体内,用 if/else 语句描述计数器的功能实现。
- 在描述功能实现时,读者首先需要考虑这些控制信号的优先级,然后 考虑在设定的优先级情况下如何描述计数器的功能实现。
- ▶ 在结构体中声明一个信号, 信号的位宽为 8, 用参数声明信号的位宽, 信号名称定义为 INT\_CNT。在时序进程中, 将控制这个信号的值。
- ➤ 在进程外,用 INT\_CNT 对模块的端口 Q\_OUT 赋值,即 Q\_OUT<=INT\_CNT。
- ➤ 复位时,用下面的语句对 COUNT 信号赋值: INT\_CNT<=(others=>'0');

使用这种方式赋值时,设计者不需要关注信号的实际位宽。这是增强程序灵活性的一种重要方法,因为在使用 generic 语句时,端口的位宽可以是任意长度。

# 3. 创建测试平台

- ▶ 建立测试平台并验证计数器的功能是否满足设计需求:测试平台 生成向导已经为用户搭建好了测试平台的框架,我们利用此框 架,只关注测试输入激励。
  - (1)CLOCK 时钟频率设置为 100 MHz。
  - (2)在 15 ns 时对计数器进行复位,复位保持时间为 25 ns (3)CE 信号的初始值设置为 High, 300ns 后拉低, 并保持 100ns。
  - (4)LOAD 信号初始值为 Low, 500ns 后拉高, 并保持一个时钟周期。

### (5)UPDN 信号初始值为 High, 750 ns 后拉低。

#### (6)DIN 信号的值设置为 X"0F"或 00001111

# 四、实验结果分析

### (一)代码及注释

```
MY_CNTR.v:
   library IEEE;
   use IEEE. STD_LOGIC_1164. ALL;
   use IEEE. STD_LOGIC_ARITH. ALL;
   use IEEE. STD LOGIC UNSIGNED. ALL;
   entity MY_CNTR is
   generic (CNT WIDTH: INTEGER:= 8);
      port(CLK: in STD LOGIC;
             RST: in STD_LOGIC;
             D_IN: in STD_LOGIC_VECTOR(CNT_WIDTH -1 downto 0);
             Q_OUT: out STD_LOGIC_VECTOR(CNT_WIDTH -1 downto 0);
             LOAD: in STD_LOGIC;
             CE: in STD_LOGIC;
             UPDN: in STD LOGIC);
   end MY CNTR;
   architecture RTL of MY CNTR is
   signal INT_CNT: STD_LOGIC_VECTOR(CNT_WIDTH -1 downto 0);
   begin
   process (CLK, RST)
   begin
      if RST='0' then -- 异步复位(低电平有效)
          INT_CNT <= (others => '0'); -- 复位计数器为全 0
      elsif rising_edge(CLK)then -- 时钟上升沿触发
          if CE='1' then -- 计数使能有效
             if LOAD='1' then -- 同步加载模式
                INT CNT <= D IN; -- 加载外部输入值
             else -- 计数模式
                if UPDN = '1' then
                    INT CNT <= INT CNT+1; --递增
                else
```

INT\_CNT <= INT\_CNT-1;--递减

```
end if;
              end if;
          end if;
      end if:
    end process;
    Q_OUT <= INT_CNT;
    end RTL;
MY CNTR TB.vhd:
    LIBRARY ieee;
    USE ieee. std_logic_1164. ALL;
    ENTITY MY_CNTR_TB IS
    END MY CNTR TB;
    ARCHITECTURE behavior OF MY_CNTR_TB IS
        -- Component Declaration for the Unit Under Test (UUT)
        COMPONENT MY_CNTR
        PORT (
             CLK: IN std_logic;
             RST: IN std logic;
             D IN: IN std logic vector (7 downto 0);
             Q_OUT : OUT std_logic_vector(7 downto 0);
             LOAD : IN std_logic;
             CE : IN std_logic;
             UPDN: IN std logic
            );
        END COMPONENT;
       --Inputs
       signal CLK : std_logic := '0';
       signal RST : std_logic := '1';
       signal D_IN : std_logic_vector(7 downto 0) := X"OF";
       signal LOAD : std_logic := '0';
       signal CE : std_logic := '1';
       signal UPDN : std_logic := '1';
       --Outputs
       signal Q_OUT : std_logic_vector(7 downto 0);
```

```
-- Clock period definitions
   constant CLK_period : time := 10 ns;
BEGIN
   -- Instantiate the Unit Under Test (UUT)
   uut: MY_CNTR PORT MAP (
           CLK => CLK,
           RST \Rightarrow RST,
           D_{IN} \Rightarrow D_{IN}
           Q_{OUT} \Rightarrow Q_{OUT},
           LOAD \Rightarrow LOAD,
           CE \Rightarrow CE,
           UPDN => UPDN
         );
   CLK <= not CLK after 5ns;
   CE <= '1', '0' after 300ns, '1' after 400ns;
   RST <= '0' after 15ns, '1' after 40ns;
   UPDN <= '0' after 750ns; -- 750ns 时尝试改变计数方向
   LOAD <= '1' after 500ns, '0' after 510ns;
```

(二)前仿后仿结果以及分析

END;



可见,在 CE 使能的状态和 UPDN 为 1 时,计数器递增接下来 CE 不使能,计数器停止:



当 UPDN 为 0 时, 计数器递减:



后仿:



可见后仿存在一定延迟



同样的,在 CE 使能的状态和 UPDN 为 1 时,计数器递增;当 UPDN 为 0时,计数器递减:



## RTL:



五、资源分析报告与最高工作频率分析

# 资源分析报告;

# **Device utilization summary:**

| Device Utilization Summary                     |      |           |             |         |
|------------------------------------------------|------|-----------|-------------|---------|
| Logic Utilization                              | Vsed | Available | Utilization | Note(s) |
| Number of Slice Flip Flops                     | 8    | 3, 840    | 1%          |         |
| Number of 4 input LUTs                         | 10   | 3,840     | 1%          |         |
| Number of occupied Slices                      | 5    | 1,920     | 1%          |         |
| Number of Slices containing only related logic | 5    | 5         | 100%        |         |
| Number of Slices containing unrelated logic    | 0    | 5         | 0%          |         |
| Total Number of 4 input LUTs                   | 10   | 3,840     | 1%          |         |
| Number of bonded <u>IOBs</u>                   | 21   | 141       | 14%         |         |
| Number of BUFGMUXs                             | 1    | 8         | 12%         |         |
| Average Fanout of Non-Clock Nets               | 2.52 |           |             |         |

#### 评估

资源使用极低: 所有核心资源利用率均 <15%,设计规模很小布局质量良好: Logic Distribution 显示所有 Slice 均包含相关

逻辑

践

时钟网络合理:使用1个全局时钟缓冲器(BUFGMUX),符合最佳实

### 时序报告与相应最高工作频率计算:

\_\_\_\_\_\_

Release 14.7 Trace (nt64)

Copyright (c) 1995-2013 Xilinx, Inc. All rights reserved.

D:\Xilinx\14.7\ISE\_DS\ISE\bin\nt64\unwrapped\trce.exe - intstyle ise -v 3 -s 5

-n 3 -fastpaths -xml MY\_CNTR. twx MY\_CNTR. ncd -o MY\_CNTR. twr MY\_CNTR. pcf

Design file: MY\_CNTR.ncd Physical constraint file: MY\_CNTR.pcf

Device, package, speed: xc3s200, pq208, -5 (PRODUCTION 1.39

2013-10-13)

Report level: verbose report

Environment Variable Effect

NONE No environment variables were set

\_\_\_\_\_

INFO: Timing: 2698 - No timing constraints found, doing default enumeration.

INFO: Timing: 3412 - To improve timing, see the Timing Closure User Guide (UG612).

 ${\tt INF0:Timing:2752-To~get~complete~path~coverage,~use~the~unconstrained~paths}$ 

option. All paths that are not constrained will be reported in the  $\,$ 

unconstrained paths section(s) of the report.

INFO: Timing: 3339 - The clock-to-out numbers in this timing

report are based on

a 50 0hm transmission line loading model. For the details of this model,

and for more information on accounting for different loading conditions,

please see the device datasheet.

INFO:Timing:3390 - This architecture does not support a default System Jitter

value, please add  ${\tt SYSTEM\_JITTER}$  constraint to the UCF to modify the  ${\tt Clock}$ 

Uncertainty calculation.

 ${\tt INF0:Timing:3389-This}$  architecture does not support 'Discrete Jitter' and

'Phase Error' calculations, these terms will be zero in the  $\operatorname{Clock}$ 

Uncertainty calculation. Please make appropriate modification to

 ${\tt SYSTEM\_JITTER} \ \ {\tt to} \ \ {\tt account} \ \ {\tt for} \ \ {\tt the} \ \ {\tt unsupported} \ {\tt Discrete}$   ${\tt Jitter} \ \ {\tt and} \ \ {\tt Phase}$ 

Error.

# Data Sheet report:

\_\_\_\_\_

All values displayed in nanoseconds (ns)

#### Setup/Hold to clock CLK

|           | Max Setup to | Max Hold to |                   | Clock |
|-----------|--------------|-------------|-------------------|-------|
| Source    | clk (edge)   | clk (edge)  | Internal Clock(s) | Phase |
| CE        | 1. 612 (R)   | 0. 500 (R)  | CLK_BUFGP         | 0.000 |
| D_IN<0>   | 2.866 (R)    | −0. 154 (R) | CLK_BUFGP         | 0.000 |
| $D_{IN}$  | 2. 593 (R)   | -0. 072 (R) | CLK_BUFGP         | 0.000 |
| $D_IN<2>$ | 2. 352 (R)   | 0. 168 (R)  | CLK_BUFGP         | 0.000 |
| D_IN<3>   | 2.647 (R)    | -0. 204 (R) | CLK_BUFGP         | 0.000 |
| $D_IN<4>$ | 2. 242 (R)   | 0. 168 (R)  | CLK_BUFGP         | 0.000 |
| D_IN<5>   | 2. 264 (R)   | 0. 014 (R)  | CLK_BUFGP         | 0.000 |
| D_IN<6>   | 1.354(R)     | 0. 637 (R)  | CLK_BUFGP         | 0.000 |
| D_IN<7>   | 1. 284 (R)   | 0. 248 (R)  | CLK_BUFGP         | 0.000 |
| LOAD      | 4. 510 (R)   | -0. 834 (R) | CLK_BUFGP         | 0.000 |
| UPDN      | 3. 413 (R)   | 0. 250 (R)  | CLK_BUFGP         | 0.000 |

#### Clock CLK to Pad

| Destination | clk (edge) | <br> Internal Clock(s) | Clock  <br>Phase |
|-------------|------------|------------------------|------------------|
| Q_0UT<0>    | 7. 944 (R) | CLK_BUFGP              | 0.000            |
| Q_0UT<1>    | 7. 339 (R) | CLK_BUFGP              | 0.000            |
| Q_0UT<2>    | 8. 013 (R) | CLK_BUFGP              | 0.000            |
| Q_0UT<3>    | 7. 929 (R) | CLK_BUFGP              | 0.000            |
| Q_0UT<4>    | 8. 232 (R) | CLK_BUFGP              | 0.000            |
| Q_0UT<5>    | 8. 236 (R) | CLK_BUFGP              | 0.000            |
| Q_0UT<6>    | 7. 946 (R) | CLK_BUFGP              | 0.000            |
| Q_OUT<7>    | 7. 979 (R) | CLK_BUFGP              | 0.000            |
|             | t          | <del> </del>           | <del></del>      |

#### Clock to Setup on destination clock CLK

| Source Clock |        |           | Src:Fall<br>  Dest:Fall |
|--------------|--------|-----------|-------------------------|
| CLK          | 3. 717 | <br> <br> |                         |

| Analysis | completea | mon Apr | 21 | 10:40:07 | 2025 |
|----------|-----------|---------|----|----------|------|
|          |           |         |    |          |      |

\_\_\_\_\_

Trace Settings:

Trace Settings

Peak Memory Usage: 4505 MB

# 最高工作频率计算 (理论极限频率):

$$F_{max} = rac{1}{T_{clk\_min}} = rac{1}{T_{co} + T_{comb} + T_{su}}$$

取报告中最大组合逻辑延迟 3.717ns

# 典型寄存器参数 (Spartan-3 -5 速度级):

*Tco* (时钟到输出) = 0.5ns

*Tsu* (建立时间) = 1.2ns

代入公式: *Tclk\_min*=0.5+3.717+1.2=5.417*ns*⇒*Fmax*≈184*MHz*