# 多发射乱序 CPU 的 RTL 级实现与验证

# 开题报告 周盈坤

zhouyingkun15@mails.ucas.ac.cn

2019年1月5日

# 1 opening

计算机领域,体系结构者扮演的是上帝的角色。 上帝造万物、制规律,但却察觉不到。用户不会 关心在程序的背后何种指令是按照何种方式被执 行,只会在乎在计算机世界里跑的应用程序如否 满足自己的需求,是否流畅。

操作体统犹如国王,国王管理着国家。国王即天子,和上帝 ISA 紧紧绑定。当今世界的三大国家的国王为 Windows, MacOS, Linux. 国王有着极大的威严,号令着所有在这个国家的领域上运行的程序。如果需要时不时跨国,便可体会到不同国度的差异。

普通软件程序犹如国家的臣民和机构,它们必须遵从国家的规章制度,服从国王调度,涉及到关键资源的操作,必须上报国家,由国家安排与分配,跨国公司也概莫能外。

编译器则是使者,无论是王公贵族还是黎明 百姓,都需要经由它来与上帝沟通,使之从高级 语言转化为机器码。

本科阶段没有发论文的打算,一是体系结构这个领域十年磨一剑,仅凭本科毕设估计很难有成色;二是希望在本科阶段参与和体系结构、操作系统、编译原理有关的基础性工作,打好以后研究的基础。

曾与张科老师的交流中他问过这样的毕设工作 有什么用,我倒觉得讲求实用性应该是建立在不断完 善自己的学术工程素养基础之上的。也曾与汪文祥老 师沟通过,他提出首先这个毕设的题目是偏重于工程 实现的,论文方面不一定出彩;其次工作量大,不一 定能够完成。所以要做好心理准备并一步步脚踏实地 去完成毕设的工作。 **key word:** RISC-V, MIPS, CPU, out-of-order, multi-issue

# 2 background & the state of art

乱序多发射的 CPU 是通往高性能处理器的必经之路,Intel、AMD、ARM 都应经有了成熟的技术。一个典型的代表就是 ARM Cortex A53。作为一个双发射 8 级静态调度的处理器核,面积很小,功耗很低,SPEC2000 INT base 能够达到 423 分/GHz. 但是另外一方面,乱序多发射的设计并不容易,而且比设计更加困难的是调试,如何保证复杂执行的 CPU 能够有条不紊,毫无错误的运行比如像 Linux 操作系统这样的大型软件更是难上加难。所幸前有 Alpha 的技术报告,后有 BOOM 的开源实现可供参考,而 BOOM 背后更是有整个 RISC-V 的开源生态。RISC-V 作为近些年在总结了前人 ISA 设计中的利弊的基础上推出的一套设计清晰,干净整洁而优雅的开源 ISA,大受学术界工业界的欢迎。鉴于其日臻完善的开源的开发调试工具,有如下考虑方案:

- 1. UC, Berkeley 开发的高级硬件描述语言 Chisel 对单一时钟,同步复位的电路逻辑的刻画效率比 verilog 更高,而且对于可综合电路的描述能够 做到和 verilog 同样的精确,故而完全可以采用 Chisel 进行毕设 CPU 的设计开发。
- 2. 可以参考借鉴开源的 BOOM 代码实现。
- 3. 可以学习借用 RISC-V 开源调试工具与手段。
- 4. 可以低成本地在 FPGA 平台上的运行目前 RISC-V 开源的整套以 Linux 为首的软件栈。

综上,计划的第一步是实现一个基于 RISC-V ISA 的乱序双发射的 CPU,调试完毕能够跑通简单的测试程序,但深知这绝非易事。接着在时间允许的情况下做操作系统的移植,继而能够支持多核。注意到一开始的设计必须考虑到微结构和 ISA 之间的解耦合,这样将 RISC-V 改成 MIPS 工作量会降低很多。得到 MIPS 版本的 CPU 目的在于采用相同的微结构可以客观的对比两个 ISA 的优劣。同时作为工作的非常重要的一部分,性能的优化和设计空间的搜索分析必不可少,奢望能够在跑相同 benchmark 的情况下持平甚至超过 ARM 的 Cortex A53 的水平。

## 3 language and representation

## 3.1 Verilog

Verilog 是目前流行通用的硬件描述语言,表现能力强,语言设计参考的是 C 语言而且最开始设计出来是用作仿真的,因而有很多用于仿真的语法。但是真正可以用于综合电路的语言并不多,比较常规的有组合逻辑的 assign 语句,时序逻辑的时钟上升沿出发的同步电路逻辑 always@(posedge clk) begin ... end. 辅以 generate 的写法,避免相同的逻辑代码重复冗余。

## 3.2 Scala

Scala 是一们非常有野心的语言。它并不是从头 开始构建的语言,而是依附在 JAVA 的平台之上,能 够复用 JAVA 已有的 library。这本身就是一个很好 的考虑。

It's quite a good language for writing scripts that pull together Java components.

可以说 Scala 就是扩展在 JAVA 之上的脚本语言。

Scala is a blend of object-oriented and functional programming concepts in a statically typed language.

它同时兼顾面向对象与函数化编程,并且它还是静态 类型的语言,所有不同于 python: it can apply its strengths even more when used for building large systems and frameworks of reusable components.

而做到脚本语言的同时可以使静态类型编译的关键 一点就是类型编译时推导,只需要在关键的地方声明 类型即可,比如函数或者方法定义时的传入参数列 表。

Verilog 和 Scala, 风牛马不相及。然后从本质上来看, 所有的语言都服务于一个目的--描述逻辑。而现在这个需求更加的具体化, 那就是描述电路的逻辑。所以再往下思考, 电路的逻辑需要什么语言要素来刻画。

- 1. 模块化。功能电路的设计, CPU 的设计是模块化的。
- 2. 函数化。功能电路关注点在于输入 input, 输出 ouput, 这一点和函数很像。

分析得出这两个特征,会发现 Scala 的面向对象和函数化编程是多么契合电路的逻辑设计。如此一来 Scala 就有描述电路的可能。除了支持的语言特性吻合电路设计的需求外,Scala 作为一种强类型的语言,同样是电路刻画需要的 (Verilog也可以看做是强类型的)。而且 Scala 是脚本语言,同样有优势,首先脚本语言简洁,其次电路的描述并没有很大的计算量,这恰恰就是脚本语言所擅长的。

为了代码的简洁与复用,语言的高级化是在所难免的。通用的编程语言从 C 到 C++ 再到 JAVA 再到如今大火的 pyhton。然而硬件的描述语言却一直停留在最初的 Verilog,究其原因,电路描述高级语言化的障碍有两点:

- 1. 时序逻辑高级语言应该如何描述?
- 2. 随着语言的高级化,会不会使得电路的编写模糊化,使得所写的电路很难对应到实际的物理电路上,就像高级语言对垃圾回收做了透明化一样。这恰恰是硬件的工程师所不愿意看到的,因为电路设计要了解电路的所有实现细节。

#### 3.3 chisel

世上无难事,只怕有心人。Chisel 的出现,将 Verilog 和 Scala 连接起来,将上述的可能变为了现 实。那么 Chisel 是如何 (初步) 打消上述的连个障碍 和顾虑的呢?那就要看 Chisel 是怎么进行抽象的。

- 1. 组合电路的对应于 Verilog 中的 wire, 赋值用 assign 语句,也可以直接在定义的时候赋值。而 Chisel 首先用的就是两类的数据类型来描述,分 别是 UInt 和 Bool。Bool 只是为了强调变量是 一位的代表真假的布尔逻辑变量。而 wire 类型 变量的赋值有两种形式
  - 初始定义的 = 运算符

val pc = UInt()

如上并不是真正的赋值, 而是类型的 申明, 而且如果 wire 的 width 省略, Chisel 会在编译的时候自动在以后的 真正赋值中推到出来。

• 因为 val 在 Scala 中是不可变量,也就是变 量名指针所指的对象不能更改, 所以 chisel 中引入:= 运算符 (本质上 Scala 将其抽象 为对象的方法,这是一个非常高明的抽象) 来进行重赋值。

pc := pcReg + 4.U

这个时候 Chisel 编译器就可以从 right hand side 表达式中推导出 pc 的宽度。

2. 时序电路对应于 Verilog 中的 reg, 赋值需要用 到 always 语句。而在 Chisel 对其进行了一段抽 象,首先他没有具体的类型,是一个 Reg 的元器 件。其次这个元器件有两面-input 和 output。而 output 可以理解为 input 信号延迟一拍的副本。 所以严格来讲, Reg 是有类型的, 就是 input 端 所连的变量的类型,在 reg 类型变量的定义中还 可以指明 reset 的初始值。如下例:

val pcReg = Reg(next = pcNext, init = 0.U(32.W))

In the current version of Chisel, clock and reset are global signals that are implicitly included where needed

side(rhs) to the target node on the left hand side(lhs). As for reg associate circuit, the rule means that when x appears on the rhs of an assignment, its output is referenced, whereas when on lhs, its input is referenced.

- 4. 对于 wire 类型和 reg 类型的变量, Chisel 统一 抽象为了 node。所以整个电路图就是由 node 组 成的图。具体来讲,如果是纯组合逻辑,那么这 个图就是有向无环图, 所以 Chisel 是可以对于 设计中出现的组合环进行报错,从而规避了仿真 中出现的奇怪的现象。唯一存在有环的情况是时 序电路。而且依据这个图,可以用 verilator 工具 生成高速的 C++ 的 simulator。
- 5. 有了基础的抽象, Chisel 可以在其上利用面向对 象的方法和继承的手法构建更为大型, 更为抽象 的数据结构, 比如 memory。
- 6. 同时在 Verilog 中的 module, Chisel 也用了自定 义 class 来 extends Module 这个 super class 来 处理, 并且对于 port 接口, 定义了一个 IO 的 类。如下例:

```
class Mux2 extends Module {
 val io = IO(new Bundle{
   val sel = Input(UInt(1.W))
    val in0 = Input(UInt(1.W))
   val in1 = Input(UInt(1.W))
   val out = Output(UInt(1.W))
 io.out := (io.sel & io.in1) | (\simio.sel & io.in0)
```

这里的 Bundle 是一个 Chisel 里的基类, 类似于 C里面的 Structure。这里直接 new 出来一个匿名的结构体, 然后作为参数传 入 IO 的构造方法中, 最后将其赋值给 IO。 这种写法相比于 verilog 里最大的好处是 什么?那就是在 Module 的内部的逻辑中, Chisel 的更加清晰,是不是端口的引用或 者赋值一目了然, 因为凡是带 io. 的就是 端口。这样增加了代码的可读性。

3. the := assignment to variable say x wires an 经过上面的分析,可以发现其实电路还是那个电路, update combinational circuit on the right hand 抽象掉了次要的东西,保留除了真正核心的内容。如 果上优缺点,也就是目前屏蔽了 clock 和 reset,默 认为统一时钟同步复位,还不支持异步电路。这个在 Chisel 的文档里也给出了解释:

Modern hardware designs often include multiple islands of logic, where each island uses a different clock and where islands must correctly communicate across clock island boundaries. Although clock-crossing synchronization circuits are notoriously difficult to design, there are known good solutions for most scenarios, which can be packaged as library elements for use by designers. As a result, most effort in new designs is spent in developing and verifying the functionality within each synchronous island rather than on passing values between islands.

言下之意就是说纵然有交叉时钟的设计需求,但是设计方法中也是在每一个同步的"岛"中开发与验证的。

那么 Chisel 的真正好处体现在哪里? 先看两个例子:

```
abstract class Filter[T <: Data](dtype: T) extends Module</pre>
  val io = IO(new Bundle {
    val in = Input(Valid(dtype))
    val out = Output(Valid(dtype))
  })
class PredicateFilter[T <: Data](dtype: T, f: T => Bool)
     extends Filter(dtype) {
  io.out.valid := io.in.valid && f(io.in.bits)
  io.out.bits := io.in.bits
object SingleFilter {
  def apply[T <: UInt](dtype: T) =</pre>
 Module(new PredicateFilter(dtype, (x: T) \Rightarrow x \le 9.0)
}
object EvenFilter {
  def apply[T <: UInt](dtype: T) =</pre>
  Module(new PredicateFilter(dtype, (x: T) =>
       x(0).toBool))
}
```

```
class SingleEvenFilter[T <: UInt](dtype: T) extends
    Filter(dtype) {
    val single = SingleFilter(dtype)
    val even = EvenFilter(dtype)
    single.io.in := io.in
    even.io.in := single.io.out
    io.out := even.io.out
}</pre>
```

这个例子展现了面向对象和函数化编程以及 Parameterized Functions(类似于 C++ 的 template) 的强大力量,首先是通过面向对象的继承来充分复用已有的代码逻辑,然后由于不同功能的 Filter 利用 λ-函数作为参数传入,来充分复用 Filter 共通的逻辑部分。

第二个例子是给出一个逻辑框图,让我们来编写 顶层的代码。



作为铺垫,比如现在已有如下 Chisel 代码:

```
class RomIo extends Bundle {
  val isVal = Input(Bool())
  val raddr = Input(UInt(32.W))
  val rdata = Output(UInt(32.W))
}
class RamIo extends RomIo {
  val isWr = Input(Bool())
  val wdata = Input(UInt(32.W))
}
class CpathIo extends Bundle {
  val imem = RomIo().flip()
  val dmem = RamIo().flip()
  ...
}
```

```
class Cpath extends Module {
  val io = IO(new CpathIo())
  ...
  io.imem.isVal := ...
  io.dmem.isVal := ...
  io.dmem.isWr := ...
}
class Dpath extends Module {
  val io = IO(new DpathIo())
  ...
  io.imem.raddr := ...
  io.dmem.raddr := ...
  io.dmem.wdata := ...
}
```

这里用的也是面向对象的技巧来尽可能的复用代码。 这样如果要编写一个将这些模块连接起来的顶层模块, Verilog 肯定是一大堆的端口, 然后是一大堆的信号, 但是用 Chisel 语言, 就可以简化为:

```
class Cpu extends Module {
  val io = IO(new CpuIo())
  val c = Module(new CtlPath())
  val d = Module(new DatPath())
  c.io.ctl <> d.io.ctl
  c.io.dat <> d.io.dat
  c.io.imem <> io.imem
  d.io.imem <> io.imem
  c.io.dmem <> io.dmem
  d.io.dmem <> io.dmem
  d.io.dmem <> io.dmem
}
```

这种写法在 Chisel 的术语里叫做 Bulk Connections。

那么上面两个例子所体现出的语言特性有没有实际工程上的作用,当然有。一个最为典型的例子就是 AXI 接口,首先 AXI 是有五个通道,而且非常的规整。所以抽取出五个通道的共通之处,写出一个基类。然后对五个通道如果有多余的端口可以扩展这个基类,只需要添加多余的端口就行了。更妙的是,不同组件通过 AXI 总线共连时,用 bulk connection 的写法,每连一对总线,只需要写一行代码。

Chisel 的威力还不止于此,再举一个例子,如果要实例化多个同样的 module, Chisel 可以用 for loop, 但是 Verilog 也可以做到, 那就是 generate 的写法。但是如果仔细一看, Chisel 的 for loop 翻译为

Verilog 可不是用 generate 的写法,而是有几个实例 化几个。一开始觉得这个是笨方法,但是后来发现这 是个很明智的选择。首先这些都是 Chisel 编译器干的事情,一点都没有增加人的工作负担,不用复制粘贴。其次这种写法的好处就是更加通用。这个更加通用体现在万一需求是要实例化多个略有差别的不同配置的 module,比如前面的第一个例子我要实例化 100 个不同功能的 Filter,generate 的写法显然不能胜任,但是 Chisel 编译的手法就能在 for loop 里面实现配置。然后编译好的 Verilog 文件真的就有 100个不同配置的 Filter。

#### 3.3.1 Chisel test

沿袭了 Verilog 的传统,同一个语言可以用来设 计电路也可以用来仿真电路,这样就不需要在两种语 言之间做切换。由于 Chisel 承袭了 Scala, 而 Scala 承袭了 Java, 所以 test 设计的哲学思想也就自然顺 承 Java。从发展的角度来看,一开始的 C&C++ 没 有严格的代码组织格式, test 的设计也是如此, 而且 调试主要以真实的应用场景加上单步调试的 GDB 为 主。到后来的 Java 对于代码的组织格式有了严格的 要求,同时 test 的设计同样跟着代码的组织格式对 每个模块进行了用例的 assert 测试。从而提出了一种 比较系统的测试方法。引进的原因在于,用 GDB 跟 着一个大系统单步调试往往效率是低下的,而把大系 统拆分成一个个小的零件(其实也不用拆分,因为代 码的组织格式就是按照一个个小的零件组织的), 然 后用一些包含 edge case 的用例来进行 assert 的测试 就已经足够。这是一个非常好的想法, 以至于后面的 python 更是凭借着解释语言的优势,可以以交互的 方式对小零件单独测试,从而减少有这些小零件拼成 的大系统的出 bug 数量和概率。所以 Chisel 自然有 承袭了这一测试哲学。同时相比于 Verilog 中繁琐的 测试代码编写, Chisel 做了相应的简化与核心抽取。 最大的一点改变就是不同于 Verilog, 在 Chisel 中不 需要明确写出 advance 时钟一拍的逻辑, 只需要简单 写一句 step(1) 就能更新寄存器以及由寄存器驱动的 组合逻辑。

#### 3.3.2 sbt build environment

和 Scala 配套的 build 编译环境,和 Java 的 maven 类似,但其设计理念对于开发者更加友好。同时 sbt 种编译的依赖关系,比如 Chisel 的库。

#### 3.3.3 Firrtl

作为编译系统里面最重要的一层-Intermediate Representation。事实上,要理解 Chisel 的运行机制,确保生成的电路万无一失,如果直接看由 Chisel 生成的近似于 Netlist 的 Verilog,是 unreadable 的。而且生成的 Verilog 是 slow to simulate。所以 Chisel 快速的仿真是基于 Firrtl 的。

FIRRTL represents the standardized elaborated circuit that the Chisel HDL produces. FIRRTL represents the circuit immediately after Chisel's elaboration but before any circuit simplification.

FIRRTL has first-class support for high-level constructs such as vector types, bundle types, conditional statements, partial connects, and modules. These high-level constructs are then gradually removed by a sequence of lowering transformations. During each lowering transformation, the circuit is rewritten into an equivalent circuit using simpler, lower-level constructs. Eventually the circuit is simplified to its most restricted form, resembling a structured netlist, which allows for easy translation to an out- put language (e.g. Verilog). This form is given the name lowered FIRRTL (LoFIRRTL) and is a strict subset of the full FIRRTL language

## 4 ISA

设计一款具体的 CPU, 就要考虑到具体基于哪一个 ISA。好在 RISC-V 和 MIPS 非常相似, 所以实现了一个, 另外一个很多功能部件都能够复用。如果一开始的设计就是尽可能的将微结构和 ISA 接耦合,那么只需要修改少量的逻辑即可。所以计划是先实现RISC-V, 然后在移植到 MIPS。架构是 32 位。

## 4.1 MIPS

一个最为熟悉但却依旧陌生的 ISA。熟悉的部分是 MIPS 32 中的整数指令部分,以及 CPO 寄存器堆和特权模式处理机制。但是囿于最初并没有考虑到64 位的需求和嵌入式系统压缩指令长度的需求,导致指令空间设计考虑不周,使得日后出现的 MIPS 64和 microMIPS 完完全全是不同的指令集,这是一个承重的历史包袱。所以 MIPS 的这些部分以及浮点部分对我来说是陌生的。

### 4.2 RISC-V

RISC-V 作为一个 2010 年以后才出现的 ISA,完全有着历史经验的优势,可以充分的借鉴前人设计的优缺点。所以 32 位,64 位,压缩变长指令集都是统一的一个指令集下的不同形式。ISA 的演进已经有40 多年的历史,就目前而言逐渐趋向于收敛,而且RISC-V 本省要考虑到 ISA 的设计要有极强的可拓展性。而且 RISC-V 的设计模式也和之前所以增量式指令集不同:

Unlike almost all prior ISAs, it is modular. At the core is a base ISA, called RV32I, which runs a full software stack. RV32I is frozen and will never change, which gives compiler writers, operating system developers, and assembly language programmers a stable target. The modularity comes from optional standard extensions that hardware can include or not depending on the needs of the application. This modularity enables very small and low energy implementations of RISC-V, which can be critical for embedded applications. By informing the RISC-V compiler what extensions are included, it can generate the best code for that hardware.

# 参考文献

[1] Bachrach, J., Vo, H., Richards, B., Lee, Y., Waterman, A., Avižienis, Wawrzynek, J., Asanović

- Chisel: Constructing Hardware in a Scala Embedded Language. in DAC '12.
- [2] Bachrach, J., Qumsiyeh, D., Tobenkin, M. Hardware Scripting in Gel. in Field-Programmable Custom Computing Machines, 2008. FCCM '08. 16th.