논리설계 및 실험 003반 프로젝트 최종 보고서

# Verilog를 사용한 error correction이 가능한 serial communication link의 구현

30조

2021-15818 자유전공학부 강채림 2022-13874 전기정보공학부 유준상

2023년 12월 19일

### 1. 개요

본 프로젝트는 verilog를 통해 자가 오류 정정이 가능한 serial communication link를 구현한 TRX\_TOP의 합성을 목표로 한다. 4bit의 데이터에 4bit의 parity bit을 삽입한, 총 8bit의 코드를 직렬화하여 송수신하는 UART 통신을 진행한다. 이 때, 송신하는 과정에서 1bit의 error가 발생해도 parity bit을 통해 수신하는 과정에 error을 정정해 알맞은 4bit의 데이터를 수신할 수 있도록 한다. 전체 과정은 크게 5가지로 나눌 수 있는데, data\_in이 Hamming Encoder -〉 Error Injection -〉 UART Transmitter -〉 UART Receiver -〉 Hamming Decoder 순으로 거쳐 data\_out으로 나온다.

# 2. 코드 설명 (주석에 코드 설명 있음)

### 2.1 Hamming Encoder

작동원리: 클록 신호마다 4bit 입력 데이터에 4bit의 parity bit를 추가해 8bit 데이터를 출력한다.

```
1
 2 immodule Hamming_Encoder(
3 !
       output [7:0] data_out,
4 ¦
        input [3:0] data_in,
 5 i
        input clk, rstn
 6
        );
7
8 i // **** TODO **** //
9 ; reg [7:0] c;
10
11 🖯 always @ (posedge clk or negedge rstn) begin
12 🔖
       if (~rstn) begin // if reset, set every bit to 0
            c = 8'b00000000;
13 ¦
14 🖨
      end
15 🖨
        else begin
16
          c[0] = (data_in[0] ^ data_in[1] ^ data_in[3]); // P1
17 :
          c[1] = (data_in[0] ^ data_in[2] ^ data_in[3]); // P2
18 !
          c[2] = data_in[0]; // D1
19
           c[3] = (data_in[1] ^ data_in[2] ^ data_in[3]); // P3
20 ;
           c[4] = data_in[1]; // D2
21
           c[5] = data_in[2]; // D3
           c[6] = data_in[3]; // D4
            c[7] = (data_in[0] ^ data_in[1] ^ data_in[2]); // P4
23 i
24 🖒
         end
25 🖨 end
26 ¦
27 : assign data_out = c;
28  // ********** //
29
30 📥 endmodule
```

그림 1 Hamming\_Encoder.v 코드

## 2.2 Error Injection

작동원리:8bit 데이터, btn1, btn2를 입력으로 받고 btn1,btn2의 조작에 따라 데이터에 에러를 주입한다. btn1과 btn2가 모두 1일 경우, c의 첫 번째 비트와 다섯 번째 비트를 반전시키고 btn1만 1일 경우 c의 첫 번째 비트를 반전시킨다. 두 버튼 모두 0인 경우 데이터에는 변경이 없다.

```
1 1
 2 | module Error_Injection(
            output [7:0] data_out,
            input [7:0] data_in,
 5
            input btn1, btn2,
 6 ¦
            input clk, rstn
       );
 7 !
    // **** TODO **** //
    reg [7:0] c;
10
11
12 always @ (posedge clk or negedge rstn) begin
13
        if (~rstn) c = 8'b00000000; // if reset, set every bit to 0
14
        else begin
15 ¦
           c = data_in;
16 i
            if (btn1 && btn2) begin // bit1, bit5 error
17 ¦
                c[0] = \sim c[0];
18
                c[4] = \sim c[4];
19
            end else if (btn1) begin // bit1 error
                c[0] = \sim c[0];
20 !
            end else if (btn2) begin // bit5 error
21
22 ;
                c[4] = \sim c[4];
             end else : // no error
23 i
24 ¦
25 end
     assign data_out = c;
27
    // ********** //
28
29 ! endmodule
30 i
```

### 그림 2 Error\_Injection.v 코드

### 2.3 UART Transmitter

작동원리: 입력으로 데이터 data\_bus, 전송 가능 여부 b\_ready, 데이터 로드 여부 load\_data, 시작 신호 여부 t\_init, 클럭 clk, 리셋 rstn을 받는다. 이 모듈은 idle, waiting, sending 세 가지 상태를 가지며 상태에 따라 데이터를 로드하고 전송한다. shift\_reg는 데이터와 함께 시작비트를 포함하는 레지스터이다. 또한 bit\_cnt를 통해 전송된 비트의 수를 추척하고 모든 비트가 전송되면 clear 신호를 통해 bit\_cnt를 초기화하고 idle 상태로 돌아간다.

```
1 ⊝ module UART_Transmitter (
        output serial_out,
 2 ¦
 3
        input [7:0] data_bus,
 4
        input b_ready,
 5
        input load_data,
 6
        input t_init,
       input clk,
7
       input rstn
8
9 | );
10
11 | parameter idle = 2'b00;
12 parameter waiting = 2'b01;
13 | parameter sending = 2'b10;
14
15 | reg [7:0] data_reg;
16; reg [8:0] shift_reg; // shift_reg[0] is initialized as 1 and changes to start_bit(0) during start signal
17 reg load_shift: // Signal to move data_reg into shift_reg
18 | reg [1:0] state, next_state;
    reg [3:0] bit_cnt; // Count of transmitted bits; switches to idle state when it reaches 1001
19
20
    reg clear; // Signal to reset bit_cnt to 0 after transmitting the last bit
21
    reg shift: // Signal to shift the contents of shift_reg
22
23
   assign serial_out = shift_reg[0];
24
25
26
   initial begin
27
      clear = 0;
28
       load_shift = 0;
       shift_reg = 9'bll1111111; //Initializing shift_reg with 1. means no data input
29
       bit_cnt = 4'b0000;
30
31
   end
32
33
   assign serial_out = shift_reg[0];
34
    // Combinational logic to determine next_state based on the current state
35
36
    always @(+) begin
37
        load_shift = 0;
38
        clear = 0;
39
        shift = O;
40
41
42 1
      next_state = state;
       case(state)
43
44
            idle: begin
45
                if (b_ready) begin
46
47
                    next_state = waiting;
48
                end
49 ¦
           end
50 |
            waiting: begin
51
              if (t_init) begin
52
                    load_shift = 1;
                    next_state = sending;
53
54
                end
55
             end
```

```
56 1
             sending: begin
                 if (bit_cnt < 8) begin
 57
 58
                    shift = 1;
 59
                  end else begin
                    next_state = idle;
 60
 61
                      clear = 1;
 62
                  end
 63
              default: next_state = idle;
 64
 65
          endcase
 66
     end
 67
 68
      //State transition logic
 69
     always @(posedge clk or negedge rstn) begin
 70
          if (!rstm) begin
 71
              state <= idle;
 72
 73
          end else begin
 74
           state <= next_state;
 75
          end
 76
 77
 78 //Logic to control the shift_reg
    always @(posedge clk or negedge rstn) begin
 79
 80
          if (!rstn) begin
 81
 82
              shift_reg = 9'b111111111;
 83
              //Reset shift_reg with 1
79 always @(posedge clk or negedge rstn) begin
80
         if (!rstn) begin
81
           shift_reg = 9'b111111111;
82
83
             //Reset shift_reg with 1
84
         end else begin
85
            if(load_data) begin
86
                    data_reg = data_bus;
87
                    //Load data_bus into data_reg when load_data is asserted
88
             end
89
             if (load_shift) begin
91
               shift_reg = {data_reg, 1'b0};
92
                 //Load data_reg into shift_reg along with the start bit
93
            end else if (shift) begin
94
              shift_reg = {1'b1,shift_reg[8:1]};
95
                 //Shift data for transmission
96
                bit_cnt = bit_cnt + 1;
97
                //Increment bit count upon shifting
             end else if (clear) begin
98
                bit cnt = 0;
99
100
                 //Reset bit count to 0 after transmitting all bits
101
             end
102
103 | end
104
105 ☆ endmodule
      <
```

### 2.4 UART Receiver

작동원리: 이 모듈은 idle, starting, receiving 세 가지 상태로 구성된다. 각 상태에 따른 동작은 다음과 같다.

idle: 수신기가 데이터를 받기 위해 대기하는 상태이다. 시작 비트를 기다리며, serial\_in이 0으로 감지되면 다음 상태로 전환된다.

starting: 시작 상태로, 시작 비트를 받고 있는 상태이다. sample\_cnt가 3'b011이고, serial\_in이 0인 경우를 데이터 입력이 들어오는 것이라고 판단하여 다음 상태로 전환한다.

receiving: 데이터를 수신하고 있는 상태로, 시리얼로부터 비트를 받아 shift\_reg에 저장한다. sample\_cnt가 특정 패턴(3)을 감지하면, 비트를 받아들이고, 9비트를 받은 후에는 not\_ready\_out 신호를 활성화하여 데이터가 수신되었음을 표시하고, 다음 clk 신호에서 data\_reg에 수신한 데이터를 저장하게 된다.

```
module UART_Receiver(
 2
         output reg [7:0] data_reg,
 3
         output reg not_ready_out, error1, error2,
         input serial_in,
4
      input not_ready_in,
 5
 6
         input sample_clk,
 7
         input rstn
8
         );
 9
10 parameter idle = 2'b00;
11
   parameter starting = 2'b01;
12 parameter receiving = 2'b10;
13
14 | reg [7:0] shift_reg;
15 | reg [2:0] sample_cnt;
16
    reg [3:0] bit_cnt;
   🖟 reg [1:0] state, next_state;
17
    reg shift, load;
18
19
20 ¦ initial begin
        load = 0;
21
22 1
        error1 = 1'b0;
         error2 = 1'b0;
23
24
         not_ready_out = 1'b1; //Initialize not_ready_out as high
25
         data_reg = 8'b000000000; //Initialize data_reg to 0
26
     end
27 ;
```

```
always @(+) begin
28
        next_state = state;
29
30
        case (state)
31
32
            idle: begin
33
                 //Transition to the starting state if the incoming serial input is 0
34
                 if (serial_in == 0) next_state = starting;
35
                 else next_state = idle;
36
            end
37
             starting: begin
38
                //Transition to the receiving state after a sequence of samples and valid start bit
39
                 if (sample_cnt == 3'b011 && serial_in == 0) next_state = receiving;
40
                else if (serial_in == 1) next_state = idle;
41
                else next_state = starting;
42
            end
43
            receiving: begin
44
                //Stay in the receiving state until load signal becomes active
45
                if (load==1) begin
46
                    next_state = idle;
47
                end else next_state = receiving;
48
             end
49
             default: next_state = idle;
50
        endcase
51
     end
52
    always @(posedge sample_clk or negedge rstn) begin
53
54
       if(!rstn) begin
55
            state <= idle;
56
56 1
57
            sample_cnt <= 3'b000;
           bit_cnt <= 4'b0000;
58
59
60
       end
       else begin
61
          state <= next_state;
62
63
            if (state == idle) begin
64
65
              load <=0;
66
67
            else if (state == starting) begin
68
              sample_cnt = sample_cnt + 3'b001;
69
70
                //Increment sample count by 1 to move towards the receiving state
71
               load <=N:
72
73
74
75
76
            else begin //state == receiving
               sample_cnt = sample_cnt + 3'b001;
77
78
               if (sample_cnt == 3) begin //Receive data when sample_cnt is 3.
79
                   bit_cnt = bit_cnt + 4'b1;
                   if (bit_cnt == 4'b1001) begin//Received stop bit (1) after receiving 9 bits
80
                      not_ready_out = 1'b0;
81
82
                       load = 1; //Transition to idle on the next clock cycle
83 ;
                       data_reg <= shift_reg; //Load shift_reg into data_reg when all data is received
```

## 2.5 Hamming Decoder

작동원리: 해밍 코드화 후 UART 통신이 진행된 8bit 데이터를 입력으로 받아 지정한 레지스터인 A,B,C,D의 값에 따라 error의 개수-1bit or 2bit-를 판단한다. 그 후, error가 1bit일 경우, A, B, C, D를 이용해 error를 자가 수정한 후, 최종적으로 송신부에서 송신하려던 4bit의 데이터를 data\_out으로 출력한다.

```
1 🖨 module Hamming_Decoder(
         output [3:0] data_out,
         output err_uncorrectable, err_correctable,
         input [7:0] data_in,
         input clk, rstn
5
6
         );
    reg A, B, C, D;
8 reg err_single_bit, err_double_bit;
9 | reg [3:0] c:
11 : // Syndrome(A, B, C, D) calculation
12 🖨 always @(posedge clk or negedge rstn) begin
13
         if (~rstn) begin
14 ⊜
15 :
            c = 4'b0000;
             err_double_bit = 0;
16
17
             err_single_bit = 0;
18 🖨
         end
19 🖨
         else begin
20 |
            c = {data_in[6], data_in[5], data_in[4], data_in[2]};
21
             //Syndrome calculation
            A = data_in[0] ^ data_in[2] ^ data_in[4] ^ data_in[6];
22
23
             B = data_in[1] ^ data_in[2] ^ data_in[5] ^ data_in[6];
            C = data_in[3] ^ data_in[4] ^ data_in[5] ^ data_in[6];
24
25
             D = data_in[0] \land data_in[1] \land data_in[2] \land data_in[3] \land data_in[4] \land data_in[5] \land data_in[6] \land data_in[7];
             //Error number check
26
             err_single_bit = (D == 1'b1);
27
             err_double_bit = (!err_single_bit && (A | B | C));
28
             //Error correctable check
```

```
//Error correctable check
29
30 🖨
             if (err_single_bit) begin // only correctable error
31 🖨
                if (A && B && !C) begin // D1 error: 1 1 0
32 |
                     c[0] = \sim c[0];
                 end else if (A && !B && C) begin //D2 error : 1 0 1
33 🖨
                    c[1] = ~c[1];
34 |
                 end else if (!A && B && C) begin //D3 error : 0 1 1
35
36
                    c[2] = \sim c[2];
37 🖨
                 end else if (A && B && C) begin //D4 error : 1 1 1
38
                    c[3] = \sim c[3];
39 🛆
                end
40 🖨
             end
41 🖒
         end
42 🖨 end
43
44
     assign err_uncorrectable = err_double_bit;
45
      assign err_correctable = err_single_bit;
46
     assign data_out = c;
47
48 △ endmodule
49
```

### 3. 결과

### 3.1 Before synthesis



### 그림 3 Behavioral simulation waveform $(50\mu s)$

위 behavioral simulation은 합성 전 알고리즘 수준에서 시스템을 묘사한 것이다. 이를 통해 tb.v에서 제시된 8가지 경우의 data\_in 대한 data\_out 값의 출력을 알 수 있다.

Ous에서 reset이 진행된 직후, data\_in으로 4'h4의 값이 입력된다. Hamming encoder로 4 bit의 parity bit까지 입력되면 10101010의 8bit이 송신되게 된다. 이 과정에서 error가 발생되지 않으므로, 그대로 UART 통신이 진행되게 된다. UART\_transmitter에서 data sending이 시작되게 하는 신호인 t\_init이 1로 들어온 후 다음 tx\_clk이 positive edge가 되는 시점부터 start\_bit(0), 01010101 - 송신

된 데이터의 LSB부터 MSB 순-, stop\_bit(1)이 순차적으로 tx\_serial로 들어온다. Stop\_bit(1)를 받은 후, 8bit가 hamming decoder를 거쳐 2 clk cycle 이후 data\_out으로 4'h4가 제대로 나오게 된다.

5us에서 data\_out이 나옴과 동시에 data\_in으로 4'hA 값이 입력된다. 위와 마찬가지로 hamming encoder를 거치면 총 11010010의 8bit가 송신되고, error injection에서도 button이 누르지 않기 때문에 위와 마찬가지로 UART 통신이 0,0,1,0,0,1,0,1,1,1 (start\_bit, LSB-)MSB, stop\_bit) 순으로 진행된다. 마찬가지로 hamming decoder을 거쳐 data\_out으로 4'hA 값이 출력되는 것을 볼 수 있다.

10us와 15us에서는 각각 data\_in으로 4'h4, 4'hA 값이 입력되어 Hamming encoder를 거친 후 나오는 8bit의 값은 각각 0us와 5us와 같지만, error injection 과정에서 btn1이 눌려 bit1에 error가 생긴다. 따라서 UART 통신을 할 때는 각각 10101011과 11010011로 통신이 진행된다. 하지만 수신부의 Hamming decoder에서 이 error을 감지해 자가 오류 수정을 거쳐 제대로 된 data값인 4'h4와 4'hA가 data\_out으로 출력된다.

20us와 25us는 바로 전과 마찬가지로 진행되지만, error injection 과정에서 btn2가 눌려 bit5에 error 가 생긴다. 따라서 UART 통신 시 각각 10111010과 11000010으로 진행된다. Error가 1bit에서만 일 어났으므로 hamming decoder에서 이를 감지해 제대로 된 값인 4'h4와 4'hA가 출력된다.

30us와 35us에서도 전과 동일하게 진행되지만, error injection 과정에서 btn1, btn2가 모두 눌려 bit1, bit5에 error가 생긴다. 따라서 UART 통신 시 각각 10111011과 11000011으로 통신이 진행된다. 이 경우에는 error가 2bit에서 일어났으므로, 수신부의 hamming decoder에서 이를 감지할 수는 있지만, error correction을 못한다. 따라서 err\_uncorrectable 신호가 1이 되지만, data\_out 값은 우리가 지정한 값이 아닌 무작위 값인 4'h6과 4'h8이 나오는 것을 볼 수 있다.

# | SAMILATION | Behavioral Simulation - Functional - sim\_ 1-10 | Post-Symbols Simulation - Feactional - sim\_

# 3.2 Post synthesis

그림 4 Post-synthesis functional simulation waveform  $(50\mu s)$ 

Post-synthesis functional simulation waveform이 behavioral simulation waveform과 동일한 것으로 보아, TRX\_TOP으로 합성 후에도 모듈이 제대로 동작함을 확인할 수 있다.



# 그림 5 Report timing summary

위 report timing summary를 통해 setup timing violation이 나지 않았음을 확인할 수 있다.