## ModelSim仿真简介

西南交通大学 电子技术基础实验室 龙文杰



#### ModelSim仿真操作流程

- 创建工作目录
- 创建测试文件
- 创建ModelSim工程
- •添加设计文件、测试文件
- 编译
- 配置仿真(添加波形、设置仿真时长)
- 运行仿真,观察仿真结果
- 设置显示

#### 启动软件

- 从"开始"菜单项
- Intel FPGA子目录
- 启动ModelSim



## 参考代码 (对计数器进行仿真)

```
测试代码文件名
  //test dzx 2345 2 1.v
  `timescale lns/lns //时间单位/时间精度,时间单位 >= 时间精度
     //注意,最前面的符号是主键盘区数字键'1'左边的符号(tab键上方)
  module test dzx 2345 2 1;
  reg clk;
                             测试向量
  reg en;
  wire [2:0] Q;
  initial //初始化,所有变量都需要初始化
  pbegin
     clk = 0; //设置clk初始值为0
10
   en = 1; //设置en初始值为1
   #50
           //设置50个单位时间延时
   en = 0;
           //将en置为0
         //延迟100个单位时间
14
   #100
           //将en置为1
     en = 1;
16
  end
  always#5 clk = ~clk; //每隔5个单位时间将clk取反,产生时钟
  Pdzx 2345 2 1 test1( //连接测试代码与计数器电路
     .clk(clk),
20
   .en(en),
     .0(0)
  endmodule
```

#### 计数器

```
module dzx 2345 2 1(clk,en,Q);
   input clk,en;
   output reg[2:0] Q;
   always@(posedge clk)
 6 pbegin
       if(en == 1'b1)
       begin
           if(Q < 3'd5)
10
           0 \le 0 + 1'b1;
           else
           0 <= 0;
13
       end
14
       else
15
       0 <= 0;
16 end
   endmodule
```

#### 创建ModelSim工程



#### 添加设计文件和测试代码文件



#### 编译





#### 配置仿真 (1)





#### 配置仿真 (2)



#### 添加波形,然后设置仿真总时长



### 运行仿真,观察结果、用标尺测量数据





#### 设置合适的数据进制,波形缩放到合适大小



# 更改波形颜色(白背景,深色线),以便截图打印 Mereferences





#### 实验任务

• 用ModelSim对可控分频器实验进行仿真