# 单周期处理器

### 要求为该项目提供一份总体报告

这些课程的目的是设计和模拟处理器的核心。该处理器将由寄存器、多路复用器、内存库、算术和逻辑单元等基本元件组装而成。这些元件将整合成系统的不同模块,特别是处理单元、指令管理单元和控制单元。处理器的运行将首先通过模拟执行一个简单的测试程序来验证,然后在 FPGA 上进行测试。

对于每项设计,电路都将用 VHDL 行为语言进行描述,并使用 Modelsim(或 GHDL/GTKwave)进行仿真,同时使用专门为此开发的测试台。

#### 技能:

- 撰写项目报告, 汇报工作情况
- 设计、综合并验证用 VHDL RTL 描述的数字 IP

### 第1部分--处理装置

处理器的处理单元主要由一个算术和逻辑单元、一组寄存器和一个数据存储器以及辅助部件(多路复用器、符号扩展等)组成。

### 算术和逻辑单元(UAL 或 ALU)

#### 32 位算术逻辑单元 (ALU) 具有:

• OP: 2 位控制信号

• A、B: 两条 32 位输入总线

• S: 32 位输出总线

• N: 1 位输出标志,表示最后一次操作的结果为负数

• Z: 1 位输出标志,表示最后一次操作的结果为零

### OP 控制信号的值决定了 ALU 中执行的运算:

ADD: Y = A + B; OP = "00";
 B: Y = B; OP = "01";
 SUB: Y = A - B; OP = "10";

• A: Y = A; OP = "11";

### 每次操作结束时:

• 如果结果为严格负值,N标志的值为1,否则为0。

• 如果结果严格等于零,Z标志的值为 1,否则为 0。

提示: ieee.numeric\_std.all 库允许您使用"+"和"-"运算符。

# 禁止注册

工作台有 16 个 32 位寄存器。它有以下输入/输出:

• CLK: 时钟、

• 复位:异步复位(高电平状态有效),图中未显示

• W: 32 位写入数据总线

• RA:端口A4位读取地址总线

• RB:端口B4位读取地址总线

• RW: 4位写地址总线

• WE: 1位上的写入启用

• A:端口A读取数据总线

• B: 端口 B 读取数据总线



### 寄存器以异步方式同时读取:

- A 输出总线取寄存器编号 RA 的值
- 输出总线 B 取寄存器编号 RB 的值

### 寄存器在时钟上升沿**同步写入**。它由 WE 信号控制:

- 如果 WE = 1,则在上升沿将 W 总线的值复制到寄存器 RW 中。
- 如果 WE = 0,则上升沿没有写入。

### 1.1 将开展的工作

#### 1.1.1 使用测试台和仿真脚本用行为 VHDL 描述和仿真这些模块。在报告中汇报仿真结果。

寄存器组将声明为 std\_logic\_vectors 数组。将使用一个函数对其进行初始化(见下面的代码)

提示:必须避免数组索引变量为负整数、未初始化或大于数组大小。如果出现上述情况之一,模拟将以致命错误停止。

### 1.1.2 按下图所示组装 ALU 和工作台,以验证处理单元。



#### 1.1.3 编写测试台和模拟脚本,通过模拟验证下列操作的正确性:

- R(1) = R(15)
- -r(1) = r(1) + r(15)
- r(2) = r(1) + r(15)
- R(3) = R(1) R(15)
- R(5) = R(7) R(15)

*在报告中报告模拟结果。*要检查这些操作,我们建议您使用别名和断言,它们总是比直观检查

时间线更有效。

### 2至1多路复用器

该多路复用器有一个通用参数 N,用于设置输入和输出数据的大小

• A、B: 有 N 个输入位的两条总线

• COM: 1位选择命令

• S: N 位输出总线

COM 信号的值决定了输出的行为

### 标志扩展

该模块允许将 N 位编码输入的符号扩展到 32 位输出。因此,它有一个设置 N 值的通用参数。

• E: N 位输入总线

• S: 32 位输出总线

### 数据存储器

该存储器可加载和存储 64 个 32 位字。它有以下输入和输出:

| COM | 已执行的操作 |
|-----|--------|
| 0   | S = A  |
| 1   | S = B  |

CLK: 时钟

复位: 异步复位(高电平状态有效),图中未显示。

数据输入: 32 位写数据总线数据输出: 32 位读

数据总线 Addr: 6 位读/写地址总线 WrEn: 1 位

写使能

#### 寄存器以**异步方式同时读取**:

数据输出(DataOut)输出总线携带数据值。

寄存器在时钟上升沿**同步写入**。它由 WE 信号控制:

• 如果 WE = 1,则在上升沿将**数据输入**总线值复制到寄存器编号 Addr。

• 如果 WE = 0,则上升沿没有写入。

提示: 该模块与寄存器库非常接近,可以在此基础上进行设计。

# 1.2 将开展的工作

1.2.1 用行为 VHDL 描述和模拟这些模块。在报告中汇报仿真结果。

### 1.3 处理装置组件

上述模块必须按下图所示组装:



由于来自Alu 的信号为32 位,因此可以在**端口映射**级别对Addr 的6 位进行缩减(Addr => SignalAluOut (5 downto 0),...)。

### 1.3.1 编写一个 VHDL 模块来组装处理单元。

#### 1.3.2 编写测试台和模拟脚本,以验证.NET Framework 3.0 的正确运行:

- 增加2个寄存器
- 将1个寄存器的数值立即相加
- 减去2个寄存器
- 从1个寄存器中减去1个直接值
- 将数值从一个寄存器复制到另一个寄存器
- 将寄存器写入内存中的一个字。
- 将一个字从内存读入寄存器

在报告中输入模拟结果。

### 第2部分--指令管理股

### 下图所示的 32 位指令管理单元具有:

- 与处理单元类似的 64 字 32 位指令存储器,作为 instruction\_memory.vhd 文件的附录提供。
- 没有写入数据总线,也没有写入使能。
- 32 位寄存器(PC 寄存器)。该寄存器有一个时钟输入和一个异步复位(高电平时有效),图中未显示。
- 与上述模块类似的 24 至 32 位带符号扩展单元
- 根据 nPCsel 控制信号更新 PC 程序计数器的装置:
  - 如果 nPCsel = 0,则 PC = PC + 1
  - 如果 nPCsel = 1,则 PC = PC + 1 + SignExt(偏移)



您可以以完全结构化的方式描述该组件,也可以选择对生成新地址的部分使用行为描述。

### 2.1 使用测试台和模拟脚本描述并模拟指令管理单元。在报告中汇报仿真结果。

# 第3部分-控制单元

控制单元由一个 32 位寄存器和一个组合解码器组成。

### 带加载命令的 32 位寄存器

该寄存器用于存储处理器的状态(处理器状态寄存器或 PSR),并用于在 STR 指令期间在 RegAff 上存储 LED 或 7 段显示器上显示的值。

#### 它有以下输入/输出:

• 数据输入: 32 位负载总线

• RST: 异步复位,高电平状态有效

• CLK: 时钟

• WE: 负载控制

• 数据输出: 32 位输出总线

如果 WE=1,寄存器存储 DATAIN 总线上的值。如果 WE=0,寄存器保留先前的值(存储状态)。

### 指令解码器

该组合模块为处理单元、指令管理单元和 PSR 寄存器生成控制信号,所有这些都在上文进行了介绍。

这些指令的值取决于从指令存储器获取的指令,也可能取决于 PSR 寄存器的状态。附录中描述了各种指令的二进制结构。

### 将生成的订单涉及:

- PC 寄存器输入多路复用器 (nPC\_SEL)
- PSR 寄存器加载命令(PSREn)
- 地址总线 Rn、Rm、Rd 和寄存器组 WE (RegWr)
- 该工作台 RB 地址总线上游多路复用器的 RegSel 命令。
- ALU OP 命令 (ALUCtrl)
- 多路复用器指令 (MemToReg),用于选择要写入寄存器组的信号。

- 来自 ALU 输入端 B上游多路复用器的 ALUSrc 命令。
- 用于 ALU 和数据存储器输出端多路复用器的 WrSrc 命令。
- 数据存储器的写入功能 (MemWr)
- 用于在 STR 运行期间显示输出值的信号 (RegAff)

#### 处理器总图:



该解码器的设计将基于上图所示的处理器总图、控制面板(见下页)和附录中的指令集说明。

为了描述这个指令解码器,我们首先声明以下枚举类型:

枚举指令类型为 (MOV、ADDi、ADDr、CMP、LDR、STR、BAL、BLT); 信号 instr current: 枚举指令;

#### 然后, 在架构中可以使用两个流程

- 对指令存储器(附录图表中的指令)输出敏感的进程,其作用是设置 instr\_current 信号的值。
- 对指令和 instr\_current 信号进行敏感处理,将指令值传递给处理器寄存器和运算器。
- 3.1 完成下表中的"指令值",该表概括了解码器根据指令进行的操作。
- 3.2 用 VHDL 描述控制单元的两个模块:指令解码器和 32 位 PSR 寄存器,如果收到加载指令,将获取 ALU 最有效位上的 N 和 Z 标志。

# 订购值

| 教学   | nPCSel | RegWr | ALUSrc | ALUCtr | PSREn | MemWr | WrSrc | RegSel | RegAff |
|------|--------|-------|--------|--------|-------|-------|-------|--------|--------|
| ADDi |        |       |        |        |       |       |       |        |        |
| 地址   |        |       |        |        |       |       |       |        |        |
| BAL  |        |       |        |        |       |       |       |        |        |
| BLT  |        |       |        |        |       |       |       |        |        |
| 中医   |        |       |        |        |       |       |       |        |        |
| LDR  |        |       |        |        |       |       |       |        |        |
| MOV  |        |       |        |        |       |       |       |        |        |
| STR  |        |       |        |        |       |       |       |        |        |

# 第4部分-组装和验证处理器

现在,我们需要将处理器的三个主要单元组装起来,最终完成处理器的建模工作。

- 指令管理单元
- 处理装置
- 控制单元
- 4.1 添加一个由控制单元产生的 RegSel 控制信号驱动的 2 输入 4 位多路复用器,完成之前设计的处理单元。如处理器图所示,该多路复用器将被置于寄存器组 RB 地址的输入端。
- 4.2 将处理器的三个单元组装起来。
- 4.3 模拟处理器执行测试程序并检查其是否正常运行。有必要初始化数据存储器中的一些数据 (从 0x10 到 0x1A)

# 测试计划

# 第5部分:测试 Fpga 卡上的处理器

在本节中,您将在 FPGA 板上实现独轮车处理器。

要检查测试程序是否运行无误,可在7段显示器上显示Reg Aff 寄存器输出端的值。

为此,我们需要增加 4 个 7 段解码器,对寄存器输出的 0 至 15 位进行解码。 Reg Aff 以 4 位十六进制显示该值。

### 将开展的工作

5.1 在 Quartus 上创建一个项目,在文件中实例化处理器和 4 个 7 段解码器。 **top\_level.vhd**。分配引脚、运行综合并对电路板编程

5.2 检查是否在 7 段显示屏上找到预期值。

### 第6部分:管理外部中断

要管理外部中断,需要添加一个矢量化中断控制器,通常称为 VIC(矢量中断控制器)。

指令解码器也必须进行修改,以便在指令子程序结束时解码 BX 指令,表示必须返回被中断的程序。

接下来,需要修改指令管理单元,以便将中断考虑在内。

### 6.1 VIC: 矢量化中断控制器

### 参赛作品:

• CLK: 时钟

• 复位:异步复位,高电平状态有效

• IRQ SERV: 指令管理单元发出的中断确认信息

• IRQ0、IRQ1: 外部中断请求

### 外出:

• IRQ: 向指令管理单元发送的中断请求

• VICPC: 中断子程序的起始地址(32位)

#### 工作原理:

- 该模块对 IRQ0 和 IRQ1 的值进行采样,以找出这两个信号的最后(IRQi(n)) 和倒数第二(IRQi(n-1))个值。
- 如果在其中一个信号上检测到上升转换(IRQi(n)=1 和 IRQi(n-1)=0),IRQ0\_memo 或 IRQ1\_memo 信号将被强制置高,发出中断请求信号。
- IRQ1\_memo 和 IRQ0\_memo 始终处于高电平状态,直到 IRQ\_SERV 输入 收到确认。
- 如果没有中断请求,VICPC 将被强制置 0。
- 如果 IRQ0 = 1,则强制 VICPC 输出值为 0x9(该中断子程序的起始地址)。
- 如果 IRQ1\_memo = 1,VICPC 输出将被强制设置为 0x15(该中断子程序的起始地址)。
- IRQ0 优先于 IRQ1。

• 发送到 MAE 的 IRQ 输出是 IRQ1\_memo 和 IRQ0\_memo 之间的逻辑 OR。

发送至指令管理单元: IRQ 的信

号 指令管理

单元: IRQ\_SERV

生成的命令。

# 要做

6.1.1 创建一个新的 VHDL 源来描述 VIC。

6.1.2 使用测试台和模拟脚本模拟该组件。

### 6.2 修改指令解码器

BX 汇编指令用于管理中断子程序的退出。该指令用于退出中断子程序并返回主程序。

为此,必须在解码器单元中添加输出控制信号:

• IRQ\_END: 执行 BX 指令时设置为 "1"。

• 下面是 BX 指令的二进制代码: 0xEB00 0000;

### 6.3 修改指令管理单元

必须接管指令管理单元,并将以下信号添加到其实体中:

#### 入场:

• IRQ: 如果激活,表示由 VIC 产生新的中断。

• VICPC: 传送中断子程序的地址(向量)。

• IRQ\_END: 如果激活,表示中断子程序结束。

#### 退出:

• IRQ SERV: 当中断被考虑时的确认。

#### 工作原理:

- 当中断激活(IRQ = 1)时,必须将 VICPC 值复制到 PC 中,同时将 PC 寄存器保存到
   名为 LR(链接寄存器)的寄存器中。
- 当中断被确认时,将 IRQ SERV 信号设置为 "1",否则在其余时间将其设置为 "0"。
- 当 IRQ\_END 信号激活时,将 LR 值返回 PC,以便主程序继续运行。
- 您需要注意信号发出的时间,以便每条指令只执行一次!

### 6.4 模拟测试

使用测试台和仿真脚本用 VIC 对处理器进行仿真。在报告中汇报模拟结果。

# 6.5 在 FPGA 上测试 VIC

在 FPGA 上使用 VIC 实现处理器,并检查其工作是否正常。

# 第7部分: 为处理器添加 UART 外设

在本节中,我们将了解如何为处理器添加 UART 外设。首先将介绍 UART 的操作部分,然后了解如何将其连接到处理器。

要测试该 UART,需要执行一段小的汇编代码,发送以下句子向 PC 终端发送 "HELLO WORLD"。

### UART 的传输部分:

下面是 UART 传输部分的示意图和 MAE:



### 要做

1) 创建一个新的 VHDL 源,以描述 UART 的发送器部分

- 2) 使用测试台和模拟脚本模拟该组件。
- 3) 将 Tx 输出连接到 GPIO 端口的一个引脚(例如 GPIO(0)),将数据输入连接到 SW(7.0),将 Go 输入连接到 KEY(1),从而测试 FPGA 板上 UART 的工作部分。然后使用串行 /USB 转换器在 PC 终端(Windows 上的 Puty 或 Linux 和 Mac 上的 Screen)上接收字符。将 Tx 输出(GPIO(0))连接到串行/USB 转换器的 TXI 引脚。
- 4) 为外设添加一个 32 位 UART\_Conf 寄存器。每次向寄存器写入数据时,必须将 Go 设置为 1。使用地址为 0x40 的 STR 指令,必须能够写入 UART\_Conf 寄存器。为此,您 需要执行地址解码,只有当地址等于 0x40 时,才能写入寄存器。
- 5) 例如,在每次输入 IRQ1 时发送 0x31(ASCII 码中的 "1")值,利用这一新外设模拟处理器。
- 6) 使用 FPGA 板上的 UART 外设测试处理器。要与电脑通信,您需要一个串行/USB 转换器和电脑上的终端(Windows 上的 Puty 或 Mac 上的 Screen)。
- 7) 发送一个字符需要一些时间。波特率为 115200 时,需要等待大约 87 秒。您可以使用中断机制来处理这个问题。当发送完一个字符后,可以产生一个中断,并在中断子程序中发送下一个字符。为此,您需要在字符发送结束时在 UART 中产生一个 TxIrq 信号。您还需要更改 VIC 以处理这一新的中断源。
- 8) 修改 UART 设备和 VIC,使其可以通过中断进行管理。修改要执行的汇编代码, 以便向中断子程序发送 HELLO WORLD 字符串。在 FPGA 板上进行模拟和测试。

# UART 的接收部分:

以下图和 MAE 为指导,对接收端进行同样的操作。





VHDL项目 独轮车处理器

### 附录:

# 第4部分的汇编代码: instruction memory.vhd

```
IEEE 图书馆;
使用 IEEE.std_logic_1164.all;
使用 IEEE.numeric_std.all;
实体 instruction_memory 是
  port(
   PC: std_logic_vector (31 下至 0) 中;
   指令: out std_logic_vector (31 downto 0)
    );
终端实体;
指令存储器的架构 RTL 为
  RAM64x32 类型是 std logic vector 的数组 (0 至 63) (31 至 0);
函数 init_mem 返回 RAM64x32 变量 result
  : RAM64x32;
兴办
for i in 63 downto 0 loop
  result (i):=(others=>'0');
                  -- PC
end loop;
                              -- INSTRUCTION-- COMMENT result
(0) := x "E3A01010"; -- 0x0 _main -- MOV R1, #0x10 -- R1 = 0x10
result (1):=x "E3A02000";-- 0x1 -- MOV R2,#0x00 -- R2 =
result (2):=x "E6110000";-- 0x2 loop -- LDR R0,0(R1) -- R0 =
DATAMEM[R1] result (3):=x "E0822000";-- 0x3 -- ADD R2,R2,R0 -- R2 = R2 +
R0result (4):=x "E2811001";-- 0x4 -- ADD R1,R1,#1
                                 --CMP R1,0x1A -- Flag = R1-0x1A,si R1 <= 0x1A
result (5):=x "E351001A";-- 0x5
result (6):=x "BAFFFFFB";-- 0x6
                                  -- BLT 循环 -- PC =PC+1+(-5) si N = 1
result (7):=x "E6012000";-- 0x7
                                  --STR R2,0(R1) -- DATAMEM[R1] = R2
result (8):=x "EAFFFFF7";-- 0x8 -- BAL main -- PC=PC+1+(-9)
  return result;
end init_mem;
信号 mem: RAM64x32 := init_mem; begin
  指令 <= mem(to_integer(unsigned (PC))); 结束架构;
```

# 第6部分的汇编代码:

### instruction memory IRQ.vhd

```
IEEE 图书馆;
使用 IEEE.std_logic_1164.all;
使用 IEEE.numeric_std.all;
实体 instruction_memory_IRQ 为 port(
       PC: std_logic_vector (31 下至 0) 中;
       指令: out std logic vector (31 downto 0)
   );
 终端实体;
指令_内存_IRQ 的架构 RTL 为
   RAM64x32 类型是 std_logic_vector 的数组 (0 至 63) (31 至 0);
函数 init_mem 返回 RAM64x32 变量
   ram_block : RAM64x32;
兴办
                  PC -- 指令 -- 注释
   ram_block(0 ) := x "E3A01010";-- _main : MOV R1,#0x10 ; --R1 <= 0x10
   ram_block(1 ) := x "E3A02000";
                                          MOV R2,#0 ; --R2 <=
   Oram_block(2) := x "E6110000"; -- loop : LDR R0,0(R1) -- R0 <= MEM[R1]
   ram block(3 ) := x "E0822000";--
                                          ADD R2,R2,R0 --R2 <= R2 + R0
                                                        ; --R1 <= R1 +
   ram_block(4 ) : = x "E2811001";--
                                          ADD R1,R1,#1
                                           R1,0x1A
   1ram_block(5 ) := x "E351001A";--
                                                         R1 = 0x1A
   ram_block(6 ) := x "BAFFFFFB";-- BLT 循环 如果 R1 小于 0x1A 则连接到 _loop ram_block(7 )
   := x "E6012000";--
                                           STR R2,0(R1) --MEM[R1] \le R2
   ram block(8 ) := x "EAFFFFF7";
                                           --BAL main
                                                        ; --connect to _main
                                   -- ISR 0: 中断 0
                                      --保存上下文
    ram_block(9) := x "E60F1000" --
                                          STR R1,0(R15) ; --mem[r15] <= r1
    ram block(10) := x "E28FF001" --
                                         ADD R15,R15,1
                                                           ; --r15 <= r15 + 1
    ram_block(11) := x "E60F3000" --
                                       STR R3,0(R15) ; --mem[r15] <= r3
                                      - - 处理
    ram_block(12) := x "E3A03010" --
                                         MOV R3,0x10 ; --R3<=0x10
                                     LDR R1,0(R3) ; --r1 <= mem[r3]
    ram_block(13) := x "E6131000" --
```

VHDL项目 独轮车处理器

```
ram_block(23) := x "E60F5000";
                                             --STR R5,0(R15) ; --MEM[R15] <= R5
                                              - - 处理
    ram_block(24) := x "E3A05010"; --
                                              MOV R5,0x10
                                                             ; --R5 <= 0x10
    ram_block(25) := x "E6154000"; --
                                              LDR R4,0(R5)
                                                                ; --r4 <= mem[r5]
    ram_block(26) := x "E2844002"; --
                                              ADD R4,R4,2
                                                                 ; --r4 <= r1 + 2
                                              STR R4,0(R5)
    ram_block(27) := x "E6054000"; --
                                                                  ; --mem[r5] <= r4
                                        - - 恢复环境
    ram_block(28) := x "E61F5000";--
                                             ldr r5,0(r15) ; --r5 <= mem[r15]
    ram_block(29) := x "E28FF0FF"; --
                                               add r15,r15,-1 ; --r15 <= r15 - 1
    ram_block(30) := x "E61F4000"; --
                                             ldr r4,0(r15) ; --r4 <= mem[r15]
    ram_block(31) := x "EB000000";--
                                             BX ; -- 中断结束指令
    ram block(32) := \times "00000001";
    ram block(33) := \times "00000002";
    ram_block(34) := x "00000003";
    ram_block(35) := \times "00000004";
    ram_block(36) := x "00000005";
    ram_block(37) := x "000000006";
    ram_block(38) := x "00000007";
    ram_block(39) := x "000000008";
    ram_block(40) := x "000000009";
    ram_block(41) := x "0000000A";
    ram_block(42 至 63) := (others=> x "00000000");
    return ram_block;
end init mem;
signal mem: RAM64x32 := init mem;
兴办
           指令 <= mem(to_integer (unsigned (PC)));
终端结构;
```

# 处理指令的二进制编码:

Instructions de traitement (1)

| 3 | 1 28 | 2726 | 25 | 24 21  | 20 | 19 16 | 15 12 | 11        | 0 |
|---|------|------|----|--------|----|-------|-------|-----------|---|
|   | cond | 0 0  | #  | opcode | S  | Rn    | Rd    | operand 2 |   |

Cond: l'instruction est exécutée si le registre d'état
 CPSR vérifie la condition spécifiée

| Asm   | Cond |
|-------|------|
| EQ    | 0000 |
| NE    | 0001 |
| CS/HS | 0010 |
| CC/LO | 0011 |
| MI    | 0100 |
| PL    | 0101 |

| Asm    | Cond |
|--------|------|
| 7.0111 | Oona |
| VS     | 0110 |
| VC     | 0111 |
| HI     | 1000 |
| LS     | 1001 |
| GE     | 1010 |
| LT     | 1011 |

| Cond |
|------|
| 1100 |
| 1101 |
| 1110 |
| 1111 |
|      |

Instructions de traitement (2)

|   | cond | 00   | #  | opcode | S    | Rn    | Rd     | operand 2 |   |
|---|------|------|----|--------|------|-------|--------|-----------|---|
| 3 | 1 28 | 2726 | 25 | 24     | 2120 | 19 16 | 315 12 | 11        | 0 |

- S = 1 : affecte CPSR
- Opcode : code de l'opération à effectuer

| Asm | Opcode |
|-----|--------|
| AND | 0000   |
| EOR | 0001   |
| SUB | 0010   |
| RSB | 0011   |
| ADD | 0100   |
| ADC | 0101   |

| Asm | Opcode |
|-----|--------|
| SBC | 0110   |
| RSC | 0111   |
| TST | 1000   |
| TEQ | 1001   |
| CMP | 1010   |
| CMN | 1011   |

| Asm | Opcode |
|-----|--------|
| ORR | 1100   |
| MOV | 1101   |
| BIC | 1110   |
| MVN | 1111   |

Instructions de traitement (3)

| 3 | 1 28 | 2726 | 25 | 24 2   | 120 | 19 16 | 6 15 <b>1</b> 2 | 11        | 0 |
|---|------|------|----|--------|-----|-------|-----------------|-----------|---|
|   | cond | 00   | #  | opcode | S   | Rn    | Rd              | operand 2 |   |

- Rd → numéro du registre de destinations
  - 4 bits pour sélection parmi les 16 registres possibles
- Rn → numéro du registre qui sert de premier opérande
  - 4 bits pour sélection parmi les 16 registres possibles
- operand2 → relié à l'entrée B
  - possibilité de rotation/décalage
- Instructions de traitement (4)



- Si le bit # est à 1, operand2 est une valeur littérale sur 32 bits.
  - Une instruction est codée sur 32 bits, il n'est donc pas possible de coder n'importe quelle valeur littérale 32 bits.
  - Cette valeur est construite par rotation vers la droite d'une valeur sur 8 bits.

VHDL项目 独轮车处理器

- Instructions de transfert
  - Lecture/écriture
  - Données accédées
    - Mots, demi-mots, octets
    - Signées/non signées
  - Mode d'accès (pré/post indexé, +/- offset, write back)
  - Transfert simple/multiple
  - Registre source/destination, liste de registres
  - Registre de base
  - Offset
  - Condition
    - Exécution conditionnelle d'un transfert
- Instructions de transfert de mots ou d'octets nonsignés (LDR, STR, LDRB, STRB)



- P : pre/post index
  - 1 pré-indexé, 0 post-indexé
- *U*: up/down
  - 1 + offset, 0 -offset
- B: byte/word
  - M1 accès 8 bits, 0 accès 32 bits
- W: write-back
  - Si P=1, W=1 adressage pré-indexé automatique
- L : load/store
  - 1 load, 0 store

 Instructions de transfert de mots ou d'octets nonsignés (LDR, STR, LDRB, STRB)



- Rd → registre source (si L=0, store) ou destination (si L=1, load)
- Rn → registre de base
- Instructions de transfert de mots ou d'octets nonsignés (LDR, STR, LDRB, STRB)



 Offset: soit un littéral non signé sur 12 bits, soit un registre d'index (Rm) éventuellement décalé sur un nombre constant de bits (#shift)

# Instructions de branchement relatif

- Branch (B)
- Branch and Link (BL)



- Offset : déplacement signé sur 24 bits
- L : Link (0 branch, 1 branch and link)
- Effets:
  - B: PC ← PC + offset
  - BL: r14 ← PC 4; PC = PC + offset
  - r14 : Link Register (contient l'adresse de retour)

# Instructions de branchement relatif

- Exemple traduction d'une boucle for
- Utilisation <u>de labels</u> en langage d'assemblage: le déplacement est calculé automatiquement par l'assembleur

```
r4, #0
                                           @ tmp=0
                 MOV
                          r5, #0
                                           @ i=0
                 VOM
                          r4, r4, r5
                                           @ tmp+=i
loop:
                 ADD
                                           @ i++
                 ADD
                          r5, r5, #1
                          r5, #5
                 CMP
                                           @ i<5 : réitérer
                 BLT
                          loop
```



Représentation binaire: BAFFFFB