# 平成 29 年度 計算機科学実験及演習 3 HW 中間報告 方式設計仕様書

提出日 5月11日

> グループ 22 1029277526 白石竜也 1029272870 谷勇輝

## 1 概要

SIMPLE/Bのハードウェア設計を5段パイプライン化、さらに即値加算命令と関数呼び出しの機能を追加したプロセッサを設計する。

## 2 命令セットアーキテクチャ

SIMPLE の命令セット・アーキテクチャからの変更点を説明する。演算/入出力命令形式、ロード/ストア命令形式の命令について変更はない。即値ロード/無条件分岐命令形式、条件分岐命令形式の命令については3点変更がある。変更したものを図 2.1、図 2.2 に示す。

まず、無条件分岐命令 B を条件分岐命令形式の中に移動させている。この理由は ID ステージの動作のところで説明する。次に、即値加算命令 ADDI を即値ロード/無条件分岐命令形式に加えている。ADDI ではレジスタ Rb の値と即値 d の加算の結果をレジスタ Rb に格納する。また、ADD 命令と同様に条件コードの設定を行う。

さらに、関数呼び出しのための JAL(Jump And Link) 命令と JR(Jump Register) 命令を条件分岐命令形式に加えている。JAL 命令では PC + 1 の値をレジスタ 0 に退避するとともに、d で指定したアドレスにジャンプする。JR 命令ではレジスタ 0 に退避されているアドレスにジャンプする。PC + 1 の退避先はレジスタ 0 に固定され、レジスタ 0 はこの 2 つの命令でのみ書きかわる。

| 15 14 13 11 10 8 7 0 |     |                               |  |
|----------------------|-----|-------------------------------|--|
| 10 op2 Rb            |     | d                             |  |
| mnemonic             | op2 | function                      |  |
| LI Rb, d             | 000 | $r[Rb] = sign_ext(d)$         |  |
| ADDI Rb, d           | 001 | $r[Rb] = r[Rb] + sign_ext(d)$ |  |
| (reserved)           | 010 |                               |  |
| (reserved)           | 011 |                               |  |
| (reserved)           | 100 |                               |  |
| (reserved)           | 101 |                               |  |
| (reserved)           | 110 |                               |  |
| 条件分岐命令               | 111 | 表 2.2 参照                      |  |

図 2.1 即値ロード/無条件分岐命令

| <u>15 14 13 11 10 8</u> | 7    | <u> </u>                                         |  |
|-------------------------|------|--------------------------------------------------|--|
| 10 111 cond             |      | d                                                |  |
| mnemonic                | cond | function                                         |  |
| BE d                    | 000  | $if (Z) PC = PC + 1 + sign_ext(d)$               |  |
| BLT d                   | 001  | if $(S^V) PC = PC + 1 + sign_ext(d)$             |  |
| BLE d                   | 010  | if $(Z \mid \mid S^V) PC = PC + 1 + sign_ext(d)$ |  |
| BNE d                   | 011  | if $(!Z) PC = PC + 1 + sign_ext(d)$              |  |
| B d                     | 100  | $PC = PC + 1 + sign_ext(d)$                      |  |
| JAL d                   | 101  | $r[0] = PC + 1$ , $PC = zero_ext(d)$             |  |
| JR d                    | 110  | PC = r[0]                                        |  |
| (reserved)              | 111  |                                                  |  |

図 2.2 条件分岐命令形式

# 3 構造と動作

#### 3.1 構造

ハードウェアのブロック図を図 3.1 に示す。SIMPLE/B の  $p1\sim p5$  にあたるフェーズをそれぞれ IF、ID、EX、MA、WB とし、ALU はシフト演算も兼ねるものとしてまとめて描いてある。このハードウェアは 5 段パイプライン化されているので、5 つの命令が各フェーズで同時並行的に実行される。



図 3.1 ブロック図

#### 3.2 動作

#### IF ステージ

IF ステージのブロック図を図 3.2 に示す。IF では、PC の値をアドレスとして命令を取り出す。また、PC+1 の値も同様にパイプラインレジスタに入れる。これは EX で分岐先アドレスの計算に使用される。そして最後に、PC の値を更新する。



図 3.2 IF ステージ

#### ID ステージ

ID ステージのブロック図を図 3.3 に示す。ID ではまず、必要な場合にレジスタへの書き込みを行う。その後、レジスタ読み込み、即値のビット拡張をして EX での演算に必要なデータを揃える。また、回路全体の制御信号もこのステージで生成される。さらに、書き込みアドレスをパイプラインレジスタに入れる。これは WB で使用される。ただし、条件分岐命令の場合はここに cond の値を入れて渡す。これは EX でどの条件を計算するか判断するのに使用される。B 命令を条件分岐命令形式に移した理由は、この cond を渡すだけで、EX でどの分岐命令か判断できるようにするためである。IF から渡される PC+1 は使用しないのでそのまま EX へ渡す。



図 3.3 ID ステージ

#### EX ステージ

EX ステージのブロック図を図 3.4 に示す。EX では演算と条件コードの設定を行い、演算結果をパイプラインレジスタに入れる。さらに、レジスタの値の片方をパイプラインレジスタに入れる。これは MA でメモリへの書き込みアドレスとして使用される。また、分岐条件、分岐先アドレスを計算して IF に送る。OUT 命令による外部出力もこのステージで行う。ID から渡される書き込みアドレスは使用しないので、そのままパイプラインレジスタに入れる。セレクタが多いが、各命令でどの値が選択されるかは後述するフェーズ・フロー・チャートを参考。



図 3.4 EX ステージ

#### MA ステージ

MA ステージのブロック図を図 3.5 に示す。MA では EX での演算結果と、メモリから読みだした値をパイプラインレジスタに入れる。書き込みアドレスはここでも使用しないので、WB にそのまま送る。



図 3.5 MA ステージ

#### WB ステージ

WB ステージのブロック図を図 3.6 に示す。WB ではレジスタ書き込みを行うが、これは実際には ID で行われるので、ここでは書き込みアドレスと書き込むデータを ID へ送るだけである。また、外部入力の値もここで書き込むデータとして選択され ID へ送られる。



図 3.6 WB ステージ

# 3.3 フェーズ・フロー・チャート

このプロセッサで実装するすべての命令のフェーズ・フロー・チャートを図  $3.7\sim3.12$  に示す。新たに追加する ADDI、JAL、JR 命令の動作について説明する。ADDI は命令フェッチ後、ID でレジスタ Rb の値と符号拡張した即値 d を EX に渡す。EX ではこれらを加算する。MA では何も行わず、WB でレジスタ Rb に演算結果を格納する。

JAL は命令フェッチ後、ID で 0 拡張した即値 d を EX に渡す。EX では分岐先アドレスを d として、IF に分岐するように信号を送る。また、PC+1 を演算結果として後続のステージに渡す。MA では何も行わず、WB でレジスタ 0 に PC+1 を格納する。

JR は命令フェッチ後、ID でレジスタ 0 の値を EX 渡す。EX では分岐先アドレスをこのレジスタ 0 の値として、IF に分岐するように信号を送る。また、0 を演算結果として後続のステージに渡す。MA では何も行わず、WB でレジスタ 0 に 0 を格納する。

|     | IF            | ID                                                 |
|-----|---------------|----------------------------------------------------|
| ADD |               |                                                    |
| SUB |               | $\cdot r[Rs] \rightarrow EX$                       |
| AND |               | $\cdot r[Rd] \rightarrow EX$                       |
| OR  |               | ・Rd → 書き込みアドレス                                     |
| XOR |               |                                                    |
| CMD | <br>・メモリ → 命令 | $\cdot r[Rs] \rightarrow EX$                       |
| CMP |               | $\cdot r[Rd] \rightarrow EX$                       |
| MOV |               | $\cdot r[Rs] \rightarrow EX$                       |
|     |               | ・Rd → 書き込みアドレス                                     |
| SLL |               | $oldsymbol{\cdot} 	ext{r[Rd]}  ightarrow 	ext{EX}$ |
| SLR |               |                                                    |
| SRL |               | ・0 拡張した d → EX                                     |
| SRA |               | ・Rd → 書き込みアドレス                                     |
| IN  |               | ・Rd → 書き込みアドレス                                     |
| OUT |               | • r[Rs] → EX                                       |
| HLT |               | halt                                               |

図 3.7 演算/入出力命令 IF~ID

|        | EX                                                                        | MA | WB                                            |
|--------|---------------------------------------------------------------------------|----|-----------------------------------------------|
| ADD    | ・r[Rd] + r[Rs] → 演算結果                                                     |    |                                               |
| ADD    | ・条件コード設定                                                                  |    |                                               |
| GIID   | ・r[Rd] - r[Rs] → 演算結果                                                     |    |                                               |
| SUB    | ・条件コード設定                                                                  |    |                                               |
| AND    | ・r[Rd] & r[Rs] → 演算結果                                                     |    | ・演算結果 → ID                                    |
| AND    | ・条件コード設定                                                                  |    | ・書き込みアドレス → ID                                |
| OR     | ・ $\mathbf{r}[\mathrm{Rd}] \mid \mathbf{r}[\mathrm{Rs}] \rightarrow$ 演算結果 |    |                                               |
|        | ・条件コード設定                                                                  |    |                                               |
| XOR    | ・r[Rd] ^ r[Rs] → 演算結果                                                     |    |                                               |
| 71016  | ・条件コード設定                                                                  |    |                                               |
| CMP    | ・r[Rd] - r[Rs]を計算                                                         |    |                                               |
| CIVII  | ・条件コード設定                                                                  |    |                                               |
| MOV    | ・条件コード設定                                                                  |    | $m{\cdot} \; 	ext{r[Rs]}  ightarrow 	ext{ID}$ |
| 1110 1 | ALI I BAAC                                                                |    | ・書き込みアドレス → ID                                |
|        | • shift_left_logical(r[Rd], d)                                            |    |                                               |
| SLL    | → 演算結果                                                                    |    |                                               |
|        | ・条件コード設定                                                                  |    |                                               |
|        | • $shift_left_rotate(r[Rd], d)$                                           |    |                                               |
| SLR    | → 演算結果                                                                    |    |                                               |
|        | ・条件コード設定                                                                  |    | ・演算結果 → ID                                    |
|        | • shift_right_logical(r[Rd], d)                                           |    | ・書き込みアドレス → ID                                |
| SRL    | → 演算結果                                                                    |    |                                               |
|        | ・条件コード設定                                                                  |    |                                               |
|        | • shift_right_arithmetic(r[Rd], d)                                        |    |                                               |
| SRA    | → 演算結果                                                                    |    |                                               |
|        | ・条件コード設定                                                                  |    |                                               |
| IN     |                                                                           |    | ullet input $	o$ ID                           |
|        |                                                                           |    | ・書き込みアドレス → ID                                |
| OUT    | $\cdot$ r[Rs] $\rightarrow$ output                                        |    |                                               |
| HLT    |                                                                           |    |                                               |

図 3.8 演算/入出力命令 EX~WB

|                        | IF           | ID                             | EX              |
|------------------------|--------------|--------------------------------|-----------------|
|                        | • r[Rb]→EX   |                                |                 |
| LD                     |              | ・符号拡張した d→EX                   |                 |
|                        |              | ・Ra→書き込みアドレス                   | [DL] _ 1 、冷然分用  |
|                        |              | • r[Ra]→EX                     | ・r[Rb] + d→演算結果 |
| ST<br>・メモリ→命令<br>・PC++ | · r[Rb]→EX   |                                |                 |
|                        | ・符号拡張した d→EX |                                |                 |
| LI                     | • 10++       | ・符号拡張した d→EX                   |                 |
| LI                     |              | ・Rb→書き込みアドレス                   |                 |
|                        |              | $\cdot$ r[Rb] $\rightarrow$ EX |                 |
| ADDI                   |              | ・符号拡張した d→EX                   | ・r[Rb] + d→演算結果 |
|                        |              | ・Rb→書き込みアドレス                   |                 |

図 3.9 ロードストア・即値ロード/無条件分岐命令 IF~EX

|      | MA       | WB                              |
|------|----------|---------------------------------|
| LD   | ・メモリ読み込み | ・読み込みデータ → ID<br>・書き込みアドレス → ID |
| ST   | ・メモリ書き込み |                                 |
|      |          | $\cdot$ d $\rightarrow$ ID      |
| LI   |          | ・書き込みアドレス → ID                  |
| ADDI |          | ・演算結果 → ID                      |
|      |          | ・書き込みアドレス → ID                  |

図 3.10 ロードストア・即値ロード/無条件分岐命令  $MA\sim WB$ 

|     | IF        | ID                            |
|-----|-----------|-------------------------------|
| BE  |           |                               |
| BLT | ・メモリ → 命令 | ・符号拡張した d → EX                |
| BLE |           | ・cond → 書き込みアドレス              |
| BNE |           | ・cond → 音さ込み/ドレス              |
| В   | ・ PC++    |                               |
| JAL | TOTT      | ・ $0$ 拡張した $d \rightarrow EX$ |
|     |           | ・0 → 書き込みアドレス                 |
| JR  |           | $\cdot r[0] \rightarrow EX$   |
|     |           | ・0 → 書き込みアドレス                 |

図 3.11 条件分岐命令 IF~ID

|     | EX                               | MA | WB                        |
|-----|----------------------------------|----|---------------------------|
| BE  | if (Z)                           |    |                           |
| DE  | PC+1+d $ ightarrow$ 分岐先アドレス      |    |                           |
| BLT | if (S^V)                         |    |                           |
| DLI | PC+1+d $ ightarrow$ 分岐先アドレス      |    |                           |
| BLE | if $(Z \mid \mid S^V)$           |    |                           |
| DLE | $PC + 1 + d \rightarrow 分岐先アドレス$ |    |                           |
| BNE | if (!Z)                          |    |                           |
| BNE | $PC+1+d \rightarrow 分岐先アドレス$     |    |                           |
| В   | PC+1+d $ ightarrow$ 分岐先アドレス      |    |                           |
| JAL | d → 分岐先アドレス                      |    | • PC + 1 $\rightarrow$ ID |
|     |                                  |    | ・書き込みアドレス → ID            |
| JR  | r[0] → 分岐先アドレス                   |    | • 0→ ID                   |
|     |                                  |    | ・書き込みアドレス → ID            |

図 3.12 条件分岐命令 EX~WB

# 参考文献

●「計算機科学実験及演習 3 SIMPLE 設計資料」 www.lab3.kuis.kyoto-u.ac.jp/ ktakagi/le3a/simple.pdf