

# **VHDL Testbenches**

La libreria IEEE
La libreria STD
La libreria MODELSIM\_LIB
Il package TEXTIO
Struttura dei testbench



# La libreria IEEE

- La libreria standard IEEE è composta 6 package
  - ▶ std\_logic\_1164
  - ▶ std\_logic\_arith
  - ▶ std\_logic\_unsigned
  - std\_logic\_signed
  - ▶ std\_logic\_misc
  - std\_logic\_textio
- Solitamente si usano nel modo seguente

library IEEE
use IEEE.<packagename>.all;



#### Le librerie IEEE

- Definiscono
  - ► Tipi
    - std\_logic, std\_logic\_vector, std\_ulogic, ...
  - Operatori aritmetici
    - +, -, \*, shl, shr
  - Operatori relazionali
    - >, >=, <, <=, ...
  - ▶ Funzioni di conversione
    - conv\_integer, conv\_std\_logic\_vector, ...
    - to\_stdlogic, to\_stdlogicvector, ...
- Per la scrittura di testbench hanno particolare rilevanza le funzioni di conversione



## Le librerie IEEE

- Conversione in interi
  - conv integer(arg: unsigned)
  - conv\_integer(arg: signed)
- Conversione in std\_logic\_vector
  - conv\_std\_logic\_vector(arg: integer, size: integer)
  - conv std logic vector(arg: unsigned, size: integer)
  - conv\_std\_logic\_vector(arg: signed, size: integer)
- Conversione in signed
  - conv signed(arg: integer, size: integer)
  - conv signed(arg: unsigned, size: integer)
  - conv\_signed(arg: signed, size: integer)
- Conversione in unsigned
  - conv unsigned(arg: integer, size: integer)
  - conv unsigned(arg: unsigned, size: integer)
  - conv\_unsigned(arg: signed, size: integer)



#### Le librerie IEEE

- Conversione in bit/bit\_vector
  - to\_bit (s: std\_ulogic)
  - to bitvector(s: std logic vector)
  - to\_bitvector(s: std\_ulogic\_vector)
- Conversione in std\_logic /std\_logic\_vector
  - ▶ to stdulogic (b: bit)
  - to\_stdlogicvector(b: bit\_vector)
  - ▶ to stdlogicvector(s: std ulogic vector)
  - to stdulogicvector(b: bit vector)
  - to\_stdulogicvector(s: std\_logic\_vector)



# Esempio: Conversione da/verso interi

```
library IEEE;
use IEEE.std_logic_logic_arith.all;
use IEEE.std_logic_unsigned.all;
entity TB is
end TB;

architecture BEH of TB is
    signal x, y, z: integer;
    signal xb, yb, zb: std_logic_vector(7 downto 0);
begin
    gen: process
    begin
        x <= 10; y <= 20; wait for 10 ns;
        x <= 44; y <= 33; wait for 10 ns;
        x <= 55; y <= 66; wait;
end process;

xb <= conv_std_logic_vector(x, 8);
yb <= conv_std_logic_vector(y, 8);
z <= conv_integer(zb);

DUT: zb <= xb + yb;
end BEH;</pre>
```



library IEEE;

DUT: zb <= xb + yb;

# Esempio: Conversione da/verso interi



Esempio: Conversione da/verso interi



# Esempio: Conversione da/verso interi



Interpretato con segno in modo corretto



# La libreria STD

- La libreria STD contiene due packages
  - standard
  - ▶ textio
- Il package standard definisce
  - ▶ Tipi
  - ▶ Unità di misura del tempo
  - ▶ Files
- Il package textio definisce
  - ▶ Il tipo necessario alla gestione dei file di testo
  - ▶ Funzioni per la lettura e scrittura dei file



# La libreria MODELSIM\_LIB

- È specifica del simulatore Mentor Graphics ModelSim
- Contiene il solo package
  - ▶ util
- Il package util definisce alcune funzioni fra cui
  - ▶ get resolution()
    - Ritorna la risoluzione temporale in uso
  - ▶ to real( time: v )
    - Converte un valore di tipo time in real
  - ▶ to\_time( real: v )
    - Converte un valore di tipo real in time
- Funzioni utili nella scrittura dei testbench



# Il package TEXTIO

- Il package TEXTIO è definito in due librerie
  - ▶ Libreria STD

```
use STD.textio.all;
```

▶ Libreria IEEEE

```
use IEEE.std logic textio.all;
```

- Il package definisce
  - ▶ Due tipi di dati per file e linee di testo
  - ▶ Due funzioni per l'input
    - readline(), read()
  - ▶ Due funzioni per l'output
    - writeline(), write()



# Il package TEXTIO: Apertura di un file

- L'apertura di un file avviene con la dichiarazione
   file <handle>: text is in "<file>";
- Il file è aperto in lettura/scrittura
  - ▶ Dipende solo dalle operazioni effettuate
- Da un file si leggono unicamente stringhe
- È necessario dichairare almeno una variabile per la lettura di linee di testo

variable <var>: line;

Il testo letto non è interpretato



#### Il package TEXTIO: Input

- readline(F,L)
  - ▶ Legge una linea dal file F
  - ▶ Lo memorizza nella variabile L
- read(L,V,B)
  - ▶ Estrae e converte un valore dalla linea ⊥
  - ▶ Lo memorizza nella variablie **v**
  - ▶ Se la conversione ha successo B vale true
  - ▶ Il tipo della variabile v può essere
    - bit, bit vector
    - integer, real
    - character, string
    - time



# Il package TEXTIO: Output

- writeline(F,L)
  - ▶ Scrive sul file F la linea di testo L
- write(L,V,J,W)
  - ▶ Formatta il valore v e lo scrive nella variabile L
  - ▶ L'argomento J indica la giustificazione e può essere "left" 0 "right"
  - ▶ L'argomento w indica la dimensione del campo
  - ▶ Il tipo della variabile v può essere
    - bit, bit vector
    - integer, real
    - character, string
    - time

# OUTE I TO SERVICE IN THE SERVICE IN

# Esempio: Lettura da file

```
in.dat
library IEEE;
use IEEE.std_logic_1164.all;
use IEEE.std_logic_arith.all;
use IEEE.std_logic_unsigned.all;
                                                                                    10 20
library STD;
                                                                                    55 66
use STD.textio.all;
                                                                                    144 56
entity TB is
end TB;
architecture BEH of TB is
    signal xb, yb, zb: std_logic_vector(7 downto 0);
begin
    gen: process
         file fp:
variable ln:
                              text is in "in.dat";
                              line;
         variable x, y, z: integer;
         readline( fp, ln ); read( ln, x ); read( ln, y );
        xb <= conv_std_logic_vector( x, 8 );
yb <= conv_std_logic_vector( y, 8 );</pre>
         if endfile(fp) = true then
             wait;
         else
              wait for 10 ns;
         end if;
    end process;
    DUT: zb <= xb + yb;
end BEH;
```







#### **Testbench**

- Ha lo scopo di verificare la funzionalità di un circuito
  - ► In altre parole, modella gli aspetti salienti dell'ambiente in cui il circuito si troverà ad operare
- Per ottenere questo
  - ▶ Deve generare ingressi significativi
    - Valori significativi
    - Temporizzazione
  - ▶ Deve mostrare i valori delle uscite
  - ▶ Eventualmente, eseguire controlli di correttezza
    - Per confronto con un gloden-model
    - Rispetto a valori noti



# Testbench: Struttura di base

- Il testbench si limita a generare gli ingressi
- Il progettista controlla i valori di output analizzando le tracce ottenute in simulazione
  - ▶ Inapplicabile per problemi complessi





## Testbench: Struttura di base

 I process per la generazione dei segnali di ingresso hanno la forma seguente





# Testbench: Struttura di base

- Esempio
  - ► Segnali di clock e di reset





# Testbench: Lettura da file

- Il testbench si limita a generare gli ingressi
  - ▶ I valori degli ingressi sono letti da file
- Il progettista controlla i valori di output analizzando le tracce ottenute in simulazione
  - ▶ Inapplicabile per problemi complessi





# Testbench: Lettura da file

- Un process
  - ▶ Legge il/i file di dati in variabili temporanee
  - Converte tali valori in un tipo adatto
    - Solitamente std\_logic o std\_logic\_vector
  - Li assegna ai segnali d'ingresso del DUT
- Si hanno diverse possibilità
  - ▶ Un unico process genera clock e dati
  - ▶ Un process genera il clock, un altro i dati
  - Diversi process generano diversi dati
  - ...



# Testbench: Lettura da file

- Esempio 1: temporizzazione esplicita
  - Lettura dei dati ogni 20 ns
  - ▶ xb e yb sono segnali std logic vector a 8 bit

```
READ XY: process
file fpi: text open read_mode is "in.dat";
variable lni: line;
variable x, y: integer;
begin
read(lni, x);
xb <= conv_std_logic_vector(x, 8);
read(lni, y);
yb <= conv_std_logic_vector(y, 8);
if endfile(fpi) = true then
wait;
end if;
wait for 20 ns;
end process;
```



## Testbench: Lettura da file

- Esempio 2: temporizzazione implicita
  - Lettura dei dati in corrispondenza di un evento
  - xb e yb sono segnali std\_logic\_vector a 8 bit

```
READ_XY: process( clk )
file fpi: text
                                                                    in.dat
    file fpi: text open read_mode is "in.dat";
variable lni: line;
                                                                    Xvalue1 Yvalue1
Xvalue2 Yvalue2
    variable x, y: integer;
begin
    if clk'event and clk = '1' then
                                                                    XvalueN YvalueN
         readline(fpi, lni);
        read( lni, x );
         xb <= conv_std_logic_vector( x, 8 );</pre>
         read( lni, y );
yb <= conv_std_logic_vector( y, 8 );</pre>
         if endfile( fpi ) = true then
         end if;
    end if;
end process;
```



## Testbench: Lettura/scrittura di file

- Il testbench
  - ▶ Legge i valori degli ingressi da file
  - ▶ Scrive i valori delle uscite su file
- Il controllo è lasciato al progettista





# Testbench: Lettura/scrittura di file

- Esempio
  - ▶ Lettura dei dati secondo uno degli schemi visti
  - Scrittura dei dati in corrispondenza di un evento



# Testbench: Foreign Language Interface

- I linguaggi di descrizione dell'hardware dispongono di un'interfaccia di programmazione per altri linguaggi
  - ▶ Tipicamente C/C++
  - ► Sono estensioni del linguaggio
  - ▶ Richiedono il supporto da parte del simulatore
- Per il linguaggio Verilog
  - ▶ PLI: Programming Language Interface
  - ► Schema semplice
- Per il linguaggio VHDL
  - ▶ FLI: Foreign Language Interface
  - Schema complesso, mutuato dal Verilog



# Testbench: Foreign Language Interface

- Prescindendo dai dettagli specifici, il sistema
   PLI/FLI consente di
  - ► Dichiarare una interfaccia di funzione nel liguaggio HDL in uso (Verilog/VHDL)
  - Agganciare a tale interfaccia una funzione sviluppata in un altro linguaggio
    - Tipicamente C
  - Chiamare la funzione esterna
    - Il fatto che la funzione sia sviluppata in un linguaggio diverso è a queto punto indifferente
- Nella scrittura di test bench
  - Questo meccanismo è usato per generare dati



# Testbench: Foreign Language Interface

- Può sostituire la lettura da file
  - ▶ Quando i dati sono di dimensioni eccessive
  - ▶ Quando i dati in ingresso dipendono dalle uscite
- Lo schema di base è il seguente





# Testbench: Verifca automatica

- Il testbench
  - ▶ Legge i valori degli ingressi da file
  - ▶ Legge i valori delle uscite attese da file
- Il controllo è effettuato automaticamente





## Testbench: Verifca automatica

- Esempio
  - ▶ Il controllo di correttezza avviene in un process sincronizzato da un opportuno evento
    - Tipicamente un clock
  - ► In caso contrario il testbench può essere inusabile per la verifica del design dopo mapping e layout
    - La simulazione timing introduce ritardi di cui bisogna tenere conto

```
CHECK_XY: process( clk )
begin
  if clk'event and clk = '1' then
    if X /= Xexp or Y /= Yexp then
        XYerr <= '1';
    else
        XYerr <= '0';
    end if;
end if;
end process;</pre>
```



## Testbench: Verifca automatica

- Il testbench
  - ▶ Legge i valori degli ingressi da file
  - ▶ Fornisce gli ingressi a DUT e ad un golden model
- Il controllo è effettuato automaticamente





## Testbench: Verifca intrinseca

- Alcuni sistemi sono scostituiti da due parti che svolgono funzionalità inverse
  - ► Codifica/decodifica
  - ▶ Compressione/decompressione
  - ► Modulazione/demodulazione
  - ► Trasformata/trasformata inversa
  - **>** ...
- È possibile utilizzare una delle due sezioni per la verifca dell'altra e viceversa





# Testbench: Verifca intrinseca

- Esempio: encoder/decoder
  - ▶ Il testbench produce gli ingressi
  - ▶ Encoder e decoder sono connessi in cascata
- Il testbench confronta le uscite del decoder con gli ingressi, opportunamente ritardati





## Testbench: Verifca intrinseca

- In alcuni casi è necessario tenere conto dell'ambiente nella verifica di tipo intrinseco
- Si consideri ad esempio un sistema di trasmissione
  - Volendo verificare la qualità del sistema è necessario modellizzare il canale
    - Tipicamente come sorgente di errori casuali





# Testbench: Verifca intrinseca

- Esempio: trasmettitore/canale/ricevitore
  - ▶ Il testbench produce gli ingressi
  - ► Trasmettitore e ricevitore sono connessi in cascata mediante il modello del canale
- Il confronto avviene come già discusso





## Testbench: Verifca intrinseca

- È possibile estendere il modello di testbench appena visto introducedo moduli (process) aggiuntivi
  - ► Calcolo del BER (Bit Error Rate)
    - Un process conta i bit ricevuti ed il numero di errori rilevati e calcola il BER ad ogni istante
  - ► Calcolo del MTBF (Mean Time Between Faults)
    - Un process conta i cicli di clock e memorizza i tempi a cui si verificano gli errori
- Questo tipo di misure non fa parte a rigore del processo di verifica
  - ▶ Più spesso si ricorre alla prototipazione e alla misurazione sperimentale