

# RISC-V芯片在汽车领域应用机遇与挑战

曹常锋 2024.6

长城汽车 总工程师



# **目录**CONTENTS

- 1 汽车领域对芯片的需求
- 2 RISC-V芯片的挑战
- 3 RISC-V芯片的上车路径思考

# 整车EE架构技术路线



■ 当前车端架构各控制器实现了软硬解耦,并完成4大域的软件自研和集成,下一代车端架构逐步迭代为<mark>面向软件定义</mark>汽车的服务化架构,形成车云一体化形态。



### 过去形态-分布式架构

- ECU多为单核MCU
- 每个ECU的功能相对独立
- 通过CAN/LIN总线进行通讯
- 功能无法实现再增长

### 当代形态-域控架构

- 域控ECU多采用多核MCU或SOC
- 域内功能相对集中,软件实现自研
- 部分通讯引入ETH, 局部通讯解耦
- 整车ECU支持OTA软件刷写

#### 未来形态-服务架构

- 采用异构SOC芯片
- 跨域融合、软件集中并服务化
- 主干网完全ETH,通讯解耦
- 整车SOA及SOTA升级

# 基于软件架构的迭代路线



■ 随着汽车智能化的深入,整车的竞争要素和价值体现要从硬件为主的开发方式,变更为<mark>软件定义</mark>的开发方式,传统的基于 MCU的开发需<mark>实现软硬解耦、集中自</mark>研、进而<mark>迭代为面向服务</mark>的开发;

### 域控架构及软硬分离: 软硬件解耦并且软件集中化 云端 智能座舱域 车身域 新能源域 智能驾驶域 **ECU ECU ECU ECU ECU** ECU **ECU ECU** 软硬件解耦 软件集中化 基于传统CP架构实现软硬件解耦,实现软 功能上移, 软件集成度更高, 开发效率提升 硬件可独立开发, 软件可在不同硬件灵活 功能开发更新更快捷; 复用; 整车OTA升级 远程诊断与标定 实现较复杂的应用场景开发 静态的功能开发模式 (劣势)



# 汽车全车芯片分类及价值分布



| 序号 | 产品种类 | 产品                                  |
|----|------|-------------------------------------|
| 1  | 计算   | CPU\GPU\AI等                         |
| 2  | 控制   | MCU、SOC等                            |
| 3  | 通讯   | 蜂窝\WLAN\GPS\CAN\LIN、UWB\BT\以<br>太网等 |
| 4  | 功率   | IGBT\SIC\MOSFET等                    |
| 5  | 驱动   | 高边、低边、桥接等                           |
| 6  | 传感器  | 图像、语音、雷达、压力等                        |
| 7  | 电源模拟 | SBC\ DC/DC \DC/AC 等                 |
| 8  | 存储   | DRAM\SRAM\FLASH等                    |
| 9  | 安全   | HSM                                 |
| 10 | 其他   |                                     |

# 全车芯片价值分布



数据来源: 长城汽车

■计算类、控制类、通信类(以太网通信、CAN/LIN、编解串)、功率类(IGBT、MOS),四类占比最高

# 汽车芯片分类应用情况



- 根据车型不同,单一车型控制器数量配置在40~100个之间,芯片数量在300~800颗不等,芯片单车价值最高超1.4万元
- RISC-V首先在控制类和计算类应用

|           |                  |                |             |        | 类别  | 子类        |
|-----------|------------------|----------------|-------------|--------|-----|-----------|
| 新能源车型     | │<br>일  控制器数 (个) | 个) 芯片数量<br>(颗) | 价值总量<br>(元) | 主控芯片   | 控制类 | MCU等      |
| WI HOWN   | אאפטנייידן ב     |                |             |        | 计算类 | SOC等      |
|           |                  |                |             |        | 模拟类 | 运算放大器等    |
|           |                  |                |             |        | 电源类 | DC-DC等    |
|           |                  |                |             |        | 驱动类 | 高低变驱动等    |
| 低端车型      | 约40              | 约300           | 约3000       | 外设芯片   | 存储类 | DDR       |
|           |                  |                |             |        |     | FLASH     |
|           |                  |                |             |        | 传感类 | 各类传感器     |
|           |                  | 约500           | 约8000       |        | -   | CAN%LIN   |
| 中端车型      | 约60              |                |             |        |     | 以太网       |
| 1 210-7-1 |                  |                | 通信类         | 视频编解码  |     |           |
|           |                  |                |             |        |     | 网联通信模组    |
|           | ,,               |                | 约14000      | 分立器件   |     | IGBT      |
| 高端车型      | 约100             | 约800           |             |        |     | SiCMOSFET |
|           |                  |                |             | HHII - | 其他类 | MOS管等     |
|           |                  |                |             |        |     |           |

|                 | 类别                              | 子类          | 工艺类别               | 工艺节点               | 单车用量   |
|-----------------|---------------------------------|-------------|--------------------|--------------------|--------|
| 主控              | 控制类                             | MCU等        | CMOS (e-falsh)     | 65~28nm, >65nm     | 50-100 |
| 芯片 <sup>-</sup> | 计算类                             | SOC等        | CMOS               | 16~7nm, <7nm       | 5-10   |
|                 | 模拟类                             | 运算放大器等      | 模拟工艺               | 1um                | 60-90  |
|                 | 电源类                             | DC-DC等      | BCD MOS            | 0.13~0.35um        | 90-130 |
|                 | 驱动类                             | 高低变驱动等      | BCD MOS            | 0.13um             | 50-70  |
| 存储类             | <del>/=</del> /:± <del>/-</del> | DDR         | 3D NAND、VLSI等      | 15~25nm            | 20.20  |
|                 | 仔陌矢<br>FLASH 3D NAND            | 3D NAND     | 45~65nm            | 20-30              |        |
| 外设<br>芯片        | 传感类                             | 各类传感器       | MEMS               | 0.1~0.35um         | 30-40  |
|                 |                                 | CAN%LIN     | 模拟工艺               | 1um                |        |
|                 |                                 | 以太网         | CMOS               | ≤28nm              |        |
| 通信类             | 通信类视频编解码                        |             | MIXER 等            | 28~55nm,<br>0.13um | 60-80  |
|                 | 网联通信模组                          | CMOS、MIXER等 | ≤7nm               |                    |        |
| The stable      | 小女米                             | IGBT        | 功率器件               |                    |        |
| │ 分立<br>│ 器件 -  | 分立 功率类 器件                       | SiCMOSFET   | 功率器件               | ≤0.18um            | 20-40  |
| HAIT -          | 其他类                             | MOS管等       | $-A = \pi r^2 \le$ |                    | ≥1000  |

新能源车单车芯片价值

新能源车各类芯片工艺及数量概况

# 整车EE架构对芯片的需求



右区域控制器:整合右区域控制器,如空 调、副驾座椅调节、座椅通风加热

多核MCU

• PIN角数量: 292

• 算力: 2K DMIPS

• 存储: 4-6M

· 支持S2S,以太网,SOA基础服务设计

前区域控制器:基于动力域控 PDCU, 整合前舱热管理器件

• 多核MCU

• PIN角数量: 176-200

• 算力: 1K DMIPS

• 存储: 4M, FLASH 8G

· 支持S2S, 以太网, SOA基础服

务设计





• PIN角数量: 292 • 算力: 2K DMIPS

• 存储: 4-6M

• 支持S2S, 以太网, SOA基础服务设计





# **目录**CONTENTS

- 1 汽车领域对芯片的需求
- 2 RISC-V芯片的挑战
- 3 RISC-V芯片的上车路径思考

# 关于RISC-V指令集 (ISA)



- RISC-V: 是一种基于精简指令集(RISC)原理设计的开放指令集架构(ISA)。它由美国加州大学伯克利分校的研究团队于 2010年提出,旨在提供一种灵活、可扩展、高效、低成本、免版税的通用计算平台。
- **RISC-V发展**: RISC-V 国际基金会目前已有来自七十多个国家的超4000个会员,其中高级会员、战略会员、社区及个人会员分别有22个、173个、超3000个,会员中包含科技公司、芯片设计公司、IP公司、软件开发企业、高校院所、个人开发者等多种开发主体,**逐渐成为集成电路设计领域的关键趋势。** 
  - 2020年, RISC-V基金会把总部从美国搬迁至瑞士避免可能出现的地缘政治影响;
  - Linux基金会组织了RISC-V软件生态系统(RISE)来推进相关软件开发;
  - 中国成立开发指令生态联盟 (CRVA) ;

### ■ CPU ISA架构路线:

✓ 嵌入式CPU ISA架构主要为ARM和RISC-V; ARM ISA架构需要支付

授权费,版税; RISC-V开源、低版税,具备较好发展前景。

✓ 国内外国家知名公司布局RISC-V, 抢占市场。



# RISC-V ISA和X86、ARM有望三分天下



- RISC-V肩负打破芯片指令集"双寡头格局"的使命,被寄予与英特尔x86和ARM架构三分天下的厚望。
- RISC-V的发展与同时期兴起的物联网热潮不谋而合。RISC-V架构开放、灵活、精简的独特优势完美解决了物联网领域对 碎片化和差异化的市场需求。
- **2025年RISC-V架构芯片预计将突破800亿颗,**年复合增长率高达114.9%,用十二年就走完了传统架构30年的发展历程。 从物联市场走向**高性能领域**是RISC-V近年来的发展主线。
- 中国汽车行业/芯片需要的是一个**自主、可控、高效、创新、安全**的汽车芯片产业生态,将是RISC-V的下一个**落脚点**。





# RSIC-V设计设计指标对比



### ■ 同等工艺、主频接近情况下,RISC-V核在die size (成本) 、功耗等主要指标上更优

| Category        | 竞品               | RISC-V Rocket            |
|-----------------|------------------|--------------------------|
| ISA             | 32bit-bit ARM v7 | 64bit-bit RISC-V v2      |
| A 1.4           | Signal-Issue In- | Signal-Issue In-Order 5- |
| Architecture    | Order            | stage                    |
| Performance     | 1.57 DMIPS/MHz   | 1.72 DMIPS/MHz           |
| Process         | TSMC 40GPLUS     | TSMC 40GPLUS             |
| Area w/o Caches | 0.27mm^2         | 0.14mm^2                 |
| Area with 16K   |                  |                          |
| Caches          | 0.53mm^2         | 0.39mm^2                 |
|                 | 2.96             |                          |
|                 | DMIPS/MHz/mm^    |                          |
| Area Efficiency | 2                | 4.41 DMIPS/MHz/mm^2      |
| Frequency       | >1GHz            | >1GHz                    |
| Dynamic Power   | <0.08mW/MHz      | <0.034mW/MHz             |

| Category        | 竞品                   | RISC-V BOOM-2w               |
|-----------------|----------------------|------------------------------|
| ISA             | 32bit-bit ARM v7     | 64bit-bit RISC-V v2(RV64G)   |
|                 |                      |                              |
|                 | 2wide,3+1 issue Out- | 2wide,3+1 issue Out-of-Order |
| Architecture    | of-Order 8-stage     | 6-stage                      |
|                 |                      |                              |
| Performance     | 3.59 Coremarks/MHz   | 4.61 Coremarks/MHz           |
| Process         | TSMC 40GPLUS         | TSMC 40GPLUS                 |
| Area with 32K   | 100 100. 200         |                              |
| Caches          | 2.5mm^2              | 1mm^2                        |
| Area Efficiency | 1.4 Coremarks/MHz    | 4.6 Coremarks/MHz            |
| Frequency       | 1.4GHz               | 1.5GHz                       |

伯克利大学研制的两个RISC-V核参数对比

### RISC-Vv.s.X86/ARM:模块化



■ 实现一个X86/ARM处理器,需实现<mark>所有上干条</mark>指令,复杂度极高

### ■RISC-V指令集采用模块化设计

- ① 必要的RV32I只有47条
- ② 其余指令可选扩展
- 可根据需求自由组合,灵活适配
  - ① 嵌入式 (关注处理器成本) -RV32I
  - ② 嵌入式 (关注存储器成本) -RV32IC
  - ③ 教学-RV32IMA
  - ④ 桌面-RV64GC
  - ⑤ 高性能-RV64GCV
- 支持自定义指令,可以扩展至AI应用



RISC-V常用的可选扩展 可适配从嵌入式到高性能的各种场景

# 长城聚焦RISC-V芯片架构,实现自主可控



- 在芯片架构和工具链上,长城公司积极拥抱RISC-V芯片架构,并开展前期准备工作
- 主流合资芯片厂或是自研架构,或是采用ARM架构,对于整个开发及工具链无法实现统一,国产芯片市场**期望出现统一的芯片 架构**,才能形成规模及生态,促进更加快速的成长。
- 长城公司也认真听取了开芯院等业界专家关于RISC-V的发展前景、愿意并一起推进芯片架构的统一及发展,并和国内企业展开相关交流,我们期望国产芯片做大做强。

### 倪光南院士:中国发展智能汽车的基础软件应聚焦于RISC-V架构



增强型/虚拟现实体验、无人驾驶汽车、IoT和工业4.0系统等革命性应用以及 智能城市正逐渐成为商业现实。实现这些新应用**离不开芯片技术的进步**,包 括:

- □传感器实时收集丰富的上下游数据
- □5G技术可为数十亿个设备提供安全的高速、低延迟无线连接
- □高性能处理单元,为具有机器学习能力的计算机提供动力
- □各种边缘计算设备中内置的高级低功耗处理器,可以执行非常复杂的任务,例如计算机视觉和自然语言理解

# 长城与开芯院、国创中心达成全面战略合作

● 长城汽车

- 2023年10月,长城汽车与北京开源芯片研究院签署合作协议,开展全面合作
- 与国家新能源创新中心展开全面合作,包含功能安全流程认证、产品认证,AEC-Q100测试,国产化芯片选型库等













# 紫荆M100全栈国产、高算力、低成本



■ 紫荆M100是基于开芯院RISC-V指令集设计的32位MCU。紫荆M100符合ISO-26262 ASIL-B安全等级要求,具备<u>全栈国</u> 产、自主可控、高算力、高安全、高可靠、低成本等显著优势,支持MCAL、CAN/LIN通信调试/诊断工具,提供电机算 法库,适用于各种嵌入式应用场景,易于开发。



# 紫荆M100 实现FPGA原型点亮曼德大灯





- 2024年3月 紫荆M100实现FPGA原型点亮长城组合大灯,基本功能已实现
- 2024年4月 紫荆M100 MPW顺利投片, 计划 2024年7月回片, 2025年Q2量产上车

# 软件应用生态不足, RISC-V软件生态加速发展以应对



- **软件生态不够完善**: RISC-V尚未开展大规模软硬件适配,**缺少完善的操作系统、中间件、库函数、编译器、开发框架**等基础软件与工具链支撑,在汽车AUTOSAR领域移植、适配数量少,软硬件企业开发积极性弱,应用生态严重不足,未形成闭环。
- 解决进展: RISC-V软件生态加速发展,有望弥补短板:如RSIE组织成立等。

### RISC-V国际基金会 推动基础软件适配工作



### 谷歌官方宣布安卓 将支持 RISC-V 指令集



### 国际开源软件社区 主动适配RISC-V



中科院软件所发布基于 openEuler的RISC-V社区版



### 主流Linux发行版 均支持RISC-V架构

| os         | <b>源码包数量</b><br>适配成功/社区总数 | 适配<br>完成度 |
|------------|---------------------------|-----------|
| Debian     | 15148 / 16268             | 93.1%     |
| Fedora     | 14610 / 23040             | 63.4%     |
| openSuse   | 14552 / 15715             | 92.6%     |
| Gentoo     | 7142 / 19822              | 36.0%     |
| Arch Linux | 10560 / 12586             | 83.9%     |
| openEuler  | 6481 / 8777               | 73.8%     |

RISC-V基础软件 获新一轮中科院专项支持



#### 2023年6月 由13家企业发起,旨在加速RISC-V开源软件生态发展



# Accelerating the RISC-V Software Ecosystem

The RISC-V Software Ecosystem (RISE) project is a collaborative effort led by industry leaders with a mission to accelerate the development of open source software for the RISC-V architecture.

# 急需的RISC-V高端芯片面临产业链风险



■ **先进工艺的短板**: 先进制程受限会影响高性能芯片设计;

■ 解决方案:利用Chiplet等先进技术和RISC-V相结合有望解决部分先进制程受限问题。

### 芯片设计

### 晶圆制造

### 封装测试

### EDA软件

Synopsys 、 Cadence 和 Mentor占据 95%以上, 华大九天等 有积累

### 设计公司

国内公司在部 现从成数形别是 RISC-V 的 SoC 的 SoC 在在 知人的 SoC 在在 所以, 知是 RISC-V 和 所以, 知是 RISC-V 和 所以, 知是 RISC-V 和 是 RISC-V

### 检测

国内部分已

开展一些列

国产化突破

光刻

### PVD/CVD

国内可以满 足28nm技术 要求

### 刻蚀

在刻蚀领域 已实现技术 突破

### 切割/封测

国内车规封 测发展相对 较早,部分 处于全球领 先地位

# 主要短板

我国

现状

先进制程设计软件和工艺绑定,完全依赖国外

目前国内车 规设计公司 基本满足国 内需求 关键检测设备依然依赖 美国LKA、 Onto等企业 不能生产 ArFi及EUV等 高端光刻胶 和光刻机, 光刻机被国 外垄断

设备及核心 零部件可以 满足国内需 求 高深宽比、 特定工艺刻 蚀机依然无 法满足需求 封测的部分 关键原材料 依然依赖于 海外进口

# RISC-V芯片应用的难点,面临严格的检测认证



- **车规要求**:汽车芯片相较于消费级芯片而言使用工况**更恶劣,寿命要求更长,需要满足的标准和要求更高,一**款芯片产品的前期 开发及验证周期非常长,上车过程非常漫长;
- **国内现状:尚缺乏完整的车规级芯片测试认证能力**,急需组织架构建立能力,为国产化提供支撑。

#### 汽车芯片与消费级芯片的主要指标对比

| 指标    |     | 车载                           | 消费型        |
|-------|-----|------------------------------|------------|
|       | 温度  | -40°C~125°C                  | -40°C~85°C |
|       | 振动  | 50G                          | 5G         |
|       | 静电  | 15~25KV                      | 2KV        |
| 质量    | 湿度  | 95%                          | 40%~80%    |
|       | 不良率 | 约1dppm(Parts<br>Per Million) | /          |
|       | 寿命  | 10年以上                        | 3-5年       |
| 持续供给期 |     | 10年以上                        | 1.5~2年     |

#### 汽车芯片需要满足的关键标准



18~24个月 12~18个月 24~36个月

处理器 设计流片 ● 计算架构设计 ● 后端设计

● 流片/验证

车规级认证 系统方案开发 • AEC-Q100 功能安全ASIL 系统软件开发IATF 16949...

车型导入 测试验证 项目竞标 • 整车集成

功能开发测试验证

量产部署、迭代提升

# 性能及可靠性未经市场验证,需要统筹测试方案



- 性能及可靠性未经市场验证。RISC-V起步较晚且发展较慢,未能大规模上车验证,性能及可靠性拥有不确定性。
  - ▶ 当前很多芯片企业所宣称的"车规级""通过AEC-Q认证",性质大多为企业委托检测,由企业和检测机构商定检测项目,或多或少存在检测不完整、不规范、不透明等问题,且不包括晶圆加工和封测等生产环节的现场一致性审核。需要从流程设计,保障AEC-Q100的实现

| AEC-Q100测试项   | 车规                   | 消规&工规                     |
|---------------|----------------------|---------------------------|
| 温度循环          | -55℃-125℃1000次       | 5-10不等                    |
| 湿敏等级          | MSL3                 | 无保证项                      |
| 上电温度循环        | -40℃/105℃各1000次      | 无保证项                      |
| 加速老化          | 110℃/85% 264小时       | 无保证项                      |
| 高温存储          | 25/125℃ 1000小时       | 无保证项                      |
| 高温工作寿命        | 105℃工作1000小时         | 无保证项                      |
| 封装完整性 (蒸汽老化后) | > 95%                | 无保证项                      |
| 跌落/基板抗弯曲等机械测试 | 保证                   | 无保证项                      |
| 可靠性           | 3个Lot进行HTOL 1000小时测试 | 1个Lot 进行 500 or 1000小时的测试 |

# RISC-V芯片测试的解决方案建议:有公信力的第三方检测



■RISC-V 汽车芯片从成品到量产应用需要经过多重检测和可靠性验证:至少包括器件级、系统级、整车级,共 "三级"测试验证;

■ **建议主体**:国创中心、中汽研等第三方机构

### ■ 验证内容:

- 1、AEC-Q100,测试完整、规划
- 2、车规功能安全:SGS、TUV、国创、中 汽研等
- 3、 ODPPM: 中汽研等。

### ■ 面临的问题及挑战:

- 1、AEQ100国内芯片厂,测试不完整、不规范,公信力较低,亟需第三方机构,出具报告。
- 2、26262,国内芯片厂商较多获得是流程 认证,成品认证仅1-2款,则号称全部过了 ASILB\D认证。
  - **建议主体**: 车厂
  - **验证内容**:上车测试,给于 国产芯片上车使用机会



- **建议主体**:车厂、TIER1、国创、 中汽研等
- **验证功能**:性能测试,包含接口、算力等芯片性能的测试。
- 面临的问题:
- 1、大算力芯片,性能指标声称较高,但往往实际测试,不理想。希望中汽研能够建立标准,提供较为准确数据,为选型降低难度。

需求有公信力的第三方检测机构报告,降低试错成本



# **目录**CONTENTS

- 1 汽车领域对芯片的需求
- 2 RISC-V芯片的挑战
- 3 RISC-V芯片的上车路径思考

# 汽车RISC-V技术发展路线图



|        | 2030年                                                         | 2035年                                                                   | 2040年                                                                                       |
|--------|---------------------------------------------------------------|-------------------------------------------------------------------------|---------------------------------------------------------------------------------------------|
| 总体目标   | RISC-V基础构建与初步应用阶段中低端芯片IP全覆盖功能安全和信息安全双重保障初步完成RISC-V生态建设和应用     | RISC-V技术成熟与广泛应用阶段<br>高端芯片IP全覆盖<br>功能安全和信息安全双重保障<br>构建完成RISC-V成熟汽车芯片生态应用 | RISC-V引领创新与全球影响力阶段 IP性能到达领先水平 功能安全和信息安全满足未来智慧交通需求 RISC-V成为汽车主流芯片架构                          |
| 关键指标   | ARM高端Cortex-M55和A72 A78系列相当的性能水平,支持高效能运算,功耗降低30%。             | 流ARM处理器,支持AI加速,功耗效率进一步提升。  2. 生态建设指标:至少500家以上生态合作伙                      | 1.性能指标: RISC-V架构在汽车芯片领域达到顶尖水平,支持超大规模并行处理和量子计算接口,实现性能和能效的革命性飞跃。  2. 生态建设指标: RISC-V成为汽车芯片生态的主 |
|        | 2. 生态建设指标:至少100家以上生态合作伙伴在新能源汽车和智能网联汽车的关键部件中,RISC-V芯片渗透率达到20%。 | 伴;在目动驾驶域控制器、V2X通信模块、动                                                   | 导架构之一,中国企业在其中扮演核心角色;<br>RISC-V芯片在所有汽车电子系统中普及,渗透率达<br>到80%以上。                                |
|        | 1.基于先进工艺的RISC-V内核设计技术                                         | 1.基于先进工艺的RISC-V内核设计技术                                                   | 1.基于先进工艺的RISC-V内核设计技术                                                                       |
| 重点技术攻关 | 2.基于RISC-V内核的高端复杂超高算力SoC芯片<br>设计技术                            | 2.基于RISC-V内核的高端复杂超高算力一体化<br>SoC芯片设计技术                                   | 2.基于RISC-V内核的高端复杂超高算力一体化SoC<br>芯片设计技术                                                       |
|        | 3.ASIL D级别功能安全设计及系统解决方案                                       | 3.功能安全和信息安全双重安全设计技术                                                     | 3.符合未来智慧需求的各类安全应用技术                                                                         |
|        | 4.自主可控符合ASIL D的可信工具链                                          | 4.软件生态相关设计技术                                                            | 4.软件生态相关设计技术                                                                                |

来源:中国汽车工程学会牵头,长城汽车主笔,开芯院、芯来、奕斯伟、晶心、矽力杰、中科海芯等单位联合起草,《节能与新能源汽车技术

路线图3.0》先行版

# RISC-V芯片上车途径



■ RISC-V具有开放、灵活、轻量、高性价比等优势,有助于开发面向全新场景需求的定制化芯片并实现自主可控,但仍需提升安全、强化生态、统一标准等,建议从边缘节点单核控制、多核功能域控开始探索,提升安全后再拓展至领域专用计算、跨域/中央计算。



# 车企和芯片企业共建RISC-V生态



- 供应链逐渐走向网状结构,软件算法成为演变进程加速器
- 车规级芯片供应链正从传统链条式结构向更加扁平的网状结构演变。
- 芯片产业整体正走向<mark>开放模式和网状结构</mark>,对于智能驾驶SoC、智能座舱SoC等芯片来说,由于软件算法在芯片架构中参与程度高,软硬协同性更强,更易产生定制化需求,此类芯片供应链网状化进程将更快

### 圈层分明的链条式结构

- ① 供应链呈现出"主机厂→Tier1→芯片厂"固定链条式结构特征,由主机厂提出功能需求,Tier1采购零部件集成功能方案,而芯片厂则负责提供芯片产品及方案;
- ② 芯片厂位置处于上游,较为被动

### 突破圈层的网状结构

- ① 打破传统圈层分明固定模式,主机厂与芯片厂之间构建直接联系,车型功能需求与芯片性能需求同步沟通
- ② 芯片厂主动触达主机厂



# 长城汽车做"难而正确的事",全力支持RISC-V发展



■ RISC-V: 乘风起



智能化研发人员 超5000人



■ 长城汽车做"难而正确的事",积极支持RISC-V芯片发展

















智能驾驶

智能语音

智能座舱 前端UI及交互设计

场景引擎

智能座舱平台 域控制器开发 毫米波雷达 高清摄像头 电气系统

人工智能 末端物流

多模态数字人

电子系统



# 谢谢 请批评指正!