

### Wingsemi Technology

## EDA辅助的领域专用RISC-V处理器设计

隼瞻科技 姚彦斌 博士 联合创始人兼CTO



# 公司简介

#### 关于隼瞻科技



隼瞻科技是一家提供专用处理器IP和EDA 处理器设计平台的创新型高科技公司,为行业提供面向DSA的RISC-V专用处理器解决 方案。公司凭借处理器核、EDA处理器设计平台、跨平台软件生态移植解决方案等优势,推出多种模式结合的IP定制开发解决方案,涵盖高中低端专用处理器门类,可广泛应用于AIOT、DSP、5G网络、汽车电子、人工智能、高算力运算等多种复杂芯片解决方案。







IP授权 EDA授权

定制设计



#### 南京 总部和EDA研发中心

公司总部和EDA研发中心,负责 EDA处理器设计平台和软件工具 链的开发工作

#### 上海 处理器研发中心

处理器研发团队所在地,负责集 瞻科技的RISC-V核心IP的研发工 作

## 深圳 市场和技术支持中心

市场和技术支持团队所在地,负 责市场开拓,应用开发和客户技 术支持

#### 珠海 SOC开发中心

SOC芯片开发中心,负责SOC芯 片平台开发和芯片设计服务工作

南沙群岛

#### RISC-V处理器IP产品Roadmap





#### 处理器敏捷开发平台WingStudio







# RISC-V开源及可扩展架构优势

#### DSA的黄金时代













# 领域专用处理器的设计难点

#### 传统DSA的设计流程





传统DSA设计流程涉及的知识面广、专业性高、设计流程长,阻碍了DSA的实践开发

#### 领域专用处理器需求和设计双方在知识体系的差异性



#### 处理器提供方:

- · 几乎没有/极少具备不同垂 直领域的专业理解
- 具备强大的处理器设计能力

#### 领域专用处理器需求方:

- · 对垂直领域应用场景和算法 有深刻的认识;
- 缺乏处理器设计的专业知识

处理器需求方和设计方在知识体系的差异性阻碍了DSA的快速落地



## EDA辅助的领域专用处理器设计方法与案例

#### EDA辅助的领域专用处理器设计流程





统一、简洁的用户接口,降低领域专用处理器设计门槛 一键式生成交付包,大大提升交付效率

#### SDK自动生成框架





## 基于RISC-V的指令扩展方案



| RISC-V基核<br>指令取址      |            | 复用标量寄<br>存器 | 扩展寄存器堆             |                        | "松耦合"的宏<br>指令扩展 |
|-----------------------|------------|-------------|--------------------|------------------------|-----------------|
| GPR访问                 | RISC-V指令译码 | 扩展指令译码      | 扩展指令译码             | 扩展寄存器堆访问               | 扩展指令译码          |
| 操作数前递网络               |            |             | 操作数前递网络扩展指令发射      |                        |                 |
| 指令发射                  |            |             |                    |                        | 扩展指令发射          |
| ALU<br>乘除<br>它单<br>拍指 | 白/多 访存单元   | 用户自定义功能单元   | 执行单元1<br>(In-Pipe) | 执行单元2<br>(Out-of-Pipe) | 执行单元            |
| 指令提交                  |            |             | 扩展指令提交             |                        | (Out-of-Pipe)   |
|                       |            | v           |                    |                        |                 |

## 自动化验证框架





#### DSA处理器设计案例: 音频算法处理器



客户A在为他们下一代低成本音频芯片寻找处理器方案,要求处理器能在指定主频下,完成既定算法的运行,下面是三种备选方案:



方案一: ARM Cortex-M4F单处理器方案 (等效门数18万门)。经过仿真评估, ARM CPU 无法在指定主频下完成算法运行,通过Profiling工具分析,主要热点函数集中在DSP算法函数和双进度浮点算法函数,ARM CPU虽然拥有SIMD架构和浮点计算单元,还是无法满足算力需求。



方案二: ARM Cortex-M4F + 某型DSP异构双核方案 (等效门数18万门 + 40~80万门)。 经过仿真评估,该方案能在指定频率下完成既定音频算法的运行。缺点是DSP IP大幅增加了芯 片面积开销和IP采购成本,不满足芯片产品低成本的要求。





方案三: 隼瞻Wing-M130 + DSA扩展的单核方案 (等效门数14万门 + 12万门)。经过仿真评估,该方案能在指定频率下完成既定音频算法的运行,并把DSA扩展所增加的面积约束在客户可接受的范围内,达到芯片PPA的最优平衡。

方案三执行中,隼瞻技术团队和客户团队配合,通过WingStudio工具分析出特定音频算法热点函数,经过运算精度和面积开销的折中分析,最后由WingStudio敏捷完成扩展指令集的设计和处理器IP包生成,双方共投入**三位工程师用时4周**完成整个设计。



# DSA的未来发展方向

## DSA的未来发展方向



# WingStudio 将于2024 Q4正式发布

敬请期待!



# THANKS