

# 面向 Al 应用的 玄铁扩展指令

仇径

阿里巴巴达摩院





**01** 向量 AI 扩展 SFU 扩展指令集

**102** 矩阵 AI 扩展 Attached Matrix 扩展指令集

03 总结 展望和鸣谢



# ○ 1 向量 AI 扩展 SFU 扩展指令集 (Vector Based)

## 向量 SFU 扩展







### 面向 AI 应用的 SFU 扩展

**Exponential function** 

**Reciprocal function** 

**Tangent function** 

**Sigmoid function** 

**SoftMax function** 

**Gelu function** 

### 现有实现方式





#### 快速算法实现

```
static inline float fast_exp32(float y)
{
    union {
        float d;
        unsigned int x;
    } data = {y};

    data.x = (12102203 * y + 1064866816);
    return data.d;
}
```

Schraudolph N N. A Fast, Compact Approximation of the Exponential Function[J].

## **9**

#### 查找表实现



#### Lookup Table Example

RISC-V Vector Instruction vfrec7.v vfrsqrt7.v

#### 实现简单

## 9

#### 多阶泰勒展开

$$e^x = \sum_{n=0}^{\infty} rac{x^n}{n!} = 1 + x + rac{x^2}{2!} + rac{x^3}{3!} + \dots + rac{x^n}{n!} + \dots \quad orall x$$



- ✓ 不同的展开阶数对应不同的精度需求
- ✓ 通过 FMA 的并行计算,可以得到较低的 计算延迟
- ✓ FMA 阵列可以复用
- ✓ 预处理和后处理可以复用

#### 精度实现灵活

#### 计算速度快

## 分段多阶泰勒展开



分段使用不同的展开阶数和参数

平衡精度和计算复杂度

使用查找表存储参数

加速计算

特殊值段特殊映射

高效计算和资源复用

| 输入范围              | Tanh 的具体实现                         |  |
|-------------------|------------------------------------|--|
| 特殊值               | 特殊值                                |  |
| [-inf, 0]         | -tanh(-x),x位于[0, +inf]             |  |
| [0, 2^(-10)]      | X                                  |  |
| [2^(-10), 2^(-1)] | 分段泰勒展开实现,分为9段                      |  |
| [0.5, 4]          | tanh(x) = 2 * sigmoid( 2 * x ) - 1 |  |
| [4, +inf]         | 1                                  |  |





## 向量SFU扩展指令集



● 遵循

RVV 扩展规则 玄铁自定义扩展指令规则

▽ 支持

- FP32 的计算
- mask 操作
- vta/vma 配置
- LMUL 操作

☑ 简化设计

不支持rounding模式设置,无非精确异常及下溢异常

| 指令     | 定义                                             | 助记符                  |
|--------|------------------------------------------------|----------------------|
| vfexp2 | Output vector 2^x of the input vector x        | vfexp2.v vd, vs2, vm |
| vftanh | Output vector tanh(x) of the input vector x    | vftanh.v vd, vs2, vm |
| vfsig  | Output vector sigmoid(x) of the input vector x | vfsig.v vd, vs2, vm  |
| vfrec  | Output vector 1/x of the input vector x        | vfrec.v vd, vs2, vm  |

## 硬件实现







Acceleration effect of different functions with Xuantie SFU vector extension instructions



短阵 Al 扩展 Attached Matrix 扩展指令集

## 玄铁矩阵扩展





#### Al Domain Specific

Small set of matrix multiplication instructions
AI/ML data types int4/int8/bf16/fp16 and so on
Multi-precision and mixed-precision computation

#### Scalability

RLEN scales from 128 to 1024+, Peak performance from 0.128 Tops to 32 Tops Binary portability, no recompile or rewrite for different RLEN Various matrix shapes

#### **Attached Facility**

Decoupled from vector extension at programming model level

#### **Extensibility for Future**

Future data types(fp4 fp8 binary)
Other matrix operations and features (pointwise sparsity)

# 矩阵扩展ISA





| Matrix MACC       | fmmacc. <h d="" s=""> fwmmacc.<h s=""> mmacc.<s u="">.<s u="">.<b h=""></b></s></s></h></h>                                                                                                                                    | Floating point matrix multiply and accumulate<br>Floating point matrix multiply and accumulate(widen)<br>Integer matrix multiply and accumulate(4x widen) |
|-------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| Memory Access     | mld. <b d="" h="" w=""> mst.<b d="" h="" w=""> mldm/mstm</b></b>                                                                                                                                                               | Matrix load to matrix registers<br>Matrix store from matrix registers<br>Load/store whole matrix register                                                 |
| Matrix Operations | madd/msub. <s d="">.<mm mv="" mx="">.<x i=""> mshift.<s d="">.<mm mv="" mx="">.<x i=""> mn4clip.<s d="">.<mm mv="" mx="">.<x i=""> mmul.<s d="">.<mm mv="" mx="">.<x i=""></x></mm></s></x></mm></s></x></mm></s></x></mm></s> | Matrix add/sub matrix/vector/scalar<br>Matrix shift matrix/vector/scalar<br>Matrix clip<br>Matrix product matrix/vector/scalar                            |
| Move              | mmov.mm/mmov.mv.x/mmov.mv.i<br>mmov <b d="" h="" w="">.x.m<br/>mdup<b d="" h="" w="">.m.x/mmov<b d="" h="" w="">.m.x</b></b></b>                                                                                               | Move between matrix registers<br>Move form matrix register to scalar register<br>Move form scalar register to matrix register                             |
| Matrix Config     | mcfgi/mcfg                                                                                                                                                                                                                     | Matrix tail configuration                                                                                                                                 |
| Others            | release<br>zero                                                                                                                                                                                                                | Release matrix register<br>Zero matrix register                                                                                                           |

## 矩阵扩展硬件实现



- 支持 Attached Matrix Extension ISA
- 独立Matrix执行单元,和向量单元并行,共用片上2级Cache系统,协同加速AI典型应用
- 矩阵大小可伸缩, MLEN 512~2048
- 支持多种数据类型, INT8/INT4/FP16/BF16
- 乘累加单元脉动阵列设计,增强AI核心运算能效比
- 浮点运算和整型运算资源复用,提升资源利用率
- 存储层次结构优化,先进预取算法,满足算法访存带宽需求



| 可配置    | Peak performance (Gops/Ghz) |      |           |
|--------|-----------------------------|------|-----------|
| RLEN   | int4                        | int8 | fp16/bf16 |
| 128    | 256                         | 128  | 64        |
| 256(H) | 512                         | 256  | 128       |
| 256    | 1024                        | 512  | 256       |

## 矩阵扩展软件实现





- Dynamic Shape 原生支持动态 shape
- Unified IR abstraction 统一IR抽象,
   适配不同的部署机制
- Meta-schedule 支持算子自动调优
- 支持 RVV/RVM 指令自动生成
- 仿真器/工具链更新

## GEMM 性能优化——Based on C907





## GEMM 性能优化——Based on C907





# 推理性能优化——Based on C907





# 推理性能优化——Based on C907





## Matrix ISA Update Preview



#### 长指令编码格式

- 操作数信息增加
- 寄存器类型增加
- 长立即数增加

- 寄存器数目增加
- 减少配置操作
- 提升指令性能

#### 数据格式支持

- 新数据类型支持
- 混合精度支持

#### 稀疏操作支持

- 结构化稀疏
- 增加索引方式
- 提升运算算力
- 优化内存访问

#### 基础特性更新

- 灵活矩阵尺寸
- 运算模式更新
- LLM 支持

- 配置方式更新
- 基础算子更新



◆ 03 总结 展望和鸣谢

## 面向AI应用的RISC-V指令



- RISC-V Vector Extension
- XuanTie AI dot turbo Extension
- XuanTie Vector SFU Extension
- XuanTie Attached Matrix Extension



XuanTie Cores

**RVV Vector** 

RVV Vector

XuanTie Cores

**RVV Vector** 

Attached Matrix Extension

XuanTie Cores

XuanTie Cores

**Vector SFU Extension** 

**RVV Vector** 

Al dot Turbo Vector SFU Extension

**Attached Matrix Extension** 

# 合作展望



|                                   | 2024                                                                | 2025                                                              |
|-----------------------------------|---------------------------------------------------------------------|-------------------------------------------------------------------|
| RISC-V Attached Matrix Task Group | <ul><li>发起创立, Acting Chair仇径</li><li>完成 Workload 分析</li></ul>       | <ul><li>发布 Preview Specification</li><li>完成 POC 和Freeze</li></ul> |
| RACE matrix 指令集工作组                | <ul><li>发起创立,副组长仇径</li><li>完成 matrix 指令集草案</li></ul>                | • 合作伙伴完成硅验证                                                       |
| 工委会指令集工作组                         | <ul><li>发起创立</li><li>指令集工作部部长单位</li><li>完成 matrix 指令集标准制定</li></ul> | ● 标准化 matrix 指令集扩展                                                |

## 鸣谢



\*诚挚感谢,排名不分先后

开芯院异构系统组

上海交通大学 数字与系统芯片研究设计中心

复旦大学微电子学院

RISC-V工委会指令集工作部

中科院计算所先进中心 中科院软件研究所 RISC-V+AI算力生态委员会 (RACE)

重庆大学集成电路学院

All GitHub contributors

关心 Matrix 开源指令集的朋友



# Thank you • •







玄铁中文站



玄铁海外站

