```
library IEEE;
                                                  در اینجا کتابخانه ها و پکیج های مورد نیاز به کد اضافه شده است
      use IEEE.STD LOGIC 1164.ALL;
 3
                                                              نکته عمومی در کد
                        و برای متغیر های بیشتر از یک بیت، از
 7
                                                              در زبان کدنویسی، اگر بخواهیم به یک متغیر یک بیتی مقدار دهی کنیم، از
                        "11", "000", ...
 8
 9
                                                              single quote = '1', '0', ...
                        استفاده میکنیم
10
                                                              استفاده ميكنيم
11
12
13
      entity watering is
            Port ( clk : in STD LOGIC;
14
15
                     i_reset : in STD_LOGIC;
i_start : in STD_LOGIC;
                                                                                        در اینجا ورودی ها و خروجی ها در قسمت
16
                                                                                        entity
                    i_M : in STD_LOGIC_VECTOR (2 downto 0);
i_T : in STD_LOGIC;
17
18
                                                                                        اضافه شده اند
19
                     i L : in STD LOGIC;
20
                     o state : out STD LOGIC VECTOR (1 downto 0);
21
                     o SEG : out STD LOGIC VECTOR (7 downto 0);
22
                     o watering : out STD LOGIC;
23
                     o M : out STD LOGIC VECTOR (2 downto 0);
                     o T : out STD LOGIC;
24
                                                                     ورودي ها و خروجي ها دقيقا مشابه فايل يي دي اف ارسال شده هستند
25
                     o L : out STD LOGIC);
26
     end watering;
27
28
                    ورودی ها و خروجی ها اگر بیشتر از یک بیت باشند از نوع
29
                                                                                    ورودی ها و خروجی ها اگر تک بیتی باشند، از نوع
30
                    std logic vector
                                                                                    تعریف میشوندstd_logic
31
                    تعریف شده اند
32
                    مثل
33
                                                                                     مثل
34
                    i M, o SEG, ...
                                                                                     clk, o M, ...
35
36
37
38
39
      architecture Behavioral of watering is
40
41
42
          SUBTYPE Tstate IS std logic vector (1 downto 0);
43
                                                                                  architecture
44
            constant St0 : Tstate := "00";
45
           constant St1 : Tstate := "01";
                                                                                  begin
46
           constant St2 : Tstate := "11";
                                                                                  میتوانیم موارد زیر را تعریف کنیم
47
                                                                                  type - subtype - signal - constant , ...
48
          SIGNAL state: Tstate;
49
          SIGNAL next state: Tstate;
50
51
     begin
                                                                                          در خط 42 ابتدا یک
52
                                                   در خطوط 44 - 45 - 46 متغير هاي حالت
         در خطوط 48-49
53
                                                                                          subtype
                                                   با مقادیر اختصاص داده شده به خود
54
         دو سیگنال مربوط به حالت فعلی و حالت بعدی
                                                                                          به اسم
                                                   به صورت ثابت یا
55
         به ترتیب به اسم های
                                                                                          Tstate
                                                   constant
56
         state
                                                                                          تعریف شده است
57
                                                   تعریف شده اند
         next state
                                                                                          چون متغیر های حالت ما یعنی همان
58
                                                   این موارد همواره در کد ثابت هستند
         تعربف شده اند
59
                                                                                          St0 - St1 - St2
                                                   و تغییر نمیکنند
         در طول کد ما حالت فعلی و حالت بعدی را به
60
                                                                                          دو بیتی هستند
                                                   به عنوان مثال همواره در کد داریم
61
         آنها ارجاع ميدهيم
                                                                                          این هم دو بیتی تعریف شده است
62
                                                   St0="00"
                                                                                          البته تعریف آن ضروری نبود ولی
63
64
                                                                                          به ساده تر شدن کد کمک میکند
65
66
```

67 68

o\_M <= i\_M;
o T <= i T;</pre>

```
71
       o state <= state;
 72
 73
             همانطور که گفته شده است، خروجی
                                                          چون خروجی های
 74
             o state
                                                          o M, o T, o L
 75
             حالت فعلى را در خروجي نشان ميدهيم
 76
                                                          مستقیما از ورودی های
 77
             بس باید مقدار حالت فعلی
                                                          i M, i T, i L
 78
             یا
                                                         گرفته می شوند، در اینجا
 79
             state
                                                          یعنی در ابتدای کد در خطوط 68-69-70
 80
             را به آن نسبت داد
                                                          تكليف أن ها را مشخص كرده ايم
 81
 82
             که در خط 71 انجام شده است
 83
 84
 85
 86
 87
 88
 89
            PROCESS (clk)
                                                                          در اینجا یک پراسس ترتیبی نوشته شده است
 90
            BEGIN
                                                                          چون میخواهیم همه کارها سنکرون با کلاک باشد
 91
                   IF rising edge(clk) THEN
 92
                        IF i reset ='1' then
                                                                          یعنی همه کارها در لبه بالا رونده کلاک صورت پذیرد
 93
                        state <= St2;
                                                                          در لیست حساسیت آن فقط کلاک نوشته شده است
 94
                        ELSE
 95
                        state <= next state;</pre>
 96
                        END IF;
 97
                END IF;
                                       در خط 91 چک می شود که آیا لبه مثبت کلاک آمده است یا خیر. اگر آمده بود، چک می شود که آیا ریست یک شده است
 98
            END PROCESS;
                                       یا خیر اگر ریست یک شده بود، باید به حالت
 99
100
                                       St2
101
                                       برويم پس مقدار حالت فعلى يا
102
                                       state
103
                                      را مساوی آن قرار میدهیم
104
105
                                      این کار در خط 93 انجام شده است. اما اگر ریست یک نشده بود، لازم است که حالت بعدی را در حالت فعلی بریزیم
106
                                      این کار در خط 95 انجام شده است
107
108
                                       يعنى
109
                                      next_state
110
                                       را در
111
                                      state
112
                                      ريخته ايم
113
114
115
116
117
        PROCESS (state, i M, i T , i L , i start)
118
                                                     در اینجا یک پراسس ترکیبی نوشته شده است. در لیست حساسیت آن باید همه سیگنال هایی که در شرط ها
119
            BEGIN
120
                                                     وجود دارد نوشته شده باشد. همچنین همه سیگنال هایی که در سمت راست
121
             next state <= St2;</pre>
                                                    تساوی ها وجود دارد باید نوشته شود
122
123
                CASE state IS
124
125
                    WHEN StO =>
126
                              o watering <= '0';</pre>
127
                              o SEG <= "01000000";
128
129
                              if (i_T='0' and i_L='0' and i_M>"011") then
130
                                   next state <= St0;</pre>
                              elsif ((\overline{i} \ T='1' \ \text{or} \ i \ L='1') and i M>"001") then
131
132
                                   next_state <= St0;</pre>
133
                              elsif (i T='0' and i L='0' and i M<="011") then
134
                                   next state <= St1;</pre>
135
                              elsif ((i T='1' or i L='1') and i M <= "001") then
136
                                   next_state <= St1;</pre>
137
                              end if;
138
```

70

o L <= i L;

```
139
          در ادامه یک کیس نوشته شده است
140
                                                                ما در طول کد و در داخل این پراسس، به متغیر حالت بعدی یا
141
          و ماشین حالت بیاده سازی شده است. چون ماشین حالت
                                                                next state
142
           از نوع مور است، خروجی در هر حالت فقط به حالت مدار
                                                                مقدار دهی کرده ایم و این مقدار دهی ها در شرط های مختلف صورت گرفته است
143
           وابسته است پس خروجی ها
                                                                ابتدای کد یک مقدار با متغیر حالت بعدی نسبت میدهیم
144
          يعنى
                                                                ،تا اگر هیچکدام از شرایط صادق نبود
145
           o watering, o seg
146
                                                                این مقدار به آن نسبت داده شود
147
           در همانجا مقدار دهی شده اند
                                                                این کار در خط 121 انجام شده است
148
149
150
151
                                     در ادامه شرط های ماشین حالت از روی فایل یی در اف، وارد شده است
152
153
154
155
156
157
                   WHEN St1 =>
158
159
                             o watering <= '1';
160
                             o SEG <= "01110110";
161
162
                             if (i T='0' and i L='0' and i M<"111") then
163
                                  next state <= St1;</pre>
                             elsif ((i T='1' or i L='1') and i M<"011") then
164
165
                                  next state <= St1;</pre>
166
                             elsif (i_T='0' and i_L='0' and i_M>="011") then
                                  next state \leq St\overline{0};
167
168
                             elsif ((i T='1' or i L='1') and i M>="111") then
169
                                  next state <= St0;</pre>
170
                             end if;
171
172
                                                                    توضيحات اين قسمت مانند قسمت قبلي است. در قسمت قبلي حالت
173
                                                                    St<sub>0</sub>
174
175
                                                                    بیاده سازی شده بود
176
                                                                    در این قسمت حالت
177
                                                                    St1
178
                                                                    پیاده سازی شده است
179
180
181
182
183
184
185
186
187
188
                    WHEN St2 =>
189
                             o watering <= '0';</pre>
190
                             o SEG <= "01000000";
191
192
                             if (i start='1') then
193
                                  next state <= St0;</pre>
194
                             else
195
                                  next state <= St2;</pre>
196
                             end if;
197
198
                              در این قسمت حالت
199
200
                              St2
201
                              پیاده سازی شده است
202
203
```

204205206207

```
208
209
210
211
212
213
214
215
                WHEN OTHERS =>
216
                        next state <= St2;</pre>
217
                         o watering <= '0';
                        o SEG <= "01000000";
218
219
                    END CASE;
220
221
222
223
                             ،در این قسمت، حالتی که که حالت فعلی روی هیچ کدام از حالت های قبلی نباشد
224
                             پیاده سازی شده است
225
226
227
228
229
230
231
232
233
234
        END PROCESS;
235
236
237 end Behavioral;
238
239
```