



#### تحویل در روز دوشنبه مورخ ۹۷/۱۲/۲۷ ساعت ۲۳:۵۵ از طریق سایت درس

#### نکاتی در رابطه با نوع تمرین

هر سری از تمرینها، از چهار بخش تشکیل شده است:

- مرور و تثبیت مفاهیم: پرسشهای این بخش جهت مرور و یادآوری مفاهیم درسی آورده شده است و با مطالعه مفاهیم درسی گفته شده در کلاس درس و اسلایدهای درس خواهید توانست به آنها پاسخ آنها مورد ارزیابی قرار نخواهد گرفت، لذا نیازی به ارسال پاسخ آنها نیست.
- تحلیل و طراحی مدار: پرسشهای این بخش جهت درک عمیق مفاهیم درسی و افزایش قدرت تحلیل و طراحی سیستمهای دیجیتال آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- توصیف و پیاده سازی: پرسشهای این بخش جهت افزایش مهارت شما در پیاده سازی مدارهای دیجیتال، بررسی درستی عملکرد آن و استفاده از ابزارهای طراحی آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- طراحی و پیاده سازی سامانه پیشرفته: پرسشهای این بخش ممکن است کمی پیچیده تر و دشوار تر از سایر بخشها
  باشد. الزامی یا اختیاری بودن آنها در صورت پرسش ذکر شده است.

#### نکاتی در رابطه با نحوهی ارسال تمرین

ارسال تمرینات به صورت الکترونیکی و از طریق سایت دروس خواهد بود. فایل ارسالی شما فایل zip با نام studentID].HW#].zip شماره دانشجویی و #HW شماره سری تمرین است. یک قالب آماده در سامانه دروس قرار داده شده است تا پاسخ تمرین را در قالب تعیین شده بنویسید. پرسشهایی که پاسخ آنها ماهیت تشریحی و تحلیلی دارد را مانند فایل نمونه در یک فایل PDF بنویسید و برای پرسشهایی که ماهیت کد نویسی دارند یک پوشه با نام آن ایجاد کرده و در داخل آن کدها و سایر فایلها را قرار دهید.

زمان تحویل هر سری از تمرینات مشخص بوده و پاسخ تمرین پس از موعد مقررشده در سایت درس قرار داده خواهد شد لذا امکان تغییر آن وجود ندارد. در حل تمرینات، می توانید به صورت دو تایی یا چند تایی باهم همفکری و بحث نمایند ولی هر شخص می بایست در نهایت جواب و استدلال خود را به صورت انفرادی بنویسد و در صورت شباهت پاسخ، تمامی افراد نمره تمرین را از دست خواهند داد.

چنانچه ابهامی در زمینه تمرینات دارید، می توانید اشکالات خود را از طریق پست الکترونیکی زیر با موضوع DA.2019 رفع نمایید.

ali.mohammadpour@aut.ac.ir

محمدپور

موفق و پیروز باشید!





### تحویل در روز دوشنبه مورخ ۹۷/۱۲/۲۷ ساعت ۲۳:۵۵ از طریق سایت درس

# پرسشهای مرور و تثبیت مفاهیم

(نیازی به ارسال پاسخ این بخش نیست.)

الف) مدار شکل ۲-۱یک واحد INCREMENT است که عدد N بیتی بهصورت مکمل دو (two's complement) را گرفته و یک واحد به آن اضافه میکند.



شکل ۲-۱ مدار افزون گر n بیتی

- ابتدا یک نیم جمع کننده طراحی نمایید. سپس با استفاده از دستور Generate در زبان VHDL یک مدار INCREMENT طراحی نمایید. جهت مشخص کردن تعداد بیت ورودی از متغیرهای Generic استفاده کنید.
- مدار فوق را طوری تغییر دهید که نیازی به تعریف متغیر Generic نداشته باشد. در واقع طول بردار ورودی محدودیت نداشته باشد. (از attribute های موجود در زبان VHDL استفاده کنید.)

ب) قسمت Architecture مدار قسمت الف را با استفاده از عملگر + پیاده سازی کنید. سپس هر دو مدار قسمت الف و ب را سنتز کرده و شماتیک طراحی شده را مقایسه کنید.

پ) یک واحد آزمون طراحی کنید که دو نمونه مدار INCREMENT هشت بیتی ایجاد نماید. به اینصورت که یکی از نمونههای ایجاد شده از معماری طراحی شده در قسمت با استفاده کند. سپس خروجی های آنها را نظیر به نظیر XNOR کرده و با شبیه سازی شکل موج را تحلیل کنید.

ت) با استفاده از دستور Record برای اعداد مختلط یک داده ساختار طراحی نمایید.

$$Complex Number \left\{ \begin{matrix} Real \ Part \\ Imaginary \ Part \end{matrix} \right\}$$

ث) در زبان VHDL تفاوت Buffer و Inout را در نظر بگیرید. آیا همواره می توان از Inout به جای Buffer استفاده کرد؟ چرا؟





## تحویل در روز دوشنبه مورخ ۹۷/۱۲/۲۷ ساعت ۲۳:۵۵ از طریق سایت درس

# پرسشهای تحلیل و طراحی مدار، توصیف و پیادهسازی (ارسال پاسخ این بخش الزامی است.)

۱) شکل ۲-۲ انواع دستورالعملهای پایه معماری RISC-V است که هر دستورالعمل ۳۲ بیتی است.

| 31                     | 25 2       | 24 20 | 19  | 15 | 14 12  | 11           | 7 | 6      | 0      |
|------------------------|------------|-------|-----|----|--------|--------------|---|--------|--------|
| funct7                 |            | rs2   | rs  | 1  | funct3 | rd           |   | opcode | R-type |
|                        |            |       |     |    |        |              |   |        | •      |
| imm [11:0]             |            |       | rs′ | 1  | funct3 | rd           |   | opcode | I-type |
|                        |            |       |     |    |        |              |   |        |        |
| imm [                  | 11:5]      | rs2   | rs′ | 1  | funct3 | imm [4:0]    |   | opcode | S-type |
|                        |            |       |     |    |        |              |   |        | 1      |
| imm [12]               | imm [10:5] | rs2   | rs' | 1  | funct3 | imm [4:1 11] |   | opcode | B-type |
|                        |            |       |     |    |        |              |   |        |        |
| imm [31:12]            |            |       |     |    |        | rd           |   | opcode | U-type |
|                        |            |       |     |    |        |              |   |        | 1      |
| imm [20 10:1 11 19:12] |            |       |     |    |        | rd           |   | opcode | J-type |

RISC-V مجموعه دستورالعملهای پایه معماری Y-Y

الف) با استفاده از دستورات subtype ،type و ... انواع جدیدی برای پوشش بخشهای مختلف دستورالعملهای شکل ۲-۲ تعریف کنید.

ب) با استفاده از دستورات record یک دادهساختار برای هر یک از دستورالعملهای معماری RISC-V طراحی کنید.

۲) مطابق شکل ۲-۳ یک حافظه ی فقط خواندنی توصیف کنید که طول دادهها و اندازه ی آن قابل تغییر باشد. اگر ورودی mode برابر صفر باشد، داده ی خروجی به صورت Big-Endian خواهد بود، در غیراین صورت mode کنید.)
 خواهد بود. عمل خواندن از این حافظه را نیز توصیف کنید. (n و m را به صورت Generic تعریف کنید.)



(ست) بایتی است Data)  $2^m \times n$  byte به صورت n بایتی است  $2^m \times n$ 





#### تحویل در روز دوشنبه مورخ ۹۷/۱۲/۲۷ ساعت ۲۳:۵۵ از طریق سایت درس

۳) در زبان VHDL با استفاده از عملگرهای شیفت، مداری توصیف کنید که یک عدد ۸ بیتی (Input) را به عنوان ورودی و عددی ۳ بیتی (Shamt) را به عنوان تعداد بیتهای شیفت گرفته و حاصل شیفت داده شده را به خروجی بفرستد. اگر ورودی mode برابر صفر باشد، خروجی شیفت به راست منطقی و اگر یک باشد شیفت به راست حسابی خواهد بود.



۴) شکل ۲-۵ یک Barrel-Shifter است که با استفاده از مالتی پلکسر طراحی شده است و عمل شیفت دورانی انجام میدهد.



شکل Barrel-Shifter ۵–۲

الف) با ایجاد تغییرات در ساختار Barrel-Shifter مداری طراحی کنید که عملیات شیفت پرسش ۳ را انجام دهد. سپس یک توصیف ساختاری به زبان VHDL برای این مدار بنویسید.

ب) هردو پرسش ۳ و ۴ را سنتز نمایید و شماتیک طراحی شده و گزارش منابع استفاده شده را مقایسه کنید.

(test bench) با فرض این که نام موجودیت (entity) در پرسش ۳ و ۴ یکسان است، یک محیط آزمون (test bench) توصیف نموده و دو نمونه از مدار شیفت درآن ایجاد نمایید. سپس برای این محیط آزمون، یک فایل Configuration بنویسید که در آن، یکی از نمونهها از معماری پرسش ۳ و دیگری از معماری پرسش ۴ استفاده کند. قطعه کد زیر را به عنوان بردار آزمون استفاده کرده و شکل موج خروجی را ارائه دهید.





#### تحویل در روز دوشنبه مورخ ۹۷/۱۲/۲۷ ساعت ۲۳:۵۵ از طریق سایت درس

۶) شکل ۲-۴ ساختار یک نمایشگر هفت قسمتی (Seven Segment Display) را نشان می دهد. در هفت قسمتی آند-مشترک، قسمتهایی (segments) روشن می شوند که ورودی متناظر آن برابر یک باشد. به عنوان مثال کد "0000111" برای نشان دادن عدد هفت به کار می رود.



شکل ۲-۶ نمایشگر هفت قسمتی

الف) با استفاده از دستور with-select مدار مبدل عدد چهار بیتی بدون علامت به کد هفت قسمتی آند-مشتر ک را توصیف نمایید. (g را باارزشترین و a را کمارزشترین بیت خروجی در نظر بگیرید. همه عالتهای شکل  $\gamma$ -۸ را در نظر بگیرید.)



شکل ۲-۷ مبدل عدد چهار بیتی به کد هفت قسمتی

ب) قسمت الف را با استفاده از دستور when-else توصيف كنيد.

ج) هر دو مدار فوق را سنتز نمایید. سپس شماتیک مدار تولیدشده پس از سنتز را مقایسه کنید. آیا تفاوتی بین آنها است؟ از چه واحدهایی برای پیادهسازی آن استفاده شده است؟



شکل ۲-۸ حالتهای هفت قسمتی برای اعداد صفر الی ۱۵