# FlashAttention图解(如何加速 Attention)

最新FlashDecoding++

Austin: 【FlashAttention-V4, 非官方】FlashDecoding++

# FlashAttention V2和V3版本详解:

<u>Austin: FlashAttention2详解(性能比FlashAttention提升200%)</u>

<u>Austin: FlashAttenion-V3: Flash Decoding详解</u>

### **Motivation**

当输入序列(sequence length)较长时,Transformer的计算过程缓慢且耗费内存,这是因为self-attention的time和memory complexity会随着sequence length的增加成二次增长。

标准Attention的中间结果 ${f S},{f P}$ (见下文)通常需要通过高带宽内存(HBM)进行存取,两者所需内存空间复杂度为 $O(N^2)$ 。本文分析:

- FlashAttention: 对HBM访问的次数为 $O(N^2d^2M^{-1})$
- ullet Attention: 对HBM访问的次数为 $\Omega\left(Nd+N^2
  ight)$

往往 $N\gg d$ (例如GPT2中N=1024,d=64),因此FlashAttention会快很多。下图展示了两者在GPT-2上的Forward+Backward的GFLOPs、HBM、Runtime对比(A100 GPU):

| Attention    | Standard | FLASHATTENTION |
|--------------|----------|----------------|
| GFLOPs       | 66.6     | 75.2           |
| HBM R/W (GB) | 40.3     | 4.4            |
| Runtime (ms) | 41.7     | 7知乎 @Austin    |

GPU中存储单元主要有HBM和SRAM: HBM容量大但是访问速度慢, SRAM容量小却有着较高的访问速度。例如: A100 GPU有40-80GB的HBM, 带宽为1.5-2.0TB/s;每108个流式多核处理器各有192KB的片上SRAM, 带宽估计约为19TB/s。可以看出,片上的SRAM比HBM快一个数量级,但尺寸要小许多数量

级。

综上,FlashAttention目的不是节约FLOPs,而是减少对HBM的访问。重点是 FlashAttention在训练和预测过程中的结果和标准Attention一样,对用户是无 感的,而其他加速方法做不到这点。

阅读本文需要了解的符号定义:

- *N*: sequence length
- d: head dimension
- *M*: the size of SRAM
- Ω: 大于等于的数量级复杂度
- ○: 小于等于的数量级复杂度
- Θ: 同数量级的复杂度
- o: 小于的数量级复杂度

### Method

### **Attention**

标准Attention输入为 $\mathbf{Q}, \mathbf{K}, \mathbf{V} \in \mathbb{R}^{N \times d}$ ,输出为 $\mathbf{O} \in \mathbb{R}^{N \times d}$ ,计算如下:

$$\mathbf{S} = \mathbf{Q}\mathbf{K}^{ op} \in \mathbb{R}^{N imes N}, \quad \mathbf{P} = \operatorname{softmax}(\mathbf{S}) \in \mathbb{R}^{N imes N}, \quad \mathbf{O} = \mathbf{P}\mathbf{V} \in \mathbb{R}^{N imes d},$$

其中softmax操作是row-wise的,即每行都算一次softmax,一共计算N行。

Algorithm 0 Standard Attention Implementation

Require: Matrices  $\mathbf{Q}, \mathbf{K}, \mathbf{V} \in \mathbb{R}^{N \times d}$  in HBM.

- 1: Load  $\mathbf{Q}$ ,  $\mathbf{K}$  by blocks from HBM, compute  $\mathbf{S} = \mathbf{Q}\mathbf{K}^{\mathsf{T}}$ , write  $\mathbf{S}$  to HBM.
- 2: Read **S** from HBM, compute P = softmax(S), write **P** to HBM.
- 3: Load P and V by blocks from HBM, compute O = PV, write O to HBM.

知乎 @Austin

4: Return **O**.

计算流程图如下:



## **FlashAttention**

建议先阅读这篇<u>知平文章</u>,重复内容不再赘述。



#### Algorithm 1 FlashAttention

```
Require: Matrices \mathbf{Q}, \mathbf{K}, \mathbf{V} \in \mathbb{R}^{N \times d} in HBM, on-chip SRAM of size M.

1: Set block sizes B_c = \left\lceil \frac{M}{4d} \right\rceil, B_r = \min\left(\left\lceil \frac{M}{4d} \right\rceil, d\right).

2: Initialize \mathbf{O} = (0)_{N \times d} \in \mathbb{R}^{N \times d}, \ell = (0)_N \in \mathbb{R}^N, m = (-\infty)_N \in \mathbb{R}^N in HBM.
```

- 3: Divide **Q** into  $T_r = \begin{bmatrix} \frac{N}{B_r} \end{bmatrix}$  blocks  $\mathbf{Q}_1, \dots, \mathbf{Q}_{T_r}$  of size  $B_r \times d$  each, and divide  $\mathbf{K}, \mathbf{V}$  in to  $T_c = \begin{bmatrix} \frac{N}{B_c} \end{bmatrix}$  blocks  $\mathbf{K}_1, \dots, \mathbf{K}_{T_c}$  and  $\mathbf{V}_1, \dots, \mathbf{V}_{T_c}$ , of size  $B_c \times d$  each.
- 4: Divide **O** into  $T_r$  blocks  $\mathbf{O}_i, \ldots, \mathbf{O}_{T_r}$  of size  $B_r \times d$  each, divide  $\ell$  into  $T_r$  blocks  $\ell_i, \ldots, \ell_{T_r}$  of size  $B_r$  each, divide m into  $T_r$  blocks  $m_1, \ldots, m_{T_r}$  of size  $B_r$  each.
- 5: for  $1 \le j \le T_c$  do
- 6: Load  $\mathbf{K}_j$ ,  $\mathbf{V}_j$  from HBM to on-chip SRAM.
- 7: for  $1 \le i \le T_r$  do
- 8: Load  $\mathbf{Q}_i, \mathbf{O}_i, \ell_i, m_i$  from HBM to on-chip SRAM.
- 9: On chip, compute  $\mathbf{S}_{ij} = \mathbf{Q}_i \mathbf{K}_i^T \in \mathbb{R}^{B_r \times B_c}$ .
- 10: On chip, compute  $\tilde{m}_{ij} = \operatorname{rowmax}(\mathbf{S}_{ij}) \in \mathbb{R}^{B_r}$ ,  $\tilde{\mathbf{P}}_{ij} = \exp(\mathbf{S}_{ij} \tilde{m}_{ij}) \in \mathbb{R}^{B_r \times B_c}$  (pointwise),  $\tilde{\ell}_{ij} = \operatorname{rowsum}(\tilde{\mathbf{P}}_{ij}) \in \mathbb{R}^{B_r}$ .
- 11: On chip, compute  $m_i^{\text{new}} = \max(m_i, \tilde{m}_{ij}) \in \mathbb{R}^{B_r}$ ,  $\ell_i^{\text{new}} = e^{m_i m_i^{\text{new}}} \ell_i + e^{\tilde{m}_{ij} m_i^{\text{new}}} \tilde{\ell}_{ij} \in \mathbb{R}^{B_r}$ .
- 12: Write  $\mathbf{O}_i \leftarrow \operatorname{diag}(\ell_i^{\text{new}})^{-1}(\operatorname{diag}(\ell_i)e^{m_i m_i^{\text{new}}}\mathbf{O}_i + e^{\tilde{m}_{ij} m_i^{\text{new}}}\tilde{\mathbf{P}}_{ij}\mathbf{V}_j)$  to HBM.
- 13: Write  $\ell_i \leftarrow \ell_i^{\text{new}}$ ,  $m_i \leftarrow m_i^{\text{new}}$  to HBM.
- 14: end for
- 15: end for
- 16: Return O.

知乎 @Austin

以GPT2和A100为例:A100的SRAM大小为192KB=196608B;GPT2中 N=1024, d=64,对应的 $\mathbf{Q}, \mathbf{K}, \mathbf{V}$ 的维度为 $N\times d=1024\times 64$ ,中间结果 $\mathbf{S}, \mathbf{P}$ 的维度为 $N\times N=1024\times 1024$ 。本例中FlashAttention的参数为:

- $B_c = \lceil 196608/4/64 \rceil = 768$ ;  $B_r = \min(768, 64) = 64$
- $T_c = \lceil 1024/768 \rceil = 2$ ;  $T_r = \lceil 1024/64 \rceil = 16$

#### 对应的计算过程:

• 每次外循环(outer loop,j)载入的 $\mathbf{K}_j$ , $\mathbf{V}_j$ 的大小为 $B_c imes d = 768 imes d$ ,一共循环 $T_c = 2$ 次



- 每次内循环(inner loop, i)载入的 $\mathbf{Q}_i$ , $\mathbf{O}_i$ 的大小为 $B_r \times d = 64 \times d$ ,一共循环 $T_r = 16$ 次(总次数还需要乘以外循环)
- $\mathbf{S}_{ij} = \mathbf{Q}_i imes \mathbf{K}_j^T$ ,即为(下标表示维度): $C_{64 imes 768} = A_{64 imes d} imes B_{d imes 768}$ 。
- Error: '\_' allowed only in math mode,  $\tilde{\mathbf{P}}_{ij}$ 表示和标准attention计算的 $\mathbf{P}_{ij}$ 有区别,因为Error: '\_' allowed only in math mode 得到的最大值可能不是 $\mathbf{S}$ 第i行的最大值。 $\tilde{\mathbf{P}}_{ij}$ 的大小和 $\mathbf{S}_{ij}$ 一样,都为 $B_r \times B_c = 64 \times 768$ 。



•  $\tilde{\mathbf{P}}_{ij}$ 和 $\mathbf{S}_{ij}$ 只是部分结果,如下图所示,外循环j是横向(特征维d)移动的,内循环i是纵向(序列维N)移动的。**换句话说,外循环在顺序计算特征,内循环在顺序计算序列。** 



•  $\mathbf{O}_i$ 的大小为 $B_r \times d$ ,第二维d是满的(和最终 $\mathbf{O}$ 一样),**这意味着每次外循环都要重新更新当前批次中的特征**,即虽然第一次外循环 $\tilde{P}_{00} \times V_0$ 和第二次外循环 $\tilde{P}_{01} \times V_1$ 都会得到 $\mathbf{O}_0$ ,但是第二次 $\mathbf{O}_0$ 的是基于第一次 $\mathbf{O}_0$ 重新生成的。



• diag(...)作用是将vector生成为一个对角矩阵,从而实现相同长度的两个 vector进行element-wise相乘。

**Theorem 1.** FlashAttention的FLOPs为  $O(N^2d)$ ,除了input和output,额外需要的内存为 O(N)。

- Theorem 1的证明过程如下。
   影响FLOPs的主要是matrix multiplication。在一次循环中:
- Algorithm 1第9行: 计算 $\mathbf{Q}_i\mathbf{K}_j^{ op} \in \mathbb{R}^{B_r \times B_c}$ 。由于 $\mathbf{Q}_i \in \mathbb{R}^{B_r \times d}$ , $\mathbf{K}_j \in \mathbb{R}^{B_c \times d}$ ,因此一次计算需要的FLOPs为 $O(B_r B_c d)$ 。
- Algorithm 1第12行: 计算 $ilde{\mathbf{P}}_{ij}\mathbf{V}_j\in\mathbb{R}^{B_r imes d}$ 。由于 $ilde{\mathbf{P}}_{ij}\in\mathbb{R}^{B_r imes B_c}$ , $\mathbf{V}_i\in\mathbb{R}^{B_c imes d}$ ,因此一次计算需要的FLOPs为 $O(B_rB_cd)$ 。

上述计算循环的总次数为
$$T_cT_r=\left\lceil rac{N}{B_c}
ight
ceil \left\lceil rac{N}{B_r}
ight
ceil$$
,因此总的FLOPs为: $O\left(rac{N^2}{B_cB_r}B_rB_cd
ight)=O\left(N^2d
ight)$ 

**Theorem 2.** 如果SRAM的size M满足  $d \leq M \leq Nd$ 。标准Attention对HBM访问的次数为  $\Omega\left(Nd+N^2\right)$ ,而FlashAttention对HBM访问的次数为  $O(N^2d^2M^{-1})$ 。

- Theorem 2的证明过程如下。 需要从HBM读取的数据有:
- Algorithm 1第6行:每次循环读取的 $\mathbf{K}_j, \mathbf{V}_j$ 的size复杂度都为 $\Theta(M)$ ,总size 为 $\Theta(Nd)$ 。
- Algorithm 1第8行:每次循环读取的 $\mathbf{Q}_i$ , $\mathbf{O}_i$ 的size复杂度都为 $\Theta(Nd)$ ,总次数为 $T_c=[\frac{N}{B_c}]=\Theta(\frac{Nd}{M})$ 。

FlashAttention对HBM总访问次数的复杂度为:

$$\Theta(Nd+NdT_c)=\Theta(NdTc)=\Theta(N^2d^2M^{-1})$$

也欢迎感兴趣的小伙伴加入我们组!简历发我邮箱381082014@qq.com,实习和校招我一轮面试即可决定,社招也是我安排面试(hr邮箱有可能过滤)。

### 深度学习算法实习生招聘

#### 联系方式和地点

- hr02@houmo.ai 13813371526 (微信同号)
- 北京/南京/上海/远程

#### 研究方向 (Mentor提供论文指导)

- 自动驾驶算法研究(目标检测、BEV、点云、Occupancy、DriveGPT等)
- 大模型及多模态算法研究(开放场景的2D/3D感知、模型轻量化设计等)
- 模型加速优化研究 (PTQ、QAT、混合精度量化、模型压缩等)
- 软硬件协同设计(AI模型加速、算子硬件化、指令集开发等)

#### 开发方向 (Mentor提供工程指导)

- AI工具链开发(模型解析、图优化等)
- AI算子设计和开发(如投影变换、超越函数、LayerNorm、Grid-sample等)
- 模型部署优化(性能优化、Benchmark验证等)

#### 部分研究成果(近1年)

 A 22nm 64kb Lightning-like Hybrid Computing-in-Memory Macro with Compressor-based Adder-tree and Analog-storage Quantizer for Transformer and CNNs, ISSCC 2024

• MIM4DD: Mutual Information Maximization for Dataset Distillation, NeuIPS 2023.

- RPTQ: Reorder-based Post-training Quantization for Large Language Models. arXiv preprint 2023.
- Post-training Quantization on Diffusion Models. CVPR 2023
- PD-Quant: Post-Training Quantization based on Prediction Difference Metric.
   CVPR 2023.
- Latency-aware Spatial-wise Dynamic Networks, NeurlPS 2022.
- Flatfish: a Reinforcement Learning Approach for Application-Aware Address Mapping. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems (TCAD), 2022.
- PTQ4ViT: Post-Training Quantization Framework for Vision Transformers.
   European Conference on Computer Vision (ECCV), 2022.
- 3DPEE: 3D Point Positional Encoding for Multi-Camera 3D Object Detection Transformers. ICCV 2023.
- 后摩智能于2020年在南京成立,是国内首家基于"存算一体"技术的智能驾驶芯片高新技术企业,在北京、上海、深圳等地方建有研发中心。后摩智能致力于突破智能计算芯片性能及功耗瓶颈,加速人工智能普惠落地。其提供的大算力、低功耗的高能效比芯片及解决方案,可应用于智能驾驶、泛机器人等边缘端,以及云端推理场景。2023年5月,发布了首款基于SRAM的存算一体大算力AI芯片产品,算力高达256Tops。



题評 @Austin