# 计算机组成原理 课内大作业报告

| 学  | 号   | 20020203  |  |
|----|-----|-----------|--|
| 姓  | 名   |           |  |
| 指导 | *教师 | 魏坚华       |  |
| 提交 | 日期  | 2022年5月9日 |  |

#### 成绩评价表

| 报告内容               | 报告结构     | 报告最终成绩 |
|--------------------|----------|--------|
| □丰富正确              | □完全符合要求  |        |
| □基本正确              | □基本符合要求  |        |
| □有一些问题             | □有比较多的缺陷 |        |
| □问题很大              | □完全不符合要求 |        |
|                    |          |        |
| 报告与 Pro ject 功能一致性 | 报告图表     | 总体评价   |
| □完全一致              | □符合规范    |        |
| □基本一致              | □基本符合规范  |        |
| □基本不一致             | □有一些错误   |        |
|                    | □完全不正确   |        |

| 敞师签字 | : |  |
|------|---|--|
|      |   |  |

## 目录

| <b>—</b> 、 |      | 总体数据通路结构设计图       | 4   |
|------------|------|-------------------|-----|
| 二、         |      | 模块定义              | 5   |
|            | 2. 1 | IFU 模块            | 5   |
|            |      | 2.1.1 设计总览&模块封装   | 5   |
|            |      | 2.1.2 基本描述        | 5   |
|            |      | 2.1.3 模块接口        | 6   |
|            |      | 2.1.4 功能描述        | 6   |
|            | 2. 2 | ALU 模块            | 7   |
|            |      | 2. 2. 1 设计总览&模块封装 | 7   |
|            |      | 2.2.2 基本描述        | 7   |
|            |      | 2.2.3 模块接口        | 8   |
|            |      | 2.2.4 功能描述        | 8   |
|            | 2. 3 | GPR 模块            | 9   |
|            |      | 2.3.1 设计总览&模块封装   | 9   |
|            |      | 2.3.2 基本描述        | 9   |
|            |      | 2.3.3 模块接口        | .10 |
|            |      | 2.3.4 功能描述        | .10 |
|            | 2. 4 | 并行加法器模块           | .11 |
|            |      | 2.4.1 设计总览&模块封装   | .11 |
|            |      | 2.4.2 基本描述        | .12 |
|            |      | 2.4.3 模块接口        | .12 |
|            |      | 2.4.4 功能描述        | .13 |
|            | 2. 5 | Controller 模块     | .13 |
|            |      | 2.5.1 设计总览&模块封装   | .13 |
|            |      | 2.5.2 基本描述        | .13 |
|            |      | 2.5.3 模块接口        | .14 |
|            |      | 2.5.4 功能描述        | .15 |
|            | 2. 6 | EXT 模块            | .15 |
|            |      | 2. 6. 1 设计总览&模块封装 | .15 |
|            |      | 2.6.2 基本描述        | .16 |
|            |      | 2. 6. 3 模块接口      | .16 |
|            |      | 2. 6. 4 功能描述      | .16 |
|            | 2. 7 | DM 模块             | .17 |
|            |      | 2.7.1 设计总览&模块封装   | .17 |
|            |      | 2.7.2 基本描述        | .17 |
|            |      | 2.7.3 模块接口        | .18 |
|            |      | 2.7.4 功能描述        | .18 |
| 三、         |      | 指令描述              | .19 |
|            | 3. 1 | addu 无符号加法        | .19 |
|            | 3. 2 | subu 无符号减法        | .19 |
|            | 3. 3 | ori 或立即数          | .20 |
|            | 3 4  | Iw 加裁字            | 20  |

|    | 3.5   | sw 存储字        | 21 |
|----|-------|---------------|----|
|    | 3. 6  | beq 相等时转移     | 21 |
|    | 3. 7  | lui 立即数加载到高位  | 22 |
|    | 3. 8  | j 跳转          | 22 |
| 四、 |       | 测试程序          | 22 |
| 五、 |       | 测试结果          | 23 |
|    | 5.1 1 | Mars 中仿真结果    | 23 |
|    |       | 5.1.1 寄存器数据   | 23 |
|    |       | 5.1.2 数据存储器数据 | 23 |
|    | 5.2 1 | logisim 中仿真结果 | 24 |
|    |       | 5.2.1 寄存器数据   | 24 |
|    |       | 5.2.2 数据存储器数据 | 24 |
|    | 5.3   | 结论            | 25 |
| 六、 |       | 总结与心得体会       | 25 |

## 一、总体数据通路结构设计图



#### 二、模块定义

#### 2.1 IFU 模块

#### 2.1.1 设计总览&模块封装





#### 2.1.2 基本描述

IFU 在数据通路中充当的是取指部件的角色,主要完成取指令的功能。

IFU 内部结构关键部件有 PC、指令存储器。其中, PC 使用寄存器实现, 位宽为 32 位。IM 由 4 个 ROM 组成, 其输入地址为 8 位, 数据位宽也为 8 位。

IFU 在每个时钟沿到来时进行更新,分为两种情况: 当为一般情况时, PC=PC+4; 当为 lui 或 j 等跳转指令时, PC 会根据跳转地址进行更新。

## 2.1.3 模块接口

| 信号名       | 方向 | 描述                   |
|-----------|----|----------------------|
|           |    | 当前指令是否为 beq 指令。      |
| nPC_sel   | Ι  | 1: 指令为 beq 指令        |
|           |    | 0: 指令非 beq 指令        |
|           |    | ALU 计算结果是否为 0        |
| zero      | Ι  | 1: 是                 |
|           |    | 0: 否                 |
| clk       | Ι  | 时钟信号                 |
|           |    | 复位信号,使 PC 为 0。       |
| reset     | I  | 1: 复位                |
|           |    | 0: 无效                |
|           |    | 当前指令是否为 J 指令         |
| J         | I  | 1:指令为 J 指令           |
|           |    | 0:指令非 J 指令           |
| Ins[31:0] | 0  | PC 指针指向指令存储器对应地址的指令。 |

## 2.1.4 功能描述

| 序号 | 功能名称      | 功能描述                                                                                                 |  |  |
|----|-----------|------------------------------------------------------------------------------------------------------|--|--|
| 1  | 复位        | 当复位信号有效时,PC置0。                                                                                       |  |  |
| 2  | 取指令       | 根据 PC 从 IM 中取出指令。                                                                                    |  |  |
|    |           | 如果当前指令不是 beq 指令,则 PC←PC+4                                                                            |  |  |
|    |           | 如果当前指令是 beq 指令,并且 zero 为 0,则                                                                         |  |  |
|    | 1. 符工 . 夕 | PC <b>←</b> PC+4                                                                                     |  |  |
| 3  | 计算下一条     | PC←PC+4<br>如果当前指令是 beq 指令, 并且 zero 为 1, 则<br>PC←PC+4+(sign_ext(ins[15:0])<<2)                        |  |  |
|    | 指令地址      |                                                                                                      |  |  |
|    |           | 如果当前指令不是 beq 指令,则 PC←PC+4<br>如果当前指令是 beq 指令,并且 zero 为 0,则<br>PC←PC+4<br>如果当前指令是 beq 指令,并且 zero 为 1,则 |  |  |
|    |           | 提供, PC[27:2]由 ins 低 26 位提供, PC[1:0]补 0.                                                              |  |  |

#### 2.2 ALU 模块

#### 2.2.1 设计总览&模块封装





#### 2.2.2 基本描述

根据选择信号指示的运算类型,将两个输入的数据进行对应的运算后,输出结果。同时,如果结果为 0,则将 zero 信号置 1.

## 2.2.3 模块接口

| 信号名      | 方向 | 描述                                  |  |
|----------|----|-------------------------------------|--|
| A [31:0] | Ι  | 操作数 1                               |  |
| B [31:0] | Ι  | 操作数 2                               |  |
| SEL[1:0] | I  | 运算类型<br>00: 加法<br>01: 减法<br>10: 逻辑或 |  |
| zero     | 0  | 判断运算结果是否为 0<br>1:为 0<br>0:非 0       |  |
| RESULT[] | 0  | 运算结果输出                              |  |

#### 2.2.4 功能描述

| 序号 | 功能名称  | 功能描述             |
|----|-------|------------------|
| 1  | 加法运算  | 计算操作数 1+操作数 2    |
| 2  | 减法运算  | 计算操作数 1-操作数 2    |
| 3  | 逻辑或运算 | 计算操作数 1    操作数 2 |
| 4  | 结果0判断 | 判断运算结果是否为0       |

#### 2.3 GPR 模块

#### 2.3.1 设计总览&模块封装



#### 2.3.2 基本描述

包括 32 个具有写使能的 32 位寄存器。写使能有效时可以根据数据写入地址以及输入的数据写数据,任何时刻都可以根据读数据地址读数据。可以异步置 0.

## 2.3.3 模块接口

| 信号名         | 方向 | 描述            |
|-------------|----|---------------|
|             |    | 寄存器数据是否置 0    |
| reset       | Ι  | 1: 置 0        |
|             |    | 0: 无效         |
| clk         | Ι  | 时钟信号          |
|             |    | 写使能信号         |
| RegWrite    | Ι  | 1: 写有效        |
|             |    | 0: 写无效        |
| DATA[31:0]  | I  | 数据输入          |
| 写入地址[4:0]   | Ι  | 数据应该写入的寄存器的地址 |
| 读出地址1[4:0]  | Ι  | 应该读数据的寄存器的地址  |
| 读出地址 2[4:0] | I  | 应该读数据的寄存器的地址  |
| 读出数据        |    | ₩.+E.t◇ III   |
| 1[31:0]     | 0  | 数据输出          |
| 读出数据        |    | ₩. H. t△ II   |
| 2[31:0]     | 0  | 数据输出          |

## 2.3.4 功能描述

| 序号 | 功能名称 | 功能描述                  |
|----|------|-----------------------|
| 1  | 复位   | 当复位信号有效时,32个寄存器内容均置0. |
| 2  | 写数据  | 根据写入地址,将数据写入寄存器中。     |
| 3  | 读数据  | 根据读出地址,将数据读出并输出。      |

## 2.4 并行加法器模块

## 2.4.1 设计总览&模块封装





#### 2.4.2 基本描述

32 位组内组间全并行加法器实现两个操作数的加法运算,支持溢出功能。

32 位并行加法器是由 4 个 8 位加法器组间并行组成,其中 8 位由两个 4 位加法器构成, 4 位加法器实现组内并行的加法运算。

设计参考: 计算机组成原理与汇编语言 P43-P45 内容

#### 2.4.3 模块接口

只给出32位组内组间全并行加法器模块接口,8位&4位加法器略。

| 信号名      | 方向 | 描述                             |
|----------|----|--------------------------------|
| A[31:0]  | Ι  | 操作数 1                          |
| B[31:0]  | Ι  | 操作数 2                          |
| 被进位      | Ι  | 一般置常数 0                        |
| 进位       | 0  | 向上进位,溢出判断。<br>1: 有溢出<br>0: 无溢出 |
| 结果[31:0] | Р  | 运算结果: 操作数 1+操作数 2              |

## 2.4.4 功能描述

| 序号 | 功能名称 | 功能描述             |
|----|------|------------------|
| 1  | 加法运算 | 将两个输入的操作数进行加法运算。 |

## 2.5 Controller 模块

## 2.5.1 设计总览&模块封装





## 2.5.2 基本描述

根据 opcode 和 funct 信号产生对应的控制信号。

## 2.5.3 模块接口

| 信号名         | 方向 | 描述                            |
|-------------|----|-------------------------------|
| opcode[5:0] | Ι  | 操作码                           |
| funct[5:0]  | Ι  | 功能码                           |
|             |    | 判断是否使用 rd 作为写入寄存器的地址          |
| RegDst      | 0  | 1: 是                          |
|             |    | 0: 否                          |
|             |    | 判断是否使用扩展后的立即数作为 ALU 的第二操作数    |
| ALUSrc      | 0  | 1: 是                          |
|             |    | 0: 否                          |
|             |    | 判断是否使用 DM 中读出的数据输入寄存器         |
| MemToReg    | 0  | 1: 是                          |
|             |    | 0: 否                          |
|             |    | 判断是否写入寄存器                     |
| MemWrite    | 0  | 1: 是                          |
|             |    | 0: 否                          |
|             |    | 判断是否写入寄存器                     |
| RegWrite    | 0  | 1: 是                          |
|             |    | 0: 否                          |
|             |    | 判断是否为 beq 指令                  |
| nPC_sel     | 0  | 1: 是                          |
|             |    | 0: 否                          |
|             |    | ALU 的操作类型                     |
| ALUOp[1:0]  | 0  | 00: 加法                        |
| ALUOP[1.0]  | U  | 01: 减法                        |
|             |    | 10: 逻辑或                       |
|             |    | 立即数拓展的类型                      |
| ExtOp[1:0]  | 0  | 00: 0 拓展                      |
| Extop[1.0]  | U  | 01: 符号拓展                      |
|             |    | 10: 将 16 位立即数扩展至高 16 位, 低位补 0 |
|             |    | 判断是否为 j 指令                    |
| Ј           | 0  | 1: 是                          |
|             |    | 0: 否                          |

## 2.5.4 功能描述

| 序号 | 功能名称          | 功能描述                         |
|----|---------------|------------------------------|
| 1  | <b>立</b> 开 按判 | 根据 opcode & funct 信息,产生对应的控制 |
| 1  | 产生控制信号        | 信号。                          |

#### 2.6 EXT 模块

## 2.6.1 设计总览&模块封装





## 2.6.2 基本描述

根据选择信号 ExtOp[1:0]指示的类型,将 16 位立即数拓展到 32 位。类型包括 0 拓展,符号拓展以及立即数拓展至高位、低位补 0 三种。

## 2.6.3 模块接口

| 信号名         | 方向 | 描述                                           |  |  |  |  |  |  |
|-------------|----|----------------------------------------------|--|--|--|--|--|--|
| imm16[15:0] | I  | 6 位立即数                                       |  |  |  |  |  |  |
| ExtOp[1:0]  | Ι  | 选择立即数拓展的类型 00:0 拓展 01:符号拓展 10:立即数拓展至高位,低位补 0 |  |  |  |  |  |  |
| ext32       | 0  | 拓展结果                                         |  |  |  |  |  |  |

## 2.6.4 功能描述

| 序号 | 功能名称     | 功能描述                   |
|----|----------|------------------------|
| 1  | 0 拓展     | 高 16 位 0 拓展            |
| 2  | 符号拓展     | 高 16 位符号拓展             |
| 3  | lui 指令拓展 | 高 16 位置为原立即数,低 16 位补 0 |

#### 2.7 DM 模块

#### 2.7.1 设计总览&模块封装





#### 2.7.2 基本描述

4 个存储体并行的小端序存储方式存储,容量 1KB,RAM 实现。输入地址 32 位,输入数据 32 位。取输入地址 2-9 位作为 RAM 存储地址的位置。

## 2.7.3 模块接口

| 信号名            | 方向 | 描述                                 |
|----------------|----|------------------------------------|
| clk            | Ι  | 时钟信号                               |
| reset          | I  | 复位信号,存储器中数据置 0。<br>1: 置 0<br>0: 无效 |
| MemWrite       | I  | 是否写入存储器中<br>1: 是<br>0: 否           |
| 地址[7:0]        | Ι  | 写入的存储器单元地址                         |
| 数据输入<br>[31:0] | Ι  | 需要写入的数据                            |
| 数据输出<br>[31:0] | 0  | 地址对应的存储器中读出的数据                     |

## 2.7.4 功能描述

| 序号 | 功能名称 | 功能描述                |
|----|------|---------------------|
| 1  | 复位   | 当复位信号有效时,存储器中数据置 0。 |
| 2  | 写入数据 | 根据地址将数据写入对应的存储器单元   |
| 3  | 读取数据 | 根据地址从存储器单元中读出数据。    |

## 三、 指令描述

## 3.1 addu 无符号加法

addu: 无符号加

|    | 31                    | 26                          | 25 | 21 | 20 |    | 16 | 15 |    | 11 | 10 |      | 6 | 5 |                | 0 |
|----|-----------------------|-----------------------------|----|----|----|----|----|----|----|----|----|------|---|---|----------------|---|
| 编码 | special<br>000000     |                             |    | rs |    | rt |    |    | rd |    | 0  | 0000 |   |   | addu<br>100001 |   |
|    | 6                     |                             |    | 5  |    | 5  |    |    | 5  |    |    | 5    |   |   | 6              |   |
| 格式 | addu r                | addu rd, rs, rt             |    |    |    |    |    |    |    |    |    |      |   |   |                |   |
| 描述 | GPR[rd                | GPR[rd] ← GPR[rs] + GPR[rt] |    |    |    |    |    |    |    |    |    |      |   |   |                |   |
| 操作 | GPR[rd                | GPR[rd] ← GPR[rs] + GPR[rt] |    |    |    |    |    |    |    |    |    |      |   |   |                |   |
| 示例 | addu \$s1, \$s2, \$s3 |                             |    |    |    |    |    |    |    |    |    |      |   |   |                |   |
| 其他 |                       |                             |    |    |    |    |    |    |    |    |    |      |   |   |                |   |

## 3.2 subu 无符号减法

subu: 无符号减

|    | 31                | 26                                                               | 25   | 21 | 20 |    | 16 | 15 |    | 11 | 10 | 6         | 5 | 5              | 0 |
|----|-------------------|------------------------------------------------------------------|------|----|----|----|----|----|----|----|----|-----------|---|----------------|---|
| 编码 | special<br>000000 |                                                                  | rs   |    |    | rt |    |    | rd |    | 0( | 0<br>0000 |   | subu<br>100011 |   |
|    | 6                 |                                                                  | 5    |    |    | 5  |    |    | 5  |    |    | 5         |   | 6              |   |
| 格式 | sub rd            | , rs                                                             | , rt |    |    |    |    |    |    |    |    |           |   |                |   |
| 描述 | GPR[rd]           | GPR[rd] ← GPR[rs] - GPR[rt]                                      |      |    |    |    |    |    |    |    |    |           |   |                |   |
| 操作 | GPR[rd]           | GPR[rd] ← GPR[rs] - GPR[rt]                                      |      |    |    |    |    |    |    |    |    |           |   |                |   |
| 示例 | sub \$si          | sub \$s1, \$s2, \$s3                                             |      |    |    |    |    |    |    |    |    |           |   |                |   |
| 其他 |                   | subu 不考虑减法溢出。例如 0x0000_0000 - 0xFFFF_FFFF = 0x0000_0001,即结果为非负值。 |      |    |    |    |    |    |    |    |    |           |   |                |   |

## 3.3 ori 或立即数

## ori: 或立即数

|    | 31 26          | 25                             | 21              | 20   |     | 16   | 15           |    | 0 |  |
|----|----------------|--------------------------------|-----------------|------|-----|------|--------------|----|---|--|
| 编码 | andi<br>001101 | rs                             | rs rt immediate |      |     |      |              |    |   |  |
|    | 6              | 5                              |                 |      | 5   |      |              | 16 |   |  |
| 格式 | ori rt, r      | s, imme                        | diate           | 9    |     |      |              |    |   |  |
| 描述 | GPR[rt] ◆      | GPR[rt] ← GPR[rs] OR immediate |                 |      |     |      |              |    |   |  |
| 操作 | GPR[rt] ◆      | - GPR[rs                       | ] OR            | zero | _ex | tend | d(immediate) |    |   |  |
| 示例 | ori \$s1,      | \$s2, 0x                       | 55AA            |      |     |      |              |    |   |  |
| 其他 |                |                                |                 |      |     |      |              |    |   |  |

## 3.4 lw 加载字

## lw:加载字

|    | 31 26                               | 25 21      | 20 | 16 | 15 | 0      |  |  |
|----|-------------------------------------|------------|----|----|----|--------|--|--|
| 编码 | lh<br>100011                        | base       | rt |    |    | offset |  |  |
|    | 6                                   | 5          | 5  | 16 |    |        |  |  |
| 格式 | lw rt, off                          | set (base) |    |    |    |        |  |  |
| 描述 | GPR[rt] ← memory[GPR[base]+offset]  |            |    |    |    |        |  |  |
| 操作 | Addr 		GPR[base] + sign_ext(offset) |            |    |    |    |        |  |  |

|    | GPR[rt] ← memory[Addr]                                   |
|----|----------------------------------------------------------|
| 示例 | lw \$v1, 8(\$s0)                                         |
| 约束 | Addr 必须是 4 的倍数(即 Addr <sub>1.0</sub> 必须为 00), 否则产生地址错误异常 |

## 3.5 sw 存储字

sw: 存储字

|    | 31 26                                                    | 25   | 21   | 20 | 16 | 15 | 0      |  |
|----|----------------------------------------------------------|------|------|----|----|----|--------|--|
| 编码 | sw<br>101011                                             | base | base |    | rt |    | offset |  |
|    | 6                                                        | 5    |      |    | 5  |    | 16     |  |
| 格式 | sh rt, offset(base)                                      |      |      |    |    |    |        |  |
| 描述 | GPR[rt] 		memory[GPR[base]+offset]                       |      |      |    |    |    |        |  |
| 操作 | Addr 	GPR[base] + sign_ext(offset) memory[Addr] 	GPR[rt] |      |      |    |    |    |        |  |
| 示例 | sw \$v1, 8(\$s0)                                         |      |      |    |    |    |        |  |
| 约束 | Addr 必须是 4 的倍数(即 Addr <sub>1.0</sub> 必须为 00), 否则产生地址错误异常 |      |      |    |    |    |        |  |

## 3.6 beq 相等时转移

beq: 相等时转移

|    | 31 26                                                                                     | 25 21 | 20 | 16 | 15 0   |  |  |  |  |
|----|-------------------------------------------------------------------------------------------|-------|----|----|--------|--|--|--|--|
| 编码 | beq<br>000100                                                                             | rs    | rt |    | offset |  |  |  |  |
|    | 6                                                                                         | 5     | 5  |    | 16     |  |  |  |  |
| 格式 | beq rs, rt, offset                                                                        |       |    |    |        |  |  |  |  |
| 描述 | if (GPR[rs] == GPR[rt]) then 转移                                                           |       |    |    |        |  |  |  |  |
| 操作 | <pre>if (GPR[rs] == GPR[rt])    PC 	PC + sign_extend(offset  0²) else    PC 	PC + 4</pre> |       |    |    |        |  |  |  |  |
| 示例 | beq \$s1, \$s2, -2                                                                        |       |    |    |        |  |  |  |  |
| 其他 |                                                                                           |       |    |    |        |  |  |  |  |

#### 3.7 lui 立即数加载到高位

lui: 立即数加载至高位

|    | 31                                   | 26 | 25         | 21 | 20 |    | 16 | 15 | 0         |
|----|--------------------------------------|----|------------|----|----|----|----|----|-----------|
| 编码 | lui<br>001111                        |    | 0<br>00000 |    |    | rt |    |    | immediate |
|    | 6                                    |    |            | 5  |    | 5  |    |    | 16        |
| 格式 | lui rt, immediate                    |    |            |    |    |    |    |    |           |
| 描述 | lui rt, immediate    0 <sup>16</sup> |    |            |    |    |    |    |    |           |
| 操作 | lui rt, immediate    0 <sup>16</sup> |    |            |    |    |    |    |    |           |
| 示例 | lui \$s1, 0x55AA                     |    |            |    |    |    |    |    |           |
| 其他 |                                      |    |            |    |    |    |    |    |           |

#### 3.8 j 跳转

#### j: 跳转

|    | 31 26                                                                      | 25          |  |  |  |  |  |  |
|----|----------------------------------------------------------------------------|-------------|--|--|--|--|--|--|
| 编码 | j<br>000010                                                                | instr_index |  |  |  |  |  |  |
|    | 6 26                                                                       |             |  |  |  |  |  |  |
| 格式 | j target                                                                   |             |  |  |  |  |  |  |
| 描述 | j 指令是 PC 相关的转移指令。当把 4GB 划分为 16 个 256MB 区域, j 指令可以在当前 PC 所在的 256MB 区域内任意跳转。 |             |  |  |  |  |  |  |
| 操作 | $PC \leftarrow PC3128 \ instr\_index\ 0^2$                                 |             |  |  |  |  |  |  |
| 示例 | j Loop_End                                                                 |             |  |  |  |  |  |  |
| 其他 | 如果需要跳转范围超出了当前 PC 所在的 256MB 区域内时,可以使用 JR 指令。                                |             |  |  |  |  |  |  |

#### 四、 测试程序

```
1 ori $3,$0,0x93 # #0x93与0号寄存器进行或运算,将运算结果存入3号寄存器。
2 ori $6,$0,0xae # #80xae与0号寄存器进行或运算,将运算结果存入6号寄存器。
3 addu $8,$3,$6 # #3号寄存器内容与6号寄存器内容进行无符号加法,将运算结果存入8号寄存器。
4 subu $9,$3,$6 # #3号寄存器内容与6号寄存器内容进行无符号加法,将运算结果存入9号寄存器。
5 addu $0,$9,$10 # #10号寄存器内容与9号寄存器内容进行无符号加法,将运算结果存入0号寄存器。
(但0号寄存器内容无法被修改)
6 sw $9,16($0) # #39号寄存器内容存入:0号寄存器的数据偏移16后的地址 所指示的内存中。
7 lw $10,16($0) # 从:0号寄存器中的数据偏移16后的地址 的内存单元中,取出数据,存入10号寄存器中
13:beq $9,$10,11 # 若 9号寄存器 & 10号寄存器 中数据相等,则跳转到1abel 11处
11:ori $11,0xcdcd # #80xcdcd加裁到11号寄存器的数据的高16位。低位补0
15 j nd # 跳转到1abel end处
11 lui $9,0x4567 # *80x4567存入9号寄存器的数据的高16位。低位补0
15 j 13 # 跳转到1abel 13处
16 end: # label end
```

## 五、 测试结果

将测试程序 test-m. asm 分别在 Mars 和 logisim 中仿真,观察 logisim 中的仿真结果是否与 Mars 中相同,从而验证电路设计的正确性。

## 5.1 Mars 中仿真结果

## 5.1.1 寄存器数据

| Name   | Number | Value      |
|--------|--------|------------|
| \$zero | 0      | 0x00000000 |
| \$at   | 1      | 0x00000000 |
| \$v0   | 2      | 0x00000000 |
| \$v1   | 3      | 0x00000093 |
| \$a0   | 4      | 0x00000000 |
| \$a1   | 5      | 0x00000000 |
| \$a2   | 6      | 0x000000ae |
| \$a3   | 7      | 0x00000000 |
| \$t0   | 8      | 0x00000141 |
| \$t1   | 9      | 0x45670000 |
| \$t2   | 10     | 0xffffffe5 |
| \$t3   | 11     | 0xcdcd0000 |

#### 5.1.2 数据存储器数据

| Address    | Value (+0) | Value (+4) | Value (+8) | Value (+c) | Value (+10) |
|------------|------------|------------|------------|------------|-------------|
| 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0xffffffe5  |
|            |            |            |            |            |             |

#### 5.2 logisim 中仿真结果

#### 5.2.1 寄存器数据



#### 5.2.2 数据存储器数据



#### 5.3 结论

测试文件在 Mars 中与在 logisim 中仿真结果相同,即电路设计正确。

#### 六、 总结与心得体会

通过这次开发单周期处理器,我了解了一个处理器是如何工作的,也对于 MIPS 指令系统每一条指令的构成、作用有了实际的体会。

开发一个处理器,首先需要明确的是需要什么样的硬件基础以及什么样的数据通路,然后再根据数据通路设置控制信号,来完成指定的功能。控制信号的生成依赖于当前指令,即根据当前指令的操作码或功能码来产生对应的指令,控制硬件设备的工作,控制数据传送的路径,最终实现指定的功能。

一开始听到自己要开发一个 cpu 的时候我感觉非常的不可思议,十分的困难。但听过老师的讲解与自己的思考过后,我从每一个基础的原件开始搭建:从加法器开始、到 IM 结束。每完成一个部件的搭建,我都对其有了更为透彻的理解和更深的记忆。最后,我使用了 3 天时间完成了单周期处理器的搭建与测试工作,搭建很成功,这给予了我很大的成就感,也让我对以后的学习更加的有了自信。

总结自己的工作, 我认为搭建过程的难点有以下几点:

- 一是存储器数据位宽、地址位宽、地址来源的选择。
- 二是跳转指令需要跳转到的地址的计算,即 PC 的更新问题
- 三是比较容易忽略的点,即\$0 寄存器需要指定为常数 0,其内容不应该被允许改变,这也正是我初次搭建时忽略、仿真时改正的错误。