ΤΠΕ

# 厳密性緩和型計算のためのS/Wマシンモデルを 用いた低コスト評価環境の提案

株式会社 日立製作所

濱本真生

masaki.hamamoto.qg@hitachi.com

## 開発における問題点

H/Wのエラーを許容し、論理的な正しさを 保証しない計算機システムの検討におい て、H/Wのエラーを詳細に表現しつつ、解 精度および計算性能を評価するためには、 従来評価方式では精度不足、又は時間 的、金銭的コストが膨大であった。



## 手法・ツールの提案による解決

評価方式に仮想マシン概念を導入し、 H/Wのコンポーネントモデルとエラーモデルを仮想マシンに組込む。これにより、計算機システムの詳細なH/Wエラーとその影響を表現しつつ、評価に必要な時間的、金銭的コストを大幅に削減する。

# S/Wマシンモデル・レベルSimulationの提案

#### ■従来評価方式の課題

|                                      |                          |      |              | <b>キ</b> ・ヤッフ゜                  |
|--------------------------------------|--------------------------|------|--------------|---------------------------------|
| 方式                                   | 方法                       | 利点   | 欠点           | 大                               |
| プ <sup>°</sup> ロク <sup>*</sup> ラムSIM | アプリコート に直接<br>エラー記述したSIM | 低コスト | 低精度          | $\stackrel{\wedge}{\leftarrow}$ |
| H/W設計SIM                             | H/W記述言語を<br>用いたSIM       | 高精度  | 高コスト<br>50M  | 4                               |
| 実機SIM                                | FPGA, チップ試<br>作による測定     | 高精度  | 高コスト<br>50M~ |                                 |

#### ■S/Wマシンモデル・レベルSIM

- ・プログラムSIMとH/W設計SIMの中間特性
- •CPUエミュレータはオープンソースあり(コスト"0")

#### ■S/Wマシンモデル・レベルSIMのエラー表現空間



# 評価ツール性能

- ・プログラムSIMでは表現できない停止エラーを表現可能(高精度)
- キャッシュメモリなど任意コンホーネント追加可能
- 命令数計測により電力見積り可能
- •その他モニタリングにより性能プロファイリング可能



# 評価方式の比較

- ・プログラムSIMより高精度
- ・H/W設計SIMより圧倒的低コスト



今後の予定

•FPGA実装評価との精度比較による提案評価ツールの妥当性検証