



به نام خدا

# پروژه پایانی درس طراحی سیستم های VLSI

### تهیه کنندگان:

شهرزاد بیگدلی (9723109) مسئول ایده اولیه،تنظیم ورودی ها و کارکرد مدار و تهیه و تنظیم گزارش کار علی مطلبی (9723086)مسئول ایده اولیه،طراحی لی اوت و تنظیم ورودی ها و کارکرد مدار

استاد درس:جناب آقای دکتر مجید شالچیان

طراحي فليپ فلاپ غير حساس به لبه کلاک با ريست آسنکرون:

بخش اول:دلايل انتحاب ها

-طراحی لچ و رجیستر

به طور کلی 4 روش طراحی لچ و رجیسترداریم:

-لچ های ایستا

الچ گیت انتقالیT-gate

-لچ c2mos

الچ کاملا تک فاز TSPCR

لچ های ایستا و لچ گیت انتقالی به همپوشانی کلاک حساس هستند؛ اما منطق C2MOS به هم پوشانی کلاک حساس نیست و در منطق TSPCR کلاک دخالتی ندارد. از نقاط ضعف TSPCR می توان به تعداد ترانزیستور بیشتر و حاشیه نویز و سویینگ کم اشاره کرد. به همین دلیل برای ادامه این پروژه از منطق C2MOS استفاده می کنیم.

برای ساخت رجیستر حساس به لبه بالارونده، باید دو طبقه لچ پایه و پیرو که به ترتیب حساس به سطح پایین و حساس به سطح بالا هستند را پشت سر هم قرار داد.

-طراحی ریست:

ابتدا در خروجی یک ترانزیستور nmos قرار داده شود و Q به درین این ترانزیستور داده می شود. به گیت ترانزیستور مذکور نیز reset متصل است. حال هرگاه که ریست P شود خروجی به زمین متصل می شود و P مرحله قبل را در خروجی خواهیم می شود. هرگاه مقدار reset صفر باشد این ترانزیستور باز است و P مرحله قبل را در خروجی خواهیم

داشت.ایراد این روش نسبتی شدن است و دیگر high قوی نخواهیم داشت و مزیت این ساختار تعداد کم ترانزیستور و در نتیجه مساحت کمتر و مصرف توان کمتر است. بهتر است این ترانزیستور ضعیف باشد تا افت جدی نداشته باشیم.

در ادامه برای حل مشکل این روش و با در نظر گرفتن استفاده از کمترین تعداد ترانزیستور ممکن برای طراحی بهینه قبل از خروجی از یک گیت انتقالی استفاده میکنیم تا مشکل نسبیتی شدن خروجی نیز برطرف شود.

طبق قواعد طراحی ابعاد nmos ها رو در کوچکترین حالت ممکنه با قواعد انتخاب کرده و برای pmos ها ابعاد دو برابر ان ها را قرار میدهیم و طراحی ابتدایی را طبق این اعداد انجام می دهیم.

#### بخش دوم:شماتیک مدار

شکل کلی مدار به صورت زیرمی باشد:



در طراحی فوق تحلیل هم پوشانی کلاک ها به صورت زیر است:

D=0 و در طبقه دوم هم Q4 روشن می شود. حال اگر Q4 روشن می شود. حال اگر Q4 باشد، خروجی طبقه اول یک می شود و این مقدار نمی تواند از طریق ترانزیستور Q4 که Q4 است منتقل باشد، خروجی طبقه اول یک می شود و این مقدار نمی Q4 باشد، از همان ابتدا از Q4 عبور نمی کند.

D=1 اگر Q=1 در طبقه اول ترانزیستور Q=1 روشن می شود و در طبقه دوم هم Q=1 روشن می شود. حال اگر Q=1 باشد، خروجی طبقه اول صفر می شود و این مقدار نمی تواند از طریق ترانزیستور Q=1 که Q=1 باشد، خروجی طبقه اول صفر می گذارد. اگر Q=1 باشد، از همان ابتدا از Q=1 عبور نمی کند.

| L | W  | نوع ترانزيستور |
|---|----|----------------|
| 2 | 6  | nMOS           |
| 2 | 12 | pMOS           |

ابعاد برحسب لاندا بیان شده و لاندا در اینجا برابر 0.1 میکرومتر است.

#### بخش سوم:تحلیل زمانی مدار

برای ساختم همپوشانی دو کلاک از سیگنال pwl استفاده میکنیم و مقدار کلاک وارون را نیم نانو ثانیه تاخیر میدهیم.





سپس با تعریف موج D مدار را به شکل زیر شبیه سازی میکنیم:



با توجه به نمودار فوق مشاهده می شود که هر بار که کلاک یک می شود،مدار از D نمونه برداری می کند. همان طور که در شکل مشاهده می شود مقدار D و D که مربوط به مقایسه ورودی و خروجی استبه ترتیب 1.1 و 1.6 نانو ثانیه می شود.

همچنین مقدار tpcq و tccq که در شکل های زیر مشاهده می شوند برابر 1.06 و 0.258 نانو ثانیه می باشد.





اکنون سیگنال ریست را به مدارمی دهیم و می بینیم که در زمانی که ریست برابر یک است خروجی همواره صفر است.



به صورت تجربی دریافتیم که زمان آمادگی و ماندگاری به ترتیب برابر 1 و 1.5 نانو ثانیه است.

#### بخش چهارم:لی اوت



در پایین تصویر مشاهده می شود که drcخطایی نداده است و مساحت مدار نیز 5292 میکرو متر مربع است.عرض سلول مطابق نعیار خط کش 88.2 میکرومتر و طول آن 60 میکرو متر است.

طراحی در تکنولوژی 180 میکرو انجام شده است و مقدار ولتاژ تغذیه و ولتاژ های ورودی و کلاک نیز 1.8 ولت است. (با ولتاژ 3 هم امتحان شد و تفاوتی ایجاد نمیشد)

## بخش پنجم:جمع بندی و نتیجه گیری

پارامتر مقدار

| 11               | تعداد ترانزيستور |
|------------------|------------------|
| 5292ميكرومترمربع | مساحت            |
| 18.56ميكرووات    | توان             |
| 1.1نانوثانیه     | Tpd              |
| 1.6نانوثانيه     | Tcd              |
| 1.06نانوثانيه    | Tpcq             |
| 0.256نانوثانيه   | Tccq             |
| 1نانوثانیه       | Tsetup           |
| 1.5نانوثانيه     | Thold            |