پروژه سوم آزمایشگاه مدار منطقی و معماری سپهر جعفری - عباس یزدان مهر

### الف) پیادہ سازی ماژول ضرب 6 بیتی



شکل ا نمونه ضرب به روش جمع و شیفت

هدف از انجام این پروژه پیاده سازی یک ضرب کننده با استفاده از روش جمع و شیفت می باشد. در این روش دو عدد را با نام های multiplicand یا ضرب شونده و multiplier یا ضرب کننده می نامیم. یک مثال از این روش با 4 بیت در روبه رو قابل مشاهده است.

توسط شیفت به راست multiplier و استفاده از اولین بیت آن در هر مرحله به عنوان شرط، multiplicand را با result جمع می کنیم.

و برای مرحله ی بعد multiplier را به چپ شیفت می دهیم تا در زمان استفاده مثل شکل رو به رو شود.

```
      1 module multiplier # (parameter N = 6) (
      input clk, input clk, (a(multiplicand) (aut) input start, input [5:0] a, input [5:0] b, output reg [11:0] out
      (a(multiplicand) (aut) (au
```

```
9 reg [5:0] multiplier;
10 reg [11:0] multiplicand, result;
11 reg [5:0] counter;
12 reg initialValue;
```

سپس متغیر های کمکی را تعریف می کنیم: Multiplier برای نگه داری شیفت خورده ی عدد d. Multiplier: برای نگه داری شیفت خورده ی عدد a. Result: برای نگه داشتن مجموع در هر مرحله. Counter: برای توقف بعد از d بار شیفت و کلاک. initialValue: برای شروع اصل ماژول.

```
16    if(start) begin
17
18    if(initialValue) begin
```

```
if(N > counter) begin
   if(multiplier[0] == 1) begin
      result = result + multiplicand;
end
   multiplicand = multiplicand << 1;
   multiplier = multiplier >> 1;
   counter = counter + 1;
end else begin
   initialValue = 0;
   out = result;
end
```

بعد از یک شدن start ماژول ما در بلاک always از If ابتدایی می گذرد و در غیر این صورت برنامه ی قبل را متوقف می کند. بعد از آن initial value است که در اولین کلاک یک می شود.

قسمت اصلی ماژول ما اینجاست.

توسط شیفت به راست multiplier و استفاده از اولین بیت آن در هر مرحله به عنوان شرط، multiplicand را با result جمع می کنیم.

و برای مرحله ی بعد multiplier را به چپ شیفت می دهیم تا در زمان استفاده مثل شکل رو به رو شود.

شرط (N > counter) باعث می شود که قسمت جلوی if در 6 کلاک اجرا شود و پس 6 کلاک، مقدار result در out ریخته می شود و مقدار initial value صفر شده که باعث می شود از این مراحل از ابتدا آغاز به کار کند.

پس متوجه شدیم که ضرب در این ماژول به اندازه 7 کلاک و به درستی به طول خواهد انجامید.

## ب) فایل آزمون و شبیه سازی

ابتدا ورودی ها و خروجی ها را به صورت ذخیره کننده و سیم تعریف می کنیم.

```
1 module multiplier tb;
2 reg CLK, START;
3 req [5:0] A, B;
5 wire [11:0] OUT;
  multiplier UTT(.clk(CLK), .start(START), .a(A), .b(B),.out(OUT));
   initial begin
                                                                                      سیس مقدار دهی را اغاز می کنیم.
10
        CLK = 1;
                                           ابتدا نوبت کلاک است که در آغاز آن را صفر قرار می دهیم و تعیین می کنیم که در
            forever #5 CLK = ~CLK;
11
12
                                                     هر 5 ثانیه یک بار کلاک نوسان کند و دوره ی تناوب کلاک 10 خواهد بود.
      end
13
```

در ادامه چند تست بررسی شده است که در قسمت شبیه سازی به آنها می پردازیم. دقت می کنیم که ماژول پس از 7 کلاک پاسخ را می دهد پس زمان مقدار دهی تا گرفتن پاسخ 7 کلاک طول کشیده(تاخیر دارد) و ما در کلاک 8 پاسخ مقدار دهی در کلاک یک را دریافت می کنیم. شبیه سازی زیر با توجه به تست بنچ نوشته شده است. ابتدا 2\*2 ضرب شده است که پاسخ آن در زمان 70 نانو ثانیه یا 7 کلاک در out قرار گرفته است و قبل از آن out مقدار ندارد و x را نشان می دهد. و به همین صورت پیش می رویم و چندین حاصل را حساب می کنیم که مشاهده می شود که تست ها به درستی پاسخ می دهند. در زمان 240ns مقدار start را صفر می کنیم و همان طور که مشاهده می شود که ترابر با صفر می شود و نه برابر حاصل ضرب 11 \* 6 و به اندازه ی هفت کلاک صفر می ماند. و سپس مقدار



دقت می کنیم که ماژول پس از 7 کلاک پاسخ را می دهد پس زمان مقدار دهی تا گرفتن پاسخ 7 کلاک طول کشیده(تاخیر دارد) و ما در کلاک 8 پاسخ مقدار دهی در کلاک یک را دریافت می کنیم.

### پ) سنتز با ISE

### multiplier:1 out(11:0) multiplicand\_mux0000<4>\_imp

multiplicand\_mux0000(4) Block: multiplicand\_mux0000<4>\_imp Type: multiplicand\_mux0000<4>\_imp multiplicand\_mux0000<4>\_imp multiplier



#### عکس های سنتز:





multiplier

a(5:0)

b(5:0)

clk

start

out(11:0)





# Design Summary (ج

#### تاخیر زمانی:

```
Timing Detail:
All values displayed in nanoseconds (ns)
Timing constraint: Default period analysis for Clock 'clk'
 Clock period: 3.952ns (frequency: 253.008MHz)
 Total number of paths / destination ports: 595 / 116
Delay: 3.952ns (Levels of Logic = 2)
 Source: counter 5 (FF)
 Destination: multiplicand_0 (FF)
 Source Clock: clk rising
 Destination Clock: clk rising
 Data Path: counter 5 to multiplicand 0
                            Gate Net
   Cell:in->out fanout Delay Delay Logical Name (Net Name)
    FDRE:C->Q 6 0.514 0.721 counter 5 (counter 5)
    LUT4_L:I0->LO 1 0.612 0.103 multiplicand_not00011_SW0 (N17)
    LUT4:I3->0 18 0.612 0.908 multiplicand_not00011 (multiplicand_not0001)
                   0.483 multiplicand 0
    FDE:CE
                         3.952ns (2.221ns logic, 1.731ns route)
   Total
                                  (56.2% logic, 43.8% route)
```

### انواع منابع موجود در FPGA:

| Device Utilization Summary                     |      |           |             | [-]     |
|------------------------------------------------|------|-----------|-------------|---------|
| Logic Utilization                              | Used | Available | Utilization | Note(s) |
| Number of Slice Flip Flops                     | 49   | 1,920     | 2%          |         |
| Number of 4 input LUTs                         | 48   | 1,920     | 2%          |         |
| Number of occupied Slices                      | 32   | 960       | 3%          |         |
| Number of Slices containing only related logic | 32   | 32        | 100%        |         |
| Number of Slices containing unrelated logic    | 0    | 32        | 0%          |         |
| Total Number of 4 input LUTs                   | 48   | 1,920     | 2%          |         |
| Number of bonded IOBs                          | 26   | 66        | 39%         |         |
| Number of BUFGMUXs                             | 1    | 24        | 4%          |         |
| Average Fanout of Non-Clock Nets               | 2.98 |           |             |         |

# End...