# Synthesis (Design Compiler)

#### **Basic Synthesis Flow**



# Setup/Hold time

Switching이 일어난 후 상태의 변화가 정확히 인식되도록 필요한 최소 시간 (판별된 결과가 유지되어야 하는 최소 시간)



# Recovery/Removal time

Asynchronous reset에 대한 timing 기준



#### **Clock skew**

가장 빨리 도착하는 clock과 가장 늦게 도달하는 clock의 차이



### **Critical path**

가장 큰 propagation delay를 갖는 path (Setup violation에 영향)

#### Scenario 1





#### create\_clock

```
status create_clock
[-name clock_name]
[-add]
[source_objects]
[-period period_value]
[-waveform edge_list]
[-comment comment_string]
```

create\_clock "CLK1" -period 10 -waveform {0 5.0} : 100 MHz clock, '1' from 0 to 5.0

#### set\_clock\_uncertainty

set\_clock\_uncertainty -setup 0.65 [get\_clocks CLK1] : setup time 0.65 ns 만큼 clock skew margin을 두고 싶은 경우 set\_clock\_uncertainty -hold 0.45 [get\_clocks CLK1] : hold time 0.45 ns 만큼 clock skew margin을 두고 싶은 경우



#### set\_clock\_transition

set\_clock\_transition 0.64 -fall [get\_clocks CLK1] : clock의 fall transition time을 0.64 ns로 지정해주고 싶은 경우

#### set\_max\_transition

set\_max\_transition 0.3 -clock\_path [all\_clocks] : 신호의max transition time을 0.3 ns로 지정해주고 싶은 경우

#### set\_max\_fanout

set\_max\_fanout 64 [current\_design] : 외부 fanout 부하 단위 설정

### set\_input\_delay

set\_input\_delay -max 1.35 -clock {CLK1} : clock edge에 대한 input port의 requirement time을 정의 (default : 0)



#### set\_output\_delay

set\_output\_delay -max 1.0 -clock {CLK1}

: clock edge에 대한 output port의 requirement time을 정의 (default : 0)

#### set\_multicycle\_path

set\_multicycle\_path 2 -from A -to B : setup/hold check를 위해 데이터 경로에 필요한 clock cycle을 정의

### set\_false\_path

set\_false\_path -from A -to B : timing analysis 동안 제외