### UART+WATCH 프로젝트

AI 시스템반도체설계 2기 7조 발표자: 서윤철

### 목차

- -개요
- -구현 과정
- -결과
- -시행 착오
- -추가 기능
- -느낀 점

## Verilog





목표: Uart 및 button, switch를 이용한 시계 제어



# Verilog





### Watch, Stopwatch 제어



# 규현 과정

### WATCH



| Button data | BtnC      | BtnU     | BtnD     | BtnL     | BtnR       |
|-------------|-----------|----------|----------|----------|------------|
| Push        | Reset     | UP       | DOWN     | RUN/STOP | CLEAR      |
| Switch data | sw4       | sw3      | sw2      | sw1      | sw0        |
| On          | Hour_ctrl | Min_ctrl | Sec_ctrl | Mode     | HM/SM Mode |

| sw1 | Clock Data |
|-----|------------|
| ON  | STOPWATCH  |
| OFF | WATCH      |

### WATCH



## UART\_CTRL



| <b>Button data</b> | BtnC  | BtnU     |
|--------------------|-------|----------|
| Push               | Reset | tx_start |

| rx_data | G        | C     | U  | D    | M    | E     |
|---------|----------|-------|----|------|------|-------|
| 기능      | Run/Stop | Clear | Up | Down | Mode | HM/SM |





| rx_state | STATE     |
|----------|-----------|
| 0        | IDLE      |
| 1        | START     |
| 2        | DATA      |
| 3        | DATA_READ |
| 4        | STOP      |

| tx_state | STATE |
|----------|-------|
| 0        | IDLE  |
| 1        | START |
| 2        | DATA  |
| 3        | STOP  |

| Binary | 00110001 |  |
|--------|----------|--|
| HEX    | 31       |  |

```
#0; clk = 0; rst = 1; start = 0; rx = 1;
    #20; rst = 0;
   #10000; start = 1;//BUTTON PUSH
    #10000000; start = 0;
    #2000000; rx = 0; //start
      #104160; rx = 1; //d0
      #104160; rx = 0;
      #104160; rx = 0;
      #104160; rx = 0;
      #104160; rx = 1;
      #104160; rx = 1;
      #104160; rx = 0;
      #104160; rx = 0; //d7
      #104160; rx = 1; //stop
    #2000000000:
    $stop;
end
```

### TOP



### CU

Input

Clock(100MHz)

reset

rx\_data

rx\_done

```
clk,
                 go_stop,
                 down,
                 hour_ctrl,
                 mode,
                 hs_mode
reg tick_reg, tick_next, zero;
assign go_stop = (rx_data == 8'h47) ? tick_reg : 0; // G
assign clear = (rx_data == 8'h43) ? tick_reg : 0; // C
assign up = (rx_data == 8'h55) ? tick_reg : 0; // U
assign down = (rx_data == 8'h44) ? tick_reg : 0; // D
always @(posedge clk, posedge rst) begin
    if (rst) begin
        tick_reg <= 0;
        hour ctrl <= 0;
        min_ctrl <= 0;</pre>
        sec ctrl <= 0;
        mode <= 0;
        hs mode <= 0;
        zero <= 0;
        tick_reg <= rx_done & tick_next;</pre>
        if(rx_done) begin
                8'h31: hour_ctrl <= (hour_ctrl == 0)? 1: 0; // 1
                8'h32: min ctrl <= (min ctrl == 0)? 1: 0; // 2
                8'h4d: mode <= (mode == 0)? 1: 0; // M
               8'h45: hs_mode <= (hs_mode == 0)? 1: 0;// E
                default: zero <= 0;
always @(*) begin
    tick_next = tick_reg;
    case (rx_data)
        8'h47: tick_next = 1'b1;
        8'h43: tick_next = 1'b1;
        8'h55: tick next = 1'b1;
        8'h44: tick_next = 1'b1;
        default: tick_next = 1'b0;
```



Output

ctrl data

# 

### 시뮬레이션



#8; clk = 8; reset = 1; btnU = 8; btnL #

sw3 = 0; sw4 = 0; rx = 1; #20; reset = 0; #10; rx = 0;//start #104160; rx = 1; #104160; rx = 0; #104160; rx = 1;

# 합성



| Name 1                            | Slice LUTs<br>(20800) | Slice Registers<br>(41600) | Bonded IOB<br>(106) | BUFGCTRL<br>(32) |
|-----------------------------------|-----------------------|----------------------------|---------------------|------------------|
| ∨ N ToP                           | 345                   | 278                        | 30                  | 1                |
| I U_CU (CU)                       | 16                    | 6                          | 0                   | 0                |
| > I U_TOP_WATCH (TOP_WATCH)       | 251                   | 208                        | 0                   | 0                |
| > I U_Uart_CTRL (uart_controller) | 78                    | 64                         | 0                   | 0                |

## 시연영상



| rx_data | 기능       |  |
|---------|----------|--|
| G       | Run/Stop |  |
| С       | Clear    |  |
| U       | Up       |  |
| D       | Down     |  |
| М       | Mode     |  |
| Е       | HM/SM    |  |
| 1       | 시 제어     |  |
| 2       | 분 제어     |  |
| 3       | 초 제어     |  |



# 추가 기능

odule cuckoo(



Latch 발생

#### SPEC

정각이 되면 지정된 LED 1분 동안 ON

단, 00:00~07:00 동작 X for 수면시간 보장 WATCH, STOPWATCH 둘다 동작 가능

#### Module

```
기능만 구현한 코드
input [4:0] hour,
input [5:0] min,
output o_cuckoo
reg r_cuckoo;
reg [5:0] prev_min, r_min;
assign o_cuckoo = r_cuckoo;
always @(*) begin
   r min = min;
       r_cuckoo = 1'b0;
       prev_min = r_min;
    end else begin
       if(prev_min != r_min) begin
           if((prev_min == 6'd59) && (r_min == 6'd00)) begin
              r cuckoo = 1'b1;
           end else begin
              r_cuckoo = 1'b0;
              prev_min = r_min;
       end
       if((5'd0 <= hour) && (hour < 5'd7)) begin</pre>
           r_cuckoo = 1'b0;
                                         오동작 발생
```

```
Timescale 1ns / 1ps

Re제해결한 코드

module cuckoo (
    input [4:0] hour,
    input [5:0] min,
    output o_cuckoo
);

assign o_cuckoo = (min == 6'd0) & (hour>=7);
endmodule
```





# 시행착오

파일 저장

Vivado simulation

파일 정리

꼭 필요한 파일은 미리미리 저장하자!

Simulation이 동작하지 않는다면, 잠시 쉬는 시간

함부로 파일 경로를 변경하면 안된다.

### 느낀 점

- 1. 파일은 미리미리 저장하자!
- 2. 처음부터 완벽하게 구성하기보다는 구현하고자 하는 기능을 만든 후 최적화시키자!
- 3. 막히는 부분이 생기면, 잠시 머리를 식히자!

### 프로젝트를 하며 배운 점

- 1. 막히는 부분이 생기면, 잠시 머리를 식히자!
- 2. 파일은 미리미리 저장하자!
- 3. 처음부터 완벽하게 구성하기보다는 구현하고자 하는 기능을 만든 후 최적화시키자!

감사합니다.