# Rapport Communication Bluetooth Elio KHAZAAL - Abel DIDOUH

# Sommaire:

- Description du TP
- Architecture de l'émetteur
- Simulation de l'émetteur
- Implémentation de l'émetteur
- Récepteur
- Bonus

# Description du TP:

L'objectif de ce travail pratique (TP) consiste à envoyer un message sous forme de caractères ASCII stockés sur un FPGA à un autre FPGA en utilisant des modules Pmod BT2 pour la communication Bluetooth. Le FPGA récepteur affichera le message sur un terminal PuTTY d'un PC via USB/UART, vérifiera l'intégrité du message en calculant le code de redondance cyclique (CRC) et renverra au FPGA émetteur, via Bluetooth, le caractère 0x06 (ASCII ACK, pour acknowledge) si le CRC est correct ou le caractère 0x15 (ASCII NAK, pour not acknowledge) si le CRC est incorrect.



# 2. Architecture et VHDL

#### A. RTL Structure

Le but de notre structure RTL est de nous permettre de communiquer avec le PmodBT2 via le protocole suivant:



On nous a donné une structure RTL incomplète que nous pouvons voir sur l'image suivante :



La structure RTL fournie comprend :

- Une entité "uart" responsable de la transmission et de la réception de données à l'aide du protocole de communication UART.
- Une mémoire dans laquelle notre message à transmettre est stocké.
- Un registre de 8 bits qui calcule la valeur du CRC à chaque cycle d'horloge UART.
- Un composant qui détecte le front montant de btnu lorsqu'on appuie sur le bouton btnu pour signaler le début de la transmission.

Nous devons compléter cette structure RTL afin de transmettre les données selon le protocole donné.

# Multiplexeur data\_tx:

Comme nous l'avons vu dans le protocole de communication donné, nous devons envoyer les données dans l'ordre suivant sur data\_tx : start\_byte, data\_bytes, crc\_byte et aussi stop\_byte. Pour ce faire, nous aurons besoin d'un multiplexeur pour passer à la valeur que nous devons insérer sur data\_tx en fonction de la valeur de cmd\_data\_tx qui sera contrôlée par la machine à états. Si la valeur de cmd\_data\_tx est différente de 1, 2, 3 ou 4, data\_tx sera mise à 0.



# **Compteur d'Adresse :**

Nous avons besoin d'un compteur pour augmenter la valeur de l'adresse de 0 à  $2^{Naddr}-1$  afin de pouvoir lire toutes les valeurs stockées dans la mémoire ROM.

Ce compteur aura trois fonctions principales en fonction de la valeur de "cmd\_cptr\_addr" :

- Incrémenter l'adresse de 0 à to  $2^{N_{addr}} 1$
- Mémoriser la valeur de cptr\_addr puisque l'horloge système "clk" est beaucoup plus rapide que l'horloge UART, et nous voulons que notre compteur s'incrémente au rythme de l'horloge UART.
- Remise de la valeur "cptr\_addr" à 0 lorsqu'elle dépasse la valeur  $2^{N_{addr}} 1$ .



# Détecteur de ready\_tx rising edge :

Le signal "ready\_tx" est activé lorsque qu'un octet est transmis et que le système est prêt pour une nouvelle transmission. Ainsi, nous aurons besoin d'un composant qui détectera le front montant de "ready\_tx" afin de savoir quand envoyer le prochain octet sur "data\_tx" dans notre protocole de communication.



# B. Machine à état (FSM)

La figure suivante montre la machine à états qui pilotera notre architecture RTL :



Dans les parties suivantes, nous expliquerons les commandes que nous contrôlerons avec notre machine à états ainsi que leurs fonctions. Nous expliquerons également le fonctionnement de la machine à états à chaque étape.

# **❖** Table de Commandes

La table suivante mettra en évidence les commandes qui contrôlent notre structure RTL ainsi que les composants RTL qu'elles contrôlent, les fonctions qu'elles réalisent et les valeurs des commandes.

| Command Name  | RTL Component       | Fonctions         | Valeur |
|---------------|---------------------|-------------------|--------|
|               |                     | Set to "0"        | "00"   |
| cmd_crc       | CRC register        | Calculate CRC     | "01"   |
|               |                     | Memorize          | others |
|               |                     | Select start_byte | "000"  |
|               |                     | Select data_mem   | "001"  |
| cmd_data_tx   | Data Tx Multiplexer | Select reg_crc    | "010"  |
|               |                     | Select stop_byte  | "011"  |
|               |                     | Set to "0"        | others |
|               |                     | Set to "0"        | "00"   |
| cmd_cptr_addr | Address Counter     | Increment         | "01"   |
|               |                     | Memorize          | others |

# **Séquence de la machine à états**

À l'état initial, le système est en mode "idle", "ready" est mis à 1, indiquant que le système est prêt pour une nouvelle transmission, "data\_tx" est mise à 0 et le système attend que l'utilisateur appuie sur le bouton "btnu" pour passer à l'état suivant, "start\_byte".

À l'état "start\_byte", "data\_tx" est réglé sur l'octet de départ 0x02. Lorsque nous détectons le front montant de "ready\_tx", nous remettons "start\_tx" à 1 afin d'envoyer le prochain octet de données et nous passons à l'état suivant, "data\_byte0".

À l'état "data\_byte0", nous réglons le multiplexeur "data\_tx" sur "data\_mem" afin d'envoyer le contenu de la mémoire ROM. Lorsque "front\_ready\_tx" est 0, nous incrémentons le compteur d'adresses et calculons la valeur du CRC avant de passer à l'état suivant, "data byte1".

À l'état "data\_byte1", si nous avons un front montant de "ready\_tx" et si "end\_addr" est différent de 1, nous retournons à l'état précédent, "data\_byte0", afin de calculer la nouvelle valeur du CRC pour les nouvelles données entrantes. Si nous avons un front montant de "ready\_tx" et si "end\_addr" est égal à 1, nous passons à l'état suivant, "crc\_byte".

À l'état "crc\_byte", nous réglons le multiplexeur "data\_tx" sur "reg\_crc" afin de transmettre la valeur du CRC calculé, puis nous passons à l'état final, "stop byte".

À l'état "stop\_byte", nous réglons le multiplexeur "data\_tx" sur l'octet d'arrêt 0x04 afin de transmettre l'octet d'arrêt, puis nous retournons à l'état initial, "idle", en attendant une nouvelle pression de "btnu".

| Etat       | Action                    |
|------------|---------------------------|
|            | ready set to 1            |
|            | cmd_data_tx set to 111    |
| idle       | If start_e = 1            |
| laie       | next_state <= start_byte; |
|            | start_tx set to 1         |
|            | cmd_data_tx set to 000    |
|            | cmd_data_tx set to 000    |
|            | if front_ready_tx = 1     |
| start byte | next_state <= data_byte0  |
| /          | start_tx set to 1         |
|            | cmd_data_tx set to 001    |

| State      | Action                                 |  |  |  |  |
|------------|----------------------------------------|--|--|--|--|
|            | cmd_data_tx set to 001                 |  |  |  |  |
|            | if front_ready_tx = 0                  |  |  |  |  |
| data byto0 | next_state <= data_byte1               |  |  |  |  |
| data_byte0 | cmd_cptr_addr set to 01                |  |  |  |  |
|            | cmd_crc set to 01                      |  |  |  |  |
|            | cmd_data_tx set to 001                 |  |  |  |  |
|            | cmd_data_tx set to 001                 |  |  |  |  |
|            | if front_ready_tx = 1 and end_addr = 0 |  |  |  |  |
|            | next_state <= data_byte0               |  |  |  |  |
|            | cmd_cptr_addr set to 11                |  |  |  |  |
|            | cmd_crc set to 11                      |  |  |  |  |
|            | start_tx set to 1                      |  |  |  |  |
|            | cmd_data_tx set to 001                 |  |  |  |  |
| data_byte1 | if front_ready_tx = 1 and end_addr = 1 |  |  |  |  |
| data_byte1 | next_state <= crc_byte                 |  |  |  |  |
|            | cmd_crc set to 01                      |  |  |  |  |
|            | start_tx set to 1                      |  |  |  |  |
|            | cmd_data_tx set to 001                 |  |  |  |  |
|            | else                                   |  |  |  |  |
|            | cmd_cptr_addr set to 11                |  |  |  |  |
|            | cmd_crc set to 11                      |  |  |  |  |
|            | cmd_data_tx set to 001                 |  |  |  |  |
|            | if front_ready_tx = 1                  |  |  |  |  |
|            | next_state <= stop_byte                |  |  |  |  |
| _          | start_tx set to 1                      |  |  |  |  |
| crc_byte   | cmd_data_tx set to 010                 |  |  |  |  |
|            | else                                   |  |  |  |  |
|            | cmd_crc set to 11                      |  |  |  |  |
|            | cmd_data_tx set to 010                 |  |  |  |  |
|            | if front_ready_tx = 1                  |  |  |  |  |
|            | next_state <= idle                     |  |  |  |  |
| stop_byte  | start_tx set to 1                      |  |  |  |  |
|            | cmd_data_tx set to 011                 |  |  |  |  |
|            | else                                   |  |  |  |  |
|            | cmd_data_tx set to 011                 |  |  |  |  |

# 3. Simulation de l'émission :

Nous allons prouver le bon fonctionnement de notre code par une simulation. Nous utilisons le testbench de la simulation fourni (scripts TCL).

La valeur du CRC après avoir traité "Simu " est la même que celle relevée lors du TP CRC qui est : 0xF8.



Nous regardons le transcript de Questasim :

```
** Note: data rx : Ox02 soit en ASCII
#
     Time: 1025 ns Iteration: 2
                                 Instance: /tb emission/retour
#
 ** Note: data rx : Ox53 soit en ASCII S
#
     Time: 2025 ns Iteration: 2
                                  Instance: /tb emission/retour
#
 ** Note: data rx : Ox69 soit en ASCII i
     Time: 3025 ns Iteration: 2
                                 Instance: /tb emission/retour
#
#
 ** Note: data rx : Ox6D soit en ASCII m
#
     Time: 4025 ns Iteration: 2
                                 Instance: /tb emission/retour
#
 ** Note: data rx : Ox75 soit en ASCII u
#
     Time: 5025 ns Iteration: 2
                                  Instance: /tb emission/retour
 ** Note: data rx : Ox20 soit en ASCII
     Time: 6025 ns Iteration: 2
                                 Instance: /tb emission/retour
#
#
 ** Note: data rx : Ox6F soit en ASCII o
#
     Time: 7025 ns Iteration: 2
                                 Instance: /tb emission/retour
#
 ** Note: data rx : Ox6B soit en ASCII k
#
     Time: 8025 ns Iteration: 2
                                 Instance: /tb emission/retour
#
 ** Note: data rx : Ox21 soit en ASCII !
#
     Time: 9025 ns Iteration: 2
                                 Instance: /tb emission/retour
 ** Note: data rx : Ox3A soit en ASCII :
#
     Time: 10025 ns Iteration: 2 Instance: /tb emission/retour
 ** Note: data rx : Ox04 soit en ASCII
#
     Time: 11025 ns Iteration: 2 Instance: /tb emission/retour
# ** Note: ACK
```

Après analyse du transcript, nous envoyons le message "Simu ok!" avec au début 0x02 et à la fin 0x04. Le CRC est envoyé après la donnée utile. Nous envoyons 0x3A qui est la valeur finale du CRC.

Nous allons analyser le chronogramme afin de corroborer nos résultats.



Au début, le composant est dans l'état *idle*. Le bouton btnu est actionné ainsi, le signal start\_e est à l'état haut et le signal start\_tx s'active. Le composant passe dans l'état *start\_byte*. Le signal *data\_tx* reçoit 0x02. Nous regardons du côté de la réception rx. Lorsque le signal update\_rx est actif, le signal data\_rx est égale à 0x02.



Le composant sort de l'état *start\_byte* lorsque le signal front\_ready\_tx s'active. Le nouvel état est *data\_byte0*. Dans cet état, l'adresse est incrémentée et le CRC est calculé. Puis le composant change d'état pour être dans l'état *data\_byte1*. Dans cet état, l'adresse est mise à jour et le résultat du CRC est mémorisé.

Le composant réitère pour chaque adresse.

Regardons sur le chronogramme lorsque le signal update\_rx est actif quelle donnée obtenons nous sur data\_rx :

Pour le premier update\_rx nous obtenons sur data\_rx : 0x02.



Pour le second update\_rx, nous obtenons data\_rx : 0x53.



Pour le troisième update\_rx, nous obtenons data\_rx : 0x69.



Puis, nous avons analysé le last\_data\_byte.



Finalement, nous arrivons au crc\_byte:



Notre trame se termine par stop\_byte :



Le testbench effectue un nouvel envoi :



Nous recevons le stop\_byte : 0x04. Le composant revient dans l'état idle data\_tx reçoit 0x00 mais il n'y a pas d'envoi.



La trame composée des éléments suivant sont envoyées :

start\_byte : 0x02

data\_byte : donnée utile : adresse numéro 0

• ...

data\_byte : donnée utile : adresse numéro 2\*\*N\_addr - 1

• crc\_byte : CRC du payload

stop\_byte : 0x04

Nous pouvons affirmer que notre émetteur effectue un envoi sans erreur.

# 4. Implémentation

## 2) Le rapport de synthèse pour l'émetteur :

#### Vivado informe qu'il n'y a aucun court-circuit

| State                                                              | New Encoding                                     | Previous Encoding               |
|--------------------------------------------------------------------|--------------------------------------------------|---------------------------------|
| idle   start_byte   data_byte0   data_byte1   crc_byte   stop_byte | 000  <br>001  <br>010  <br>011  <br>100  <br>101 | 000<br>001<br>010<br>011<br>100 |

#### Vivado a bien reconnu nos états de notre FSM.

```
Start RTL Hierarchical Component Statistics

Hierarchical RTL Component report

Module emission

Detailed RTL Component Info:
+---Adders:
2 Input 8 Bit Adders:= 1
+---XORs:
2 Input 1 Bit XORs:= 24
+---Registers:
8 Bit Registers:= 2
1 Bit Registers:= 3
+---Muxes:
2 Input 8 Bit Muxes:= 6
4 Input 8 Bit Muxes:= 1
2 Input 3 Bit Muxes:= 4
6 Input 3 Bit Muxes:= 2
2 Input 2 Bit Muxes:= 3
3 Input 2 Bit Muxes:= 1
6 Input 2 Bit Muxes:= 2
```

```
2 Input 1 Bit Muxes := 7
         6 Input
                   1 Bit
                               Muxes := 3
Module rom message
Detailed RTL Component Info :
+---Registers :
                      8 Bit
                              Registers := 1
+---ROMs :
                         ROMs := 1
Module uart_tx
Detailed RTL Component Info :
+---Adders :
        2 Input 10 Bit
                              Adders := 1
+---XORs :
        2 Input
                    1 Bit
                                  XORs := 1
+---Registers :
                     10 Bit Registers := 1
                      9 Bit Registers := 1
                     1 Bit Registers := 2
+---Muxes :
         2 Input 10 Bit
                              Muxes := 1
                              Muxes := 2
         2 Input 9 Bit
                              Muxes := 4
         2 Input 2 Bit
         4 Input 2 Bit
                              Muxes := 3
Muxes := 5
Muxes := 4
                   1 Bit
1 Bit
         2 Input
         4 Input
Module uart rx
Detailed RTL Component Info :
+---Adders :
        2 Input 10 Bit
                              Adders := 1
+---XORs :
         2 Input
                    1 Bit
                                  XORs := 1
+---Registers :
                     10 Bit Registers := 1
                      8 Bit Registers := 1
                      2 Bit Registers := 1
                      1 Bit Registers := 3
+---Muxes :
                             Muxes := 2
Muxes := 2
Muxes := 2
Muxes := 1
        2 Input 10 Bit
                 8 Bit
2 Bit
2 Bit
2 Bit
         2 Input
         2 Input
         3 Input
                               Muxes := 4
         4 Input
                 1 Bit
                               Muxes := 5
         4 Input
         2 Input
                 1 Bit
                               Muxes := 8
        3 Input 1 Bit
                               Muxes := 2
Finished RTL Hierarchical Component Statistics
```

Vivado a bien reconnu l'architecture emission, la ROM et également l'IP UART qui se compose d'un module UART\_TX et UART\_RX.

## Nous nous concentrons sur la partie emission :

```
Start RTL Hierarchical Component Statistics

Hierarchical RTL Component report

Module emission

Detailed RTL Component Info:

+---Adders:

2 Input 8 Bit Adders:= 1

+---XORs:

2 Input 1 Bit XORs:= 24

+---Registers:

8 Bit Registers:= 2
1 Bit Registers:= 3

+---Muxes:

2 Input 8 Bit Muxes:= 6
4 Input 8 Bit Muxes:= 1
2 Input 3 Bit Muxes:= 1
2 Input 3 Bit Muxes:= 2
2 Input 3 Bit Muxes:= 2
2 Input 2 Bit Muxes:= 3
3 Input 2 Bit Muxes:= 3
3 Input 2 Bit Muxes:= 2
2 Input 1 Bit Muxes:= 2
2 Input 1 Bit Muxes:= 2
3 Input 1 Bit Muxes:= 7
6 Input 1 Bit Muxes:= 3
```

Vivado a bien reconnu deux registres de 8 bits.

Vivado a bien reconnu trois registres de 1 bits.

```
ROM: Preliminary Mapping Report

+-----+
|Module Name | RTL Object | Depth x Width | Implemented As |

+-----+
|emission | mem/data_reg | 128x8 | Block RAM |
```

Vivado a bien reconnu la ROM dans le module emission.

#### Report Cell Usage:

| _+                                                                    | . + +                                                                                       |
|-----------------------------------------------------------------------|---------------------------------------------------------------------------------------------|
| Cell                                                                  | Count                                                                                       |
| BUFG<br> CARRY4<br> LUT1<br> LUT2<br> LUT3<br> LUT4<br> LUT5<br> LUT6 | 1                                                                                           |
| RAMB18E1<br> FDCE<br> FDPE                                            | 1 <br>  62 <br>  4                                                                          |
|                                                                       | BUFG<br> CARRY4<br> LUT1<br> LUT2<br> LUT3<br> LUT4<br> LUT5<br> LUT6<br> RAMB18E1<br> FDCE |

| 12 | IBUF | 6    |
|----|------|------|
| 13 | OBUF | 19   |
|    |      | <br> |

Il n'y a aucun latch.

#### Warnings:

WARNING: [Synth 8-3917] design emission has port led[14] driven by constant 0 WARNING: [Synth 8-3917] design emission has port led[13] driven by constant 0 WARNING: [Synth 8-3917] design emission has port led[12] driven by constant 0 WARNING: [Synth 8-3917] design emission has port led[11] driven by constant 0

Ces warnings ne sont pas graves. En effet, nous imposons un zéro à chaque entrée pour la led[14], la led[13], la led[12] et la led[11].

$$0...0 \longrightarrow led(14:11)$$

WARNING: [Synth 8-3917] design emission has port cts driven by constant 0 WARNING: [Synth 8-3917] design emission has port rst driven by constant 1

Ces warnings ne sont pas graves. En effet, nous imposons un zéro pour le port cts et un pour le port rst.

$$\begin{array}{ccc}
1 & \longrightarrow & \mathbf{rst} (\mathbf{JA}) \\
0 & \longrightarrow & \mathbf{cts} (\mathbf{JA})
\end{array}$$

# Le rapport d'implémentation pour l'émetteur :

# 1. Slice Logic

-----

| Site Type                                                                                                                                          | Used                                     | Fixed                      | Prohibited                 | Available                                                          | Util%                                                            |
|----------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------|----------------------------|----------------------------|--------------------------------------------------------------------|------------------------------------------------------------------|
| Slice LUTs<br>  LUT as Logic<br>  LUT as Memory<br>  Slice Registers<br>  Register as Flip Flop<br>  Register as Latch<br>  F7 Muxes<br>  F8 Muxes | 82<br>  82<br>  0<br>  67<br>  67<br>  0 | 0<br>0<br>0<br>0<br>0<br>0 | 0<br>0<br>0<br>0<br>0<br>0 | 20800<br>20800<br>9600<br>41600<br>41600<br>41600<br>16300<br>8150 | 0.39  <br>  0.39  <br>  0.00  <br>  0.16  <br>  0.16  <br>  0.00 |

# 1.1 Summary of Registers by Type

-----

| Total                                                      | Clock Enable                            | Synchronous                                 | Asynchronous                                                       |
|------------------------------------------------------------|-----------------------------------------|---------------------------------------------|--------------------------------------------------------------------|
| 0<br>  0<br>  0<br>  0<br>  0<br>  0<br>  4<br>  63<br>  0 | -<br>-<br>-<br>Yes<br>Yes<br>Yes<br>Yes | -<br>Set<br>Reset<br>-<br>-<br>Set<br>Reset | -<br>Set<br>Reset  <br>-<br> <br>-<br>Set<br> <br>Reset  <br>-<br> |

## 2. Slice Logic Distribution

-----

| Site Type                              | Used    | Fixed | Prohibited | Available | +<br>  Util% |
|----------------------------------------|---------|-------|------------|-----------|--------------|
| Slice                                  | 27      | 0     | 0          | 8150      | 0.33         |
| SLICEL                                 | 16      | 0     |            |           |              |
| SLICEM                                 | 11      | 0     |            |           |              |
| LUT as Logic                           | 82      | 0     | 0          | 20800     | 0.39         |
| using 05 output only                   | 0       |       |            |           |              |
| using 06 output only                   | 49      |       |            |           |              |
| using 05 and 06                        | 33      |       |            |           |              |
| LUT as Memory                          | 0       | 0     | 0          | 9600      | 0.00         |
| LUT as Distributed RAM                 | 0       | 0     |            |           |              |
| LUT as Shift Register                  | 0       | 0     |            |           |              |
| Slice Registers                        | 67      | 0     | 0          | 41600     | 0.16         |
| Register driven from within the Slice  | 63      |       |            |           |              |
| Register driven from outside the Slice | 4       |       |            |           |              |
| LUT in front of the register is unused | 1       |       |            |           |              |
| LUT in front of the register is used   | 3       |       |            |           |              |
| Unique Control Sets                    | 6       |       | 0          | 8150      | 0.07         |
| +                                      | <b></b> |       | <u></u>    | +         | +            |

 $<sup>^{*}</sup>$  \* Note: Available Control Sets calculated as Slice  $^{*}$  1, Review the Control Sets Report for more information regarding control sets.

#### Relevé des ressources :

- 27 slices
- 82 LUTS
- 67 DFF

## 3. Memory

-----

| Site Type                                                       | Used               | Fixed           | Prohibited  | Available       | Util%                        |
|-----------------------------------------------------------------|--------------------|-----------------|-------------|-----------------|------------------------------|
| Block RAM Tile<br>  RAMB36/FIFO*<br>  RAMB18<br>  RAMB18E1 only | 0.5<br>0<br>1<br>1 | 0<br>  0<br>  0 | 0<br>0<br>0 | 50<br>50<br>100 | 1.00  <br>  0.00  <br>  1.00 |

<sup>\*</sup> Note: Each Block RAM Tile only has one FIFO logic available and therefore can accommodate only one FIFO36E1 or one FIFO18E1. However, if a FIFO18E1 occupies a Block RAM Tile, that tile can still accommodate a RAMB18E1

# 4. DSP

----

| Site Type | Used | Fixed | Prohibited | Available | Util% |
|-----------|------|-------|------------|-----------|-------|
| DSPs      | 0    | 0     | 0          | 90        | 0.00  |

# 5. IO and GT Specific

| +                           | +    |              |            | <b></b>   |       |
|-----------------------------|------|--------------|------------|-----------|-------|
| Site Type                   | Used | Fixed        | Prohibited | Available | Util% |
| Bonded IOB                  | 25   | 25           | 0          | 106       | 23.58 |
| IOB Master Pads             | 10   |              |            |           |       |
| IOB Slave Pads              | 14   |              |            |           |       |
| Bonded IPADs                | 0    | 0            | 0          | 10        | 0.00  |
| Bonded OPADs                | 0    | 0            | 0          | 4         | 0.00  |
| PHY_CONTROL                 | 0    | 0            | 0          | 5         | 0.00  |
| PHASER_REF                  | 0    | 0            | 0          | 5         | 0.00  |
| OUT_FIFO                    | 0    | 0            | 0          | 20        | 0.00  |
| IN_FIFO                     | 0    | 0            | 0          | 20        | 0.00  |
| IDELAYCTRL                  | 0    | 0            | 0          | 5         | 0.00  |
| IBUFDS                      | 0    | 0            | 0          | 104       | 0.00  |
| GTPE2_CHANNEL               | 0    | 0            | 0          | 2         | 0.00  |
| PHASER_OUT/PHASER_OUT_PHY   | 0    | 0            | 0          | 20        | 0.00  |
| PHASER_IN/PHASER_IN_PHY     | 0    | 0            | 0          | 20        | 0.00  |
| IDELAYE2/IDELAYE2_FINEDELAY | 0    | 0            | 0          | 250       | 0.00  |
| IBUFDS_GTE2                 | 0    | 0            | 0          | 2         | 0.00  |
| ILOGIC                      | 0    | 0            | 0          | 106       | 0.00  |
| OLOGIC                      | 0    | 0            | 0          | 106       | 0.00  |
| +                           | +    | <del>-</del> | ·          | +         |       |

#### 6. Clocking

-----

| +          | +    | +     | <b></b>    | +         |       |
|------------|------|-------|------------|-----------|-------|
| Site Type  | Used | Fixed | Prohibited | Available | Util% |
| +          | +    | +     | +          | t         |       |
| BUFGCTRL   | 1    | 0     | 0          | 32        | 3.13  |
| BUFIO      | 0    | 0     | 0          | 20        | 0.00  |
| MMCME2_ADV | 0    | 0     | 0          | 5         | 0.00  |
| PLLE2_ADV  | 0    | 0     | 0          | 5         | 0.00  |
| BUFMRCE    | 0    | 0     | 0          | 10        | 0.00  |
| BUFHCE     | 0    | 0     | 0          | 72        | 0.00  |
| BUFR       | 0    | 0     | 0          | 20        | 0.00  |
|            |      |       |            |           |       |

# Relevé des ressources :

- 1 block RAM
- 0 DSP
- 1 arbre d'horloge (BUFGCTRL)
- 0 PLL

## Analyse du rapport de timings :

-----

```
| Design Timing Summary
```

| -----

\_\_\_\_\_

| WNS(ns) | TNS(ns) | TNS Failing Endpoints | TNS Total Endpoints | Set-up |
|---------|---------|-----------------------|---------------------|--------|
| 4.810   | 0.000   | 0                     | 106                 |        |

All user specified timing constraints are met.

```
--
| Clock Summary
| -----
```

 Clock
 Waveform(ns)
 Period(ns)
 Frequency(MHz)

 --- ---- ----- 

 clk\_100
 {0.000 5.000}
 10.000
 100.000

Contraintes sur les horloges (issues du xdc) :

On retrouve ce qu'on a spécifié dans le .xdc.

Les contraintes sont respectées.

#### Relevé:

- Slack = WNS = 4.810 ns
- WNS ≥ 0 (4.810 ns) et WHS ≥ 0 (0.104 ns)

## Calcul fréquence maximale :

 $f_{max} = 1/(period - WNS) = 1/((10-4.810)*10^-9) = 192 678 227.4 Hz$ 

# STA: chemin critique

Point de départ du chemin critique : 1/trans/tempo\_reg

Arrivée du chemin critique : FSM\_sequential\_current\_state\_reg

```
Max Delay Paths
Slack (MET) :
                            4.810ns (required time - arrival time)
                            1/trans/tempo_reg[3]/C
  Source:
                              (rising edge-triggered cell FDCE clocked by clk_100 {rise@0.000ns fall@5.000ns period=10.000ns})
                            FSM_sequential_current_state_reg[0]/D (rising edge-triggered cell FDCE clocked by clk_100 {rise@0.000ns fall@5.000ns period=10.000ns})
 Destination:
  Path Group:
                            clk_100
                            Setup (Max at Slow Process Corner)
                            10.000ns (clk_100 rise@10.000ns - clk_100 rise@0.000ns)
 Requirement:
  Data Path Delay:
                                     (logic 1.627ns (33.452%) route 3.237ns (66.548%))
 Logic Levels:
Clock Path Skew:
                            4 (LUT4=1 LUT5=2 LUT6=1)
-0.039ns (DCD - SCD + CPR)
    Destination Clock Delay (DCD):
                                         4.791ns = ( 14.791 - 10.000 )
    Source Clock Delay
                              (SCD):
                                         5.090ns
    Clock Pessimism Removal (CPR):
                                         0.260ns
  Clock Uncertainty:
                            0.035ns
                                     ((TSJ^2 + TIJ^2)^1/2 + DJ) / 2 + PE
    Total System Jitter
Total Input Jitter
                              (TSJ):
                                         0.071ns
                              (TIJ):
                                         0.000ns
    Discrete Jitter
                                         0.000ns
                               (DJ):
    Phase Error
                               (PE):
                                         0.000ns
    Location
                           Delay type
                                                       Incr(ns) Path(ns)
                                                                               Netlist Resource(s)
                           (clock clk_100 rise edge)
                                                          0.000
                                                                     0.000 r
                                                                               clk (IN)
                           net (fo=0)
                                                          0.000
                                                                     0.000
                                                                               clk
    W5
                          IBUF (Prop_ibuf_I_0)
                                                          1.458
                                                                               clk IBUF inst/0
                                                                                                                   δΑ
                                                                     1.458 r
                           net (fo=1, routed)
                                                          1.967
                                                                     3.425
                                                                               clk_IBUF_BUFG_inst/0
    BUFGCTRL X0Y0
                           BUFG (Prop_bufg_I_0)
                                                          9.996
                                                                     3.521 r
                           net (fo=68, routed)
                                                          1.569
                                                                     5.090
                                                                               1/trans/CLK
    SLICE_X10Y44
                                                                               1/trans/tempo_reg[3]/C
    SLICE_X10Y44
                          FDCE (Prop_fdce_C_Q)
                                                                     5.568 r
                                                                               1/trans/tempo reg[3]/0
                                                          0.478
                                                          0.748
                                                                               1/trans/tempo_reg[3]
    SLICE X10Y44
                           LUT5 (Prop_lut5_I3_0)
                                                          0.321
                                                                     6.638 r
                                                                               1/trans/FSM_sequential_current_state[1]_i_5/0
                                                                               1/trans/FSM_sequential_current_state[1]_i_5_n_0
                           net (fo=2, routed)
                                                          0.602
                                                                     7.239
    SLICE_X11Y44
                           LUT6 (Prop_lut6_I3_0)
                                                          0.355
                                                                     7.594 f
                                                                               1/trans/FSM_sequential_current_state[1]_i_3/0
                                                                                                                                               δΑΒ
                          net (fo=7, routed)
LUT4 (Prop_lut4_I1_0)
                                                          0.564
                                                                     8.159
                                                                               1/trans/FSM_sequential_current_state[1]_i_3_n_0
1/trans/FSM_sequential_current_state[2]_i_3/0
                                                          0.118
    SLICE_X9Y44
                                                                               1/trans/ready_tx_Q_reg
                           net (fo=8, routed)
                                                          0.706
                                                                     8.982
    SLICE_X8Y44
                           LUT5 (Prop_lut5_I2_0)
                                                          0.355
                                                                     9.337 r
                                                                               l/trans/FSM_sequential_current_state[0]_i_1_1_1/0
                          net (fo=1, routed)
                                                          0.616
                                                                     9.954
    SLICE_X8Y44
                                                                               FSM_sequential_current_state_reg[0]/D
                                                         10.000
                           (clock clk_100 rise edge)
                                                                    10.000 r
    W5
                                                          0.000
                                                                    10.000 r
                                                                               clk (IN)
                                                                               clk
                           net (fo=0)
                                                          0.000
                                                                    10.000
                           IBUF (Prop_ibuf_I_0)
                                                                               clk_IBUF_inst/0
                           net (fo=1, routed)
                                                                                                                                       δΒ
                                                          1.862
                                                                    13,250
                                                                               clk IBUF
    BUFGCTRL_X0Y0
                           BUFG (Prop_bufg_I_0)
                                                          0.091
                                                                    13.341 r
                                                                               clk_IBUF_BUFG_inst/0
    SLICE_X8Y44
                           FDCF
                                                                              FSM_sequential_current_state_reg[0]/C
                                                          0.260
                                                                    15.051
                           clock pessimism
                           clock uncertainty
                                                                    15.016
    SLICE X8Y44
                           FDCE (Setup_fdce_C_D)
                                                         -0.252
                                                                    14.764
                                                                               FSM sequential current state reg[0]
                                                                    14.764
                           required time
                          arrival time
                                                                    -9.954
                           slack
                                                                     4.810
```

Le chemin critique se trouve dans le niveau hiérarchique l'entre le registre tempo FSM et le registre d'états de la FSM.

Ici il traverse le LUT 5, le LUT 6, le LUT 4 puis le LUT 5.

Nous représentons le chemin critique :



l représente le composant uart.



Dans la suite de cette partie, nous allons tenter de ne pas afficher le CRC.

CRC:-

# 5. Récepteur

1) À partir du code VHDL de la partie réception, nous pouvons dessiner les composants RTL suivants :



La figure ci-dessus montre un dessin de l'entité UART. Nous avons besoin de cette entité pour recevoir les données UART du PmodBT2 en utilisant rxd, puis pour les désérialiser en données parallèles de 8 bits data\_rx afin de les envoyer au FPGA.



La figure ci-dessus montre un dessin du composant RTL CRC. Les données reçues "data\_rx" sont transmises par des paquets de 8 bits qui doivent être traités simultanément avec un front de l'horloge UART.

Les nuages intitulés "CRC" représentent les fonctions combinatoires avec un "ou exclusif" basé sur la valeur du polynôme g(x). Pour traiter 8 bits en une période d'horloge, il est nécessaire de mettre en cascade cette fonction 8 fois.

2) Voici l'architecture de réception que nous proposons pour filtrer l'affichage du CRC sans introduire de compteur :



À droite, nous avons l'entité UART qui reçoit les données du PmodBT2. Il reçoit les données sur rxd dans l'ordre suivant : start byte, data bytes, CRC byte et ensuite stop byte.

Afin de séparer le CRC du reste du message, nous avons décidé d'ajouter deux registres de 8 bits en série après la réception de data\_rx. Ces deux registres nous permettent d'introduire un délai dans le message qui nous permet de détecter le CRC et de l'éliminer avant qu'il ne soit lu par l'ordinateur.

Lorsque le message est reçu, le dernier octet sur data\_rx sera l'octet d'arrêt comme indiqué en rouge dans la figure ci-dessus. Étant donné que nous avons ajouté les deux registres, nous aurons le CRC tel qu'indiqué en rouge sur la sortie du premier registre 'data\_rx\_old\_1' et le dernier octet avant le CRC sera sur la sortie du deuxième registre 'data\_rx\_old\_2'. Dans ce cas, nous insérons une valeur de zéro sur le dernier registre au lieu d'insérer la valeur du CRC en commandant 'cmd\_data\_rx\_old\_2'.

Ensuite, nous ajoutons une autre entité UART à gauche, qui sera utilisée pour sérialiser 'data\_rx\_old\_2' afin que nous puissions en lire la valeur sur l'ordinateur via txd. Nous aurons également besoin d'un signal 'start\_tx\_pc' pour nous permettre d'envoyer chaque octet.

Cette architecture semble fonctionner, nous pouvons voir dans l'image suivante que lorsque nous appuyons sur le bouton sur le PmodBT2 émetteur, nous recevons le signal sur le PmodBT2 récepteur et nous pouvons lire les résultats sur le terminal PuTTY sur le PC.



Cependant, parfois, pour des raisons que nous n'avons pas pu découvrir, nous affichons une lettre plusieurs fois comme on peut le voir sur l'image.

