# 4. Esercizio conclusivo

## Notazione sintetica per indicare indirizzi di pagina

Negli esercizi utilizziamo la seguente notazione sintetica per indicare le pagine delle aree virtuali dei programmi e dei processi:

La pagina virtuale n dell'area virtuale A del programma o processo P è indicata con la notazione **APn**, dove:

- A indica un tipo di area virtuale secondo la convenzione seguente: C (codice),
   D (dati), P (pila), COND (area dati condivisa)
- P indica il programma o il processo
- n indica il numero di pagina nell'ambito dell'area virtuale
   Esempio: DQ3 indica la pagina 3 dell'area dati del processo Q (che non è la pagina con NPV = 3, perchè in generale l'area DP non inizia con NPV = 0).

Inoltre, in questo tipo di esercizi è utile indicare gli NPV omettendo gli zeri iniziali e l'indicazione della notazione esadecimale (ad esempio, N invece di 0xN).

#### Esercizio

Un sistema dotato di memoria virtuale con paginazione e segmentazione di tipo UNIX è caratterizzato dai parametri seguenti: la memoria centrale fisica ha capacità di 32 Kbyte, quella logica di 32 Kbyte e la pagina ha dimensione 4 Kbyte. Si chiede di svolgere i punti seguenti:

- a. <u>Si definisca</u> la struttura degli indirizzi fisico e logico indicando la lunghezza dei campi NPF, Spiazzamento fisico, NPL, Spiazzamento logico
- b. Nel sistema vengono creati alcuni processi, indicati nel seguito con P, Q, R, S. I programmi eseguiti da tali processi sono due: X e Y. La dimensione iniziale dei segmenti dei programmi è la seguente:

CX: 8 K DX: 4 K PX: 4 K CY: 12 K DY: 8 K PY: 4 K

<u>Si inserisca</u> in tabella 1 la struttura in pagine della memoria virtuale (mediante la notazione definita sopra: CX0 CX1 DX0 PX0 ... CY0 ...).

| indir.<br>virtuale | prog. | prog. |
|--------------------|-------|-------|
| 0                  |       |       |
| 1                  |       |       |
| 2                  |       |       |
| 3                  |       |       |
| 4                  |       |       |
| 5                  |       |       |
| 6                  |       |       |
| 7                  |       |       |

| indir.<br>fisico | pagine allocate al tempo $t_0$ |
|------------------|--------------------------------|
| 0                |                                |
| 1                |                                |
| 2                |                                |
| 3                |                                |
| 4                |                                |
| 5                |                                |
| 6                |                                |
| 7                |                                |

| indir.<br>fisico | pagine allocate al tempo t <sub>1</sub> |
|------------------|-----------------------------------------|
| 0                |                                         |
| 1                |                                         |
| 2                |                                         |
| 3                |                                         |
| 4                |                                         |
| 5                |                                         |
| 6                |                                         |
| 7                |                                         |

1) memoria logica

2) memoria fisica, istante  $t_0$  3) memoria fisica, istante  $t_1$ 

- c. A un certo istante di tempo t<sub>0</sub> sono terminati, nell'ordine, gli eventi seguenti:
  - 1. creazione del processo P e lancio del programma Y ("fork" di P ed "exec" di Y)
  - creazione del processo Q e lancio del programma X ("fork" di Q ed "exec" di X)
  - 3. accesso a 1 pagina dati e creazione di una nuova pagina di pila da parte di P
  - 4. accesso a 1 pagina dati da parte di Q
  - 5. creazione del processo R come figlio di P ("fork" eseguita da P)
  - 6. creazione di 1 pagina di pila da parte di R

### Sapendo che:

- il lancio di una programma avviene caricando solamente la pagina di codice con
   l'istruzione di partenza e una sola pagina di pila
- il caricamento di pagine ulteriori è in Demand Paging (cioè le pagine si caricano su richiesta senza scaricare le precedenti fino al raggiungimento del numero massimo di pagine residenti)
- l'indirizzo (esadecimale) dell'istruzione di partenza di X è 14AF
- l'indirizzo (esadecimale) dell'istruzione di partenza di Y è 0231
- il numero di pagine residenti **R** vale **3** (tre)
- viene utilizzato l'algoritmo LRU (ove richiesto prima si dealloca una pagina di processo e poi si procede alla nuova assegnazione)
- le pagine meno utilizzate in ogni processo sono quelle caricate da più tempo,
   con la sola eccezione seguente: se è residente una sola pagina di codice, quella è
   certamente stata utilizzata recentemente

- al momento di una fork viene duplicata solamente la pagina di pila caricata più recentemente
- dopo la fork le pagine di codice possono essere condivise tra i processi padre e figlio, se ambedue i processi usano la stessa pagina virtuale
- e ipotizzando che l'allocazione delle pagine virtuali nelle pagine fisiche avvenga **sempre** in sequenza, senza buchi, a partire dalla pagina fisica 0, <u>si indichi</u>, completando tabella 2, l'allocazione fisica delle pagine dei tre processi all'istante t<sub>0</sub> (notazione CP0 CP1 DP0 PP0 ... CQ0 ...).
- d) A un certo istante di tempo  $t_1 > t_0$  sono terminati gli eventi seguenti:
  - 7. terminazione del processo P (exit)
  - 8. esecuzione della funzione "exec Y" (lancio di Y) nel processo Q e conseguente trasformazione di Q in processo S (si noti che Q si trasforma in S ma il pid resta lo stesso perché non c'è "fork")
  - 9. accesso a 2 pagine di dati per il processo S

<u>Si completi</u> la tabella 3 nelle medesime ipotesi delineate nel precedente punto (c) e supponendo che, dovendo utilizzare una pagina fisica libera, venga **sempre** utilizzata la pagina fisica libera avente indirizzo minore. Si aggiorni anche la tabella 1A (non è indispensabile).

e) <u>Si indichi</u> il contenuto della tabella delle pagine della MMU all'istante di tempo t<sub>1</sub> completando la tabella 4. Si ipotizzi che le righe della tabella siano state allocate ordinatamente man mano che venivano allocate le pagine di memoria virtuale e che gli eventi di cui ai punti (c, d), influenzanti la MMU, partano da una situazione di tabella vergine, abbiano utilizzato le righe lasciate libere e che se è richiesta una nuova riga si utilizzi **sempre** la prima riga libera. <u>Si indichi</u> anche il valore assunto dal bit di validità di pagina (il valore 1 significa che la pagina è caricata). Il numero di righe nella tabella sotto non è significativo.

| PID indicare P Q R o S come pid oppure ns se la riga non è significativa | <b>NPV</b> utilizzare la notazione CP0/0 per indicare "segmento di codice di P numero 0 / pagina virtuale numero 0", e similmente per le altre | NPF | Bit di<br>Validità |
|--------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|-----|--------------------|
|                                                                          |                                                                                                                                                |     |                    |

Tabella 4 (Aggiungere righe quanto necessario)

#### **Soluzione**

- a) NPF: 3, Spiazzamento físico: 12, NPL: 3, Spiazzamento logico: 12
- b) Il contenuto della tabella 1 è riportato sotto ed è facilmente interpretabile ricordando che l'area di pila è allocata in fondo alla memoria
- c) Per facilitare la comprensione del contenuto della tabella 2 (tempo t<sub>0)</sub>, riportato sotto, si forniscono le seguenti spiegazioni, seguendo la numerazione degli eventi:
  - 1. il processo P parte caricando la pagina CP0 (perché il programma Y ha istruzione di partenza in pagina 0) e una pagina di pila PP0
  - successivamente Q carica CQ1 (perché il programma X ha istruzione di partenza in pagina 1) e PQ0
  - 3. P carica DP0, raggiungendo il limite delle pagine residenti (3), e quindi per caricare la pagina PP1 deve eliminare PP0 (vedi regole di utilizzazione indicate nel tema)
  - 4. Q carica DQ0 e raggiunge 3 pagine caricate
  - 5. il nuovo processo R non ha bisogno di caricare CR0, perché esegue lo stesso programma di P e quindi CR0 è uguale a CP0, quindi carica solamente PR1 (che è la copia della pagina PP1, ma conterrà un diverso pid)
  - 6. R carica PR2

| indir.<br>virtuale | prog. | prog.<br>Y |
|--------------------|-------|------------|
| 0                  | CX0   | CY0        |
| 1                  | CX1   | CY1        |
| 2                  | DX0   | CY2        |
| 3                  |       | DY0        |
| 4                  |       | DY1        |
| 5                  |       |            |
| 6                  |       |            |
| 7                  | PX0   | PY0        |

| indir.<br>fisico | pagine allocate<br>al tempo<br>t <sub>0</sub> |
|------------------|-----------------------------------------------|
| 0                | CP0 (= CR0)                                   |
| 1                | <del>PP0-</del> PP1                           |
| 2                | CQ1                                           |
| 3                | PQ0                                           |
| 4                | DP0                                           |
| 5                | DQ0                                           |
| 6                | PR1                                           |
| 7                | PR2                                           |

| indir.<br>fisico | pagine allocate<br>al tempo<br>t <sub>1</sub> |
|------------------|-----------------------------------------------|
| 0                | CR0 (= CS0)                                   |
| 1                | <del>PS0-</del> DS1                           |
| 2                | <del>CQ1</del> DS0                            |
| 3                | <del>PQ0</del>                                |
| 4                |                                               |
| 5                |                                               |
| 6                | PR1                                           |
| 7                | PR2                                           |

- d) Il contenuto della tabella 3 si spiega nel modo seguente
  - 7. P termina e libera le pagine fisiche 1 e 4 (non la 0, perché CR0 rimane necessaria)
  - 8. la exec Y da parte di Q non alloca il codice, perché CS0 risulta identica a CR0, ma alloca la pagina PS0 nella pagina fisica 1, già libera; vengono inoltre liberate le pagine fisiche 2 e 3
  - 9. la nuova pagina DS0 viene allocata in pagina física 2, ma S raggiunge così il livello massimo di pagine residenti e quindi la successiva (DS1) deve essere allocata al posto di PS0

e) Per permettere di interpretare il risultato riportato nella seguente tabella si indicano, oltre al contenuto della tabella all'istante finale, anche i contenuti precedenti.

| PID indicare P Q R o S come pid oppure ns se la riga non è significativa | <b>NPV</b> utilizzare la notazione CP0/0 per indicare "segmento di codice di P numero 0 / pagina virtuale numero 0", e similmente per le altre | NPF | Bit di<br>Validità |
|--------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|-----|--------------------|
| <del>P ns</del> S                                                        | CPO CSO/0                                                                                                                                      | 0   | 1                  |
| <del>P ns</del> S                                                        | PP0 PP1 PS0 DS1/4                                                                                                                              | 1   | 1                  |
| <del>Q ns</del> S                                                        | <del>CQ1</del> DS0 / 3                                                                                                                         | 2   | 1                  |
| Q ns                                                                     | PQ0                                                                                                                                            | 3   | 0                  |
| P ns                                                                     | <del>DP0</del>                                                                                                                                 | 4   | 0                  |
| Q ns                                                                     | <del>DQ0</del>                                                                                                                                 | 5   | 0                  |
| R                                                                        | CR0 / 0                                                                                                                                        | 0   | 1                  |
| R                                                                        | PR1 / 6                                                                                                                                        | 6   | 1                  |
| R                                                                        | PR2 / 5                                                                                                                                        | 7   | 1                  |