

Cache

Silvia Lovergine

Struttura o Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di

Esercizio 1

\_ ...

L3CI CIZIO 3

Essesiais 6

# Esercizi Architetture Avanzate dei Calcolatori - CACHE -

Silvia Lovergine

Politecnico di Milano

A.A. 2011-2012



# Contents

Cache

Silvia Lovergin

Struttura di Cache

Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

\_ ...

Esercizio 2

Esercizio :

Esercizio 5

1 Struttura di Cache

2 Problemi Essenziali per le Gerarchie di Memoria

3 Soluzioni di Cache

4 Esercizio 1

5 Esercizio 2

6 Esercizio 3

7 Esercizio 4



#### Struttura di Cache

Cache

Silvia Lovergin

Struttura di Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio

Esercizio :

Esercizio 5

| <b>BLOCCO DATI</b> | TAG | D | ٧ |         |
|--------------------|-----|---|---|---------|
|                    |     |   |   | Linea 1 |
|                    |     |   |   | Linea 2 |
|                    |     |   |   | Linea 3 |
|                    |     |   |   |         |

Ogni linea di cache contiene, in aggiunta al blocco di dati:

- Tag identifica univocamente un blocco in cache
- D (dirty bit) quando è settato ad 1, indica che il blocco in cache è stato modificato, e viceversa (facoltativo)
- V (validity bit) quando è settato ad 1, indica che il blocco in cache è valido, e viceversa



# Contents

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni o

Esercizio 2

Esercizio 3

Esproizio F

1 Struttura di Cache

2 Problemi Essenziali per le Gerarchie di Memoria

3 Soluzioni di Cache

4 Esercizio 1

5 Esercizio 2

6 Esercizio 3

7 Esercizio 4



# Problemi Essenziali

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni d Cache

Esercizio

\_ ...

Esercizio 4

- **Dove (block placement)** dove caricare un blocco proveniente da un livello gerarchico inferiore?
- Come (block identification) come individuare un blocco in un livello gerarchico superiore?
- **Quale (block replacement)** quale blocco sostituire in caso di miss per fare posto ad un blocco del livello gerarchico sottostante? (FIFO, LRU, RANDOM)
- 4 Politica di Scrittura (write policy) come gestire le modifiche dei blocchi? (write back, write through)



# Contents

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

#### Soluzioni di Cache

\_ ...

Esercizio :

Esercizio :

Fearcizio F

- Struttura di Cache
- 2 Problemi Essenziali per le Gerarchie di Memoria
- 3 Soluzioni di Cache
- 4 Esercizio 1
- 5 Esercizio 2
- 6 Esercizio 3
- 7 Esercizio 4
- 8 Esercizio 5



#### Cache ad Indirizzamento Diretto

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio

Esercizio 2

Esercizio 3

Esercizio I

- Ciascun blocco di RAM va mappato su un preciso blocco di cache
- Struttura dell'indirizzo di RAM:





# Cache ad Indirizzamento Diretto

Cache

Silvia Lovergin

Struttura ( Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni di Cache

Esercizio :

Essentata

Esercizio

Esercizio!

#### DOVE (block placement)

- (indirizzo blocco) MOD (numero blocchi in cache)
- Esempio: dove caricare il blocco di RAM  $(12)_{10}$  se la cache è composta da 8 blocchi?  $\rightarrow$   $(12)_{10}$  MOD  $(8)_{10} = (4)_{10} \rightarrow$  il blocco  $(12)_{10}$  di RAM va mappato sul blocco  $(4)_{10}$  di cache
- Equivale a considerare il campo INDICE dell'indirizzo in RAM

#### COME (block identification)

Dato l'indirizzo in RAM, si considera il campo INDICE, che indicherà il blocco di cache in cui cercare il dato. Se in quel blocco il tag è uguale al tag dell'indirizzo in RAM e il validity bit è settato ad 1, allora il dato è presente in cache ed è valido.

[Oss: il dato va cercato in una sola linea di cache!]



# Cache Completamente Associativa

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni di Cache

Esercizio :

\_ ...

Esercizio 3

Espreizio F

- Ciascun blocco di RAM può essere mappato in qualsiasi blocco di cache
- Struttura dell'indirizzo di RAM:





# Cache Completamente Associativa

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio

Esercizio '

Esercizio .

Esercizio 5

#### DOVE (block placement)

In qualsiasi blocco di cache

#### COME (block identification)

■ Dato l'indirizzo in RAM, si considera il campo **TAG**, che indicherà il blocco di RAM da cercare in cache. Tale campo deve essere confrontato con l'omonimo campo in tutte le linee di cache. Se si trova un matching sul campo TAG e il *validity bit* è settato ad 1, allora il dato è presente in cache ed è valido.

[Oss: il dato va cercato in tutte le linee di cache!]



#### Cache Set Associativa

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio :

\_ ...

\_\_\_\_\_\_

Esercizio I

- Ciascun blocco di RAM va mappato in uno qualsiasi dei blocchi di un preciso set nella cache
- Struttura dell'indirizzo di RAM:





#### Cache Set Associativa

Cache

Silvia Lovergin

Struttura d Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni di Cache

Esercizio

\_\_\_\_\_

Esercizio

Esercizio !

#### DOVE (block placement)

- (indirizzo blocco) MOD (numero set in cache)
- Esempio: dove caricare il blocco di RAM  $(12)_{10}$  se la cache è composta da 4 set, ciascuno contenente 2 blocchi?  $\rightarrow (12)_{10}$  MOD  $(4)_{10} = (0)_{10} \rightarrow$  il blocco  $(12)_{10}$  di RAM va mappato in uno qualsiasi dei 2 blocchi del set  $(0)_{10}$
- Equivale a considerare il campo **SET** dell'indirizzo in RAM

#### COME (block identification)

■ Dato l'indirizzo in RAM, si considera il campo **SET**, che indicherà il set nella cache in cui cercare il dato.

All'interno del set individuato, bisogna effettuare una ricerca associativa sul campo TAG di tutte le linee di cache in quel set. Se si trova un matching sul campo TAG e il validity bit è settato ad 1, allora il dato è presente in cache ed è valido.

[Oss: il dato va cercato in tutti i blocchi di un solo set!]



# Contents

#### Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio 1

Esercizio 3

- 1 Struttura di Cache
- 2 Problemi Essenziali per le Gerarchie di Memoria
- 3 Soluzioni di Cache
- 4 Esercizio 1
- 5 Esercizio 2
- 6 Esercizio 3
- 7 Esercizio 4
- 8 Esercizio 5



# Esercizio 1

Cache

Silvia Lovergin

Struttura ( Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni d Cache

Esercizio 1

Esercizio

Esercizio *i* Esercizio ! Sia data un'architettura composta da una memoria RAM da 1GB, cache da 1MB e blocchi da 512 byte, indirizzata al byte.

- Specificare la struttura dell'indirizzo di memoria nel caso di cache ad indirizzamento diretto, completamente associativa e set associativa a 4 vie.
- Calcolare la dimensione totale della cache nei tre casi indicati al punto 1, sapendo che la cache è stata ottimizzata con l'aggiunta del dirty bit.
- 3 Ipotizzando la cache inizialmente vuota, si consideri il caso in cui la CPU debba caricare in cache per 3 volte di seguito una sequenza di 800KB di dati, memorizzati in modo consecutivo a partire dall'inzirizzo 0 di RAM. Sapendo che la politica di sostituzione dei blocchi è LRU, quale delle 3 soluzioni di cache indicate al punto 1 è più conveniente?



Cache

Silvia Lovergin

Struttura c Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni di Cache

Esercizio 1

Esercizio

Esercizio 5

Struttura dell'indirizzo nel caso di cache ad indirizzamento diretto:

- $RAM \rightarrow 1GB = 2^{30} \rightarrow 30$  bit per l'indirizzo
- $CACHE \rightarrow 1MB = 2^{20}$
- $blocco \rightarrow 512 byte = 2^9 \rightarrow 9$  bit per l'offset
- # #blocchi\_in\_RAM = dim.RAM/dim.Blocco =  $2^{30}/2^9 = 2^{21} \rightarrow 21$  bit per blocco in RAM
- # #blocchi\_in\_cache = dim.Cache/dim.Blocco =  $2^{20}/2^9 = 2^{11} \rightarrow 11$  bit per Indice
- $\#bit\_tag = \#bit\_indirizzo \#bit\_offset \#bit\_indice = 30 9 11 = 10$





Cache

Silvia Lovergine

Struttura ( Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio 1

Esercizio 1

Fearcizio /

Esercizio !

Struttura dell'indirizzo nel caso di cache completamente associativa:

- $RAM \rightarrow 1GB = 2^{30} \rightarrow 30$  bit per l'indirizzo
- $\blacksquare CACHE \rightarrow 1MB = 2^{20}$
- $blocco \rightarrow 512 byte = 2^9 \rightarrow 9$  bit per l'offset
- # #blocchi\_in\_RAM = dim.RAM/dim.Blocco =  $2^{30}/2^9 = 2^{21} \rightarrow 21$  bit per blocco in RAM
- # #bit\_tag = #bit\_indirizzo #bit\_offset #bit\_indice =
  30 9 = 21
- Nota: #blocchi\_in\_RAM e #bit\_tag coincidono nel caso di cache completamente associativa





#### Cache

Esercizio 1

Struttura dell'indirizzo nel caso di cache set associativa a 4 vie:

- $RAM \rightarrow 1GB = 2^{30} \rightarrow 30$  bit per l'indirizzo
- $\bullet$  CACHF  $\rightarrow 1MB = 2^{20}$
- blocco  $\rightarrow$  512byte =  $2^9 \rightarrow 9$  bit per l'offset
- #blocchi\_in\_RAM = dim.RAM/dim.Blocco =  $2^{30}/2^9$  =  $2^{21} \rightarrow 21$  bit per blocco in RAM
- $dim.set = #vie * dim.blocco = 2^2 * 2^9 = 2^11$
- #set\_in\_cache = dim.cache/dim.set =  $2^{20}/2^{11} = 2^9 \rightarrow 9$ bit per set in cache
- #bit\_tag = #bit\_indirizzo #bit\_offset #bit\_set = 30 - 9 - 9 = 12





Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio 1

Esercizio 3

\_ . . .

Cache ad indirizzamento diretto:

$$dim.tot. = \#blocchi* (dim.Blocco + dim.Tag + 2bit) = //2$$
 bit per validity e dirty  $= 2^{11}* (2^9byte + 10bit + 2bit) = 2^{20}byte + (2^{11}byte*12bit) = 1MB + 2^{11}* (2^3bit + 2^2bit) = 1MB + 2^{14}bit + 2^{13}bit = 1MB + 2^{11}byte + 2^{10}byte = 1MB + 2^{10}byte + 2^{1$ 

= 1MB + 2KB + 1KB = 1024KB = 1,003MB



Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio 1

Esercizio :

Esercizio 5

Cache completamente associativa:

$$dim.tot. = \#blocchi * (dim.Blocco + dim.Tag + 2bit) =$$
  
=  $2^{11} * (2^9 byte + 21bit + 2bit) =$ 

$$= 2^{20}$$
 byte  $+ (2^{11} * 23$ bit)  $=$ 

$$= 1MB + 2^{11} * (2^4bit + 2^2bit + 2bit + 1bit) =$$

$$= 1MB + 2^{15}bit + 2^{13}bit + 2^{12}bit + 2^{11}bit =$$

$$= 1MB + 2^{12}byte + 2^{10}byte + 2^{9}byte + 2^{8}byte =$$

$$= 1MB + 2 Byte + 2 Byte + 2 Byte = 1MB + 4KB + 1KB + 512byte + 256byte = 1 Byte + 2 Byte +$$

$$= 1005,768KB \approx 1,006MB$$



Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio 1

Esercizio 3

Esercizio

Esercizio 5

Cache set associativa a 4 vie: dim.tot. = #blocchi \* (dim.Blocco + dim.Tag + 2bit) =  $= 2^{11} * (2^9byte + 12bit + 2bit) =$   $= 2^{20}byte + (2^{11} * 14bit) =$   $= 1MB + 2^{11} * (2^3bit + 2^2bit + 2bit) =$   $= 1MB + 2^{14}bit + 2^{13}bit + 2^{12}bit =$  $= 1MB + 2^{11}byte + 2^{10}byte + 2^9byte =$ 

= 1MB + 2KB + 1KB + 512bvte =

 $= 1003,512KB \approx 1,035MB$ 



Cache

- Per stabilire quale delle soluzioni di cache è più conveniente in caso di caricamento di una seguenza di 800KB di dati, ripetura per 3 volte, bisogna calcolare i cache miss.
- Dato che sono necessari 9 bit per l'offset, ciascun blocco può contenere 29 byte (=512 byte), quindi bisognerà caricare  $800KB/512byte = 1562.5 \rightarrow 1563$  blocchi dalla RAM alla cache.
- La cache può contenere fino a  $1MB/512byte = 1953, 125 \rightarrow 1953$  blocchi



Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio 1

Esercizio :

F.........

Esercizio !

Cache ad indirizzamento diretto:

- Prima sequenza di caricamento:
  - Tutti i 1563 blocchi causano miss in quanto la cache era inizialmente vuota
  - Nota: tutti i blocchi hanno una precisa posizione in cache, e andranno memorizzati dalla linea 0 alla linea 1562 di cache.
- Seconda sequenza di caricamento:
  - $lue{}$  I 1563 blocchi sono già in cache ightarrow nessun miss
- Terza sequenza di caricamento:
  - $lue{}$  I 1563 blocchi sono già in cache ightarrow nessun miss

Totale: 1563 miss



Cache

Silvia Lovergin

Struttura ( Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio 1

Esercizio :

. . . . . . .

Esercizio 5

- Cache completamente associativa:
  - Prima sequenza di caricamento:
    - Tutti i 1563 blocchi causano miss in quanto la cache era inizialmente vuota. I blocchi possono essere mappati in qualsiasi posizione in cache. Supponendo di memorizzare ciascun blocco di RAM nella prima linea di cache libera, abbiamo 1563 miss "a freddo".
- Seconda e terza sequenza di caricamento:
  - I 1563 blocchi sono già in cache  $\rightarrow$  nessun miss

Totale: 1563 miss



Cache

Silvia Lovergin

Struttura ( Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni di Cache

Esercizio 1

\_ ...

Esercizio

Esercizio !

- Cache set-associativa a 4 vie:
  - Prima sequenza di caricamento:
    - Tutti i 1563 blocchi causano miss in quanto la cache era inizialmente vuota
    - Nota: i blocchi possono essere mappati in qualsiasi posizione di un preciso set in cache. In cache ci sono  $2^9 = 512$  set. Quindi, i blocchi di RAM 0, 512, 1024 e 1536 vanno nel set 0, ..., i blocchi di RAM 26, 538, 1050 e 1562 vanno nel set 26, i blocchi di RAM 27, 539 e 1051 vanno nel set 511, e così via. Sui set dallo 0 al 26 sono mappati 4 blocchi di RAM, mentre dal 27 al 511 sono mappati 3 blocchi di RAM. Supponendo di memorizzare ciascun blocco di RAM nella prima linea di cache libera del set associato, abbiamo 1563 miss a freddo.



Cache

Silvia Lovergin

Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni c Cache

Esercizio 1

Esercizio

Esercizio

Esercizio 5

- Seconda e terza sequenza di caricamento:
  - $lue{}$  I 1563 blocchi sono già in cache ightarrow nessun miss

Totale: 1563 miss

NOTA: era possibile arrivare alla stessa soluzione osservando che la quantità di dati da caricare in cache (800 KB) è inferiore alla capacità totale della cache, quindi, a prescindere dalla politica di block placing scelta, a partire dalla seconda sequenza di caricamento i dati sono già tutti in cache. In conclusione, in questo caso specifico le tre soluzioni di cache sono equivalenti in quanto causano lo stesso numero di cache miss.



# Contents

#### Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio 2

Esercizio

-.....

1 Struttura di Cache

2 Problemi Essenziali per le Gerarchie di Memoria

3 Soluzioni di Cache

4 Esercizio 1

5 Esercizio 2

6 Esercizio

7 Esercizio 4



# Esercizio 2

Cache

Silvia Lovergin

Struttura o Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio :

Esercizio 2

Esercizio

Esercizio I

Sia data un'architettura composta da una memoria RAM da 4KB, cache da 512 byte e blocchi da 128 byte. Si consideri la seguente sequenza di richieste di lettura (R) e scrittura (W) della memoria:

R 00000010010

R 00000010011

R 100100010100

W 000011111111

W 111110001010

W 011110010010

W 11000000110



# Esercizio 2

Cache

Silvia Lovergin

Struttura o Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

\_\_\_\_\_

Esercizio 2

Esercizio

Esercizio 5

Specificare il contenuto della cache a seguito delle richieste indicate, nei seguenti casi:

- 1 cache ad indirizzamento diretto, politica di sostituzione FIFO e politica di scrittura write back (con dirty bit). Cosa cambierebbe cambiando la politica di sostituzione in questo caso?
- 2 cache completamente associativa, politica di sostituzione LRU e politica di scrittura write back (con dirty bit)
- 3 cache set associativa a 2 vie, politica di sostituzione RANDOM e politica di scrittura write through



#### Cache

Silvia Lovergin

Struttura ( Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni d Cache

Esercizio

Esercizio 2

Esercizio

Esercizio !

- $lue{}$  RAM da 4KB ightarrow 12 bit per indirizzo
- blocchi da 128 byte =  $2^7$  byte  $\rightarrow 7$  bit per offset
- #Blocchi\_in\_cache = dim.Cache/dim.Blocco =  $512/128 = 2^9/2^7 = 2^2 \rightarrow 2$  bit per l'indice nel caso di cache ad indirizzamento diretto
- $dim.Set = \#vie * dim.Blocco = 2 * 128 = 2 * 2^7 = 2^8$  e  $\#\_set\_in\_cache = dim.Cache/dim.Set = 2^9/2^8 = 2 \rightarrow 1$  bit per set nel caso di cache set-associativa a 2 vie
- Struttura indirizzo cache ad indirizzamento diretto:
   Tag=3bit, Indice=2bit, Offset=7bit
- Struttura indirizzo cache completamente associativa: Tag=5bit, Offset=7bit
- Struttura indirizzo cache set-associativa a 2 vie: Tag=4bit, Set=1bit, Offset=7bit



Cache

Silvia Lovergin

Struttura o Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio 2

Esercizio

Esercizio !

Cache ad indirizzamento diretto, politica di sostituzione FIFO e politica di scrittura write back

|                |   |   | BL | оссо | 0    | BLOCCO 1 |   |     |      |   | BL | occo: | 2    |   | BL |     |      |                           |
|----------------|---|---|----|------|------|----------|---|-----|------|---|----|-------|------|---|----|-----|------|---------------------------|
| Richiesta      | Ε | ٧ | D  | TAG  | dato | ٧        | D | TAG | dato | ٧ | D  | TAG   | dato | ٧ | D  | TAG | dato | NOTE                      |
| R 00000010010  | М | 1 | 0  | 000  | 0    | 0        | 0 | •   | -    | 0 | 0  | -     | ١    | 0 | 0  | ٠   | •    |                           |
| R 00000010011  | Н | 1 | 0  | 000  | 0    | 0        | 0 |     | ,    | 0 | 0  |       | ,    | 0 | 0  | •   |      |                           |
| R 100100010100 | М | 1 | 0  | 000  | 0    | 0        | 0 | -   | -    | 1 | 0  | 100   | 18   | 0 | 0  |     |      |                           |
| W 000011111111 | М | 1 | 0  | 000  | 0    | 1        | 1 | 000 | 1    | 1 | 0  | 100   | 18   | 0 | 0  | •   |      |                           |
| W 111110001010 | М | 1 | 0  | 000  | 0    | 1        | 0 | 000 | 1    | 0 | 0  | 100   | 18   | 1 | 1  | 111 | 31   |                           |
| W 011110010010 | М | 1 | 0  | 000  | 0    | 1        | 0 | 000 | 1    | ٥ | ٥  | 100   | 18   | 1 | 1  | 011 | 15   | Copia blocco<br>31 in RAM |
| W 11000000110  | М | 1 | 1  | 110  | 24   | 1        | 0 | 000 | 1    | 0 | 0  | 100   | 18   | 1 | 1  | 111 | 15   |                           |



Cache

Silvia Lovergin

Struttura ( Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio 2

Esercizio

250, 0,2,0

Cache completamente associativa, politica di sostituzione LRU e politica di scrittura write back

|                |   |   |   | BLOC  | со о | BLOCCO 1 |   |       |      |   | BLOCCO 2 |       |      |   |   | вьоссо з |      |       |  |  |
|----------------|---|---|---|-------|------|----------|---|-------|------|---|----------|-------|------|---|---|----------|------|-------|--|--|
| Richiesta      | Ε | ٧ | ۵ | TAG   | dato | >        | ۵ | TAG   | dato | ٧ | ۵        | TAG   | dato | ٧ | D | TAG      | dato | NOTE  |  |  |
| R 00000010010  | М | 1 | 0 | 00000 | 0    | 0        | 0 | -     | -    | 0 | 0        | •     | •    | 0 | 0 | -        | •    |       |  |  |
| R 00000010011  | н | 1 | 0 | 00000 | 0    | 0        | 0 | -     | -    | 0 | 0        |       | -    | 0 | 0 | -        | 1    |       |  |  |
| R 100100010100 | М | 1 | 0 | 00000 | 0    | 1        | 0 | 10010 | 18   | 0 | 0        |       |      | 0 | 0 | -        | ,    |       |  |  |
| W 000011111111 | М | 1 | 0 | 00000 | 0    | 1        | 0 | 10010 | 18   | 1 | 1        | 00001 | 1    | 0 | 0 | -        | •    |       |  |  |
| W 111110001010 | М | 1 | 0 | 00000 | 0    | 1        | 0 | 10010 | 18   | 1 | 1        | 00001 | 1    | 1 | 1 | 111      | 31   |       |  |  |
| W 011110010010 | М | 1 | 1 | 00000 | 15   | 1        | 0 | 10010 | 18   | 0 | 0        | 00001 | 1    | 1 | 1 | 111      | 31   | (LRU) |  |  |
| W 11000000110  | м | 1 | 1 | 00000 | 15   | 1        | 1 | 11000 | 24   | 0 | 0        | 00001 | 1    | 1 | 1 | 111      | 15   | (LRU) |  |  |



Cache

Silvia Lovergin

Struttura ( Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d

Esercizio 2

Esercizio 3

LSEICIZIO

Cache set associativa a 2 vie, politica di sostituzione RANDOM e politica di scrittura write through

|                | l |   |       | SE   | т 0 |        |      |   |        |      |   |        |      |                           |
|----------------|---|---|-------|------|-----|--------|------|---|--------|------|---|--------|------|---------------------------|
|                |   |   | BLOCC | 0 0  | _   | вьоссо | 0 1  | E | BLOCCO | 2    |   | вьоссо |      |                           |
| Richiesta      | Ε | ٧ | TAG   | dato | ٧   | TAG    | dato | < | TAG    | dato | ٧ | TAG    | dato | NOTE                      |
| R 00000010010  | м | 1 | 0000  | 0    | 0   | •      | •    | 0 | -      |      | 0 | -      |      |                           |
| R 00000010011  | н | 1 | 0000  | 0    | 0   | -      |      | 0 | -      |      | 0 | -      | -    |                           |
| R 100100010100 | м | 1 | 0000  | 0    | 1   | 1001   | 18   | 0 | -      | •    | 0 | -      |      |                           |
| W 000011111111 | м | 1 | 0000  | 0    | 1   | 1001   | 18   | 1 | 0000   | 1    | 0 | -      |      | Copia blocco 1<br>in RAM  |
| W 111110001010 | М | 1 | 0000  | 0    | 1   | 1001   | 18   | 1 | 0000   | 1    | 1 | 1111   | 31   | Copia blocco<br>31 in RAM |
| W 011110010010 | М | 1 | 0000  | 0    | 1   | 1001   | 18   | 1 | 0111   | 15   | 1 | 1111   | 31   | Copia blocco<br>15 in RAM |
| W 11000000110  | м | 1 | 1100  | 24   | 1   | 1001   | 18   | 1 | 0111   | 15   | 1 | 1111   | 31   | Copia blocco<br>24 in RAM |



# Contents

#### Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio :

Esercizio 3

1 Struttura di Cache

2 Problemi Essenziali per le Gerarchie di Memoria

3 Soluzioni di Cache

4 Esercizio 1

5 Esercizio 2

6 Esercizio 3

7 Esercizio 4



# Esercizio 3

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d

Esercizio

Esercizio 3

Esercizio 5

## Data la seguente tabella:

|             | L1    | L2     |
|-------------|-------|--------|
| SIZE        | 32 KB | 1MB    |
| HitRate     | 80%   | 90%    |
| HitTime     | 1ns   | 27ns   |
| MissPenalty | 10ns  | 750 ns |

- I Calcolare il tempo di accesso  $T_A$  nel caso di architettura rispettivamente con singolo e doppio livello di cache.
- 2 Quale MissPenalty deve avere L1 perchè il tempo di accesso dell'architettura con singolo livello di cache sia pari a 13ns, lasciando invariati tutti gli altri parametri?
- Quale HitRate deve avere L2 perchè il tempo di accesso dell'architettura con due livelli di cache sia pari a 4 ns, lasciando invariati tutti gli altri parametri?



Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni d Cache

Caciic

Esercizio

Esercizio 3

Esercizio F

Con singolo livello di cache:

$$T_A = hit\_time_{L1} + miss\_rate_{L1} * miss\_penalty_{L1} = 1ns + (1 - 0.8) * 10ns = 3ns$$

Con doppio livello di cache:

```
T_A = hit\_time_{L1} + miss\_rate_{L1} * (hit\_time_{L2} + miss\_rate_{L2} * miss\_penalty_{L2}) = 1ns + 0.2 * (27ns + 0.1 * 750ns) = 21.4ns
```

Per rispondere al punto 2 poniamo:

```
T_A = hit\_time_{L1} + miss\_rate_{L1} * miss\_penalty_{L1} = 13ns \rightarrow 1ns + (1 - 0.8) * miss\_penalty_{L1} = 13ns \rightarrow miss\_penalty_{L1} = 12/0.2 = 60ns
```



Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni d Cache

Caciic

Esercizio

Esercizio 3

sercizio

■ Per rispondere al punto 3 poniamo:

```
T_A = hit\_time_{L1} + miss\_rate_{L1} * (hit\_time_{L2} + miss\_rate_{L2} * miss\_penalty_{L2}) = 4ns \rightarrow 1ns + 0.2 * (27ns + (1 - hit\_rate_{L2}) * 750ns) = 4ns \rightarrow 27ns + (1 - hit\_rate_{L2}) * 750ns = 15 \rightarrow (1 - hit\_rate_{L2}) = (15 - 27)/750 \rightarrow hit\_rate_{L2} = 1 + 12/750 > 100\%!!!
```

Quindi non è possibile ottenere un tempo di accesso con doppio livello di cache pari a 4 ns modificando solo l'hit\_ratero.



# Contents

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni c

\_ ...

Esercizio :

Esercizio 4

1 Struttura di Cache

2 Problemi Essenziali per le Gerarchie di Memoria

3 Soluzioni di Cache

4 Esercizio 1

5 Esercizio 2

6 Esercizio 3

7 Esercizio 4



# Esercizio 4

Cache

Silvia Lovergin

Struttura o Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni d Cache

Esercizio

Esercizio :

Esercizio

Esercizio 4

Sia data un'architettura composta da CPU e cache, avente miss penalty pari a 6 cicli di clock, CPI ideale pari a 8.5 cicli di clock e miss rate pari a 11%. Supponendo che per ciascuna istruzione siano necessari 2 accessi in memoria per recuperare i dati, calcolare il CPI reale, lo speedup del sistema ideale rispetto a quello reale, il CPI del sistema privo di cache e lo speedup del sistema privo di cache rispetto a quello dotato di cache.

#### Soluzione:

- $CPI_{REALE} = CPI\_IDEALE + miss\_rate * miss\_penalty * #riferimenti\_memoria = 8.5 + 0.11 * 6 * 3 = 10.48$
- speedup<sub>ideale\_vs\_reale</sub> =  $(CPI_{REALE}*IC*f)/(CPI_{IDEALE}*IC*f) = 10.48/8.5 \approx 1.23$
- CPI<sub>NO\_CACHE</sub> = CPI\_IDEALE + miss\_penalty \* #riferimenti\_memoria = 8.5 + 6 \* 3 = 26.5
- speedup<sub>nocache\_vs\_reale</sub> =  $(CPI_{REALE} * IC * f)/(CPI_{NO_CACHE} * IC * f) = 10.48/26.5 \approx 0.39$



# Contents

Cache

Silvia Lovergin

Struttura Cache

Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Cacile

Esercizio :

Laci Cizio .

Esercizio 5

1 Struttura di Cache

2 Problemi Essenziali per le Gerarchie di Memoria

3 Soluzioni di Cache

4 Esercizio 1

5 Esercizio 2

6 Esercizio 3

7 Esercizio 4



# Esercizio 5

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d Cache

Esercizio

Esercizio

Esercizio

Esercizio 5

Sia data un'architettura composta da una memoria RAM da 4Mparole, indirizzata a parole, una cache da 1Kparola e blocchi da 64 parole, dove ogni parola è composta da 4 byte.

- Strutturare gli indirizzi di memoria nel caseo di cache ad indirizzamento diretto, cache completamente associativa e cache set associativa a 2 vie.
- Ipotizzando la cache inizialmente vuota, si consideri il caso in cui la CPU debba caricare in cache 1025 parole memorizzate in modo adiacente nella memoria RAM a partire dall'indirizzo 0, ripetendo la sequenza di caricamento per 5 volte consecutive. Calcolare il numero di cache miss in caso di cache ad indirizzamento diretto e di cache completamente associativa, con politica di sostituzione LRU.



Cache

Silvia Lovergin

Struttura o Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni c Cache

Esercizi

Esercizio

Esercizio

- $dim.RAM = 4Mparole = 2^{22}parole \rightarrow 22$  bit per l'indirizzo
- $dim.Cache = 1Kparola = 2^{10}parole$
- $dim.Blocco = 64parole = 2^6parole \rightarrow 6$  bit per offset
- #blocchi\_in<sub>c</sub>ache =  $2^{10}/2^6 = 2^4 \rightarrow 4$  bit per campo indice in caso di cache ad indirizzamento diretto
- $dim.Set = 2 * 2^6 = 2^7$
- #set\_in\_cache =  $2^{10}/2^7 = 2^3 \rightarrow 3$  bit per campo set in caso di cache set-associativa a 2 vie
- Struttura dell'indirizzo in presenza di cache ad inbdirizzamento diretto: Tag=12 bit, Indice=4 bit, Offset=6 bit
- Struttura dell'indirizzo in presenza di cache completamente associativa: Tag=16 bit, Offset=6 bit
- Struttura dell'indirizzo in presenza di cache set-associativa a 2 vie: Tag=13 bit, Set=3 bit, Offset=6 bit



Cache

Silvia Lovergin

Struttura ( Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni d Cache

Esercizio

Esercizio

Esercizio

- Bisogna caricare 1025 parole, memorizzate a partire dall'indirizzo 0 di memoria, per 5 volte consecutive.
- 1025 parole = 1024 + 1 parole =  $(2^{10} + 1)$  parole
- Dato che ciascun blocco è grande  $2^6$  parole:  $2^{10}/2^6 = 2^4 \rightarrow 2^{10}$  parole stanno in  $2^4$  blocchi, più un blocco per l'ultima parola.
- Se la cache è ad indirizzamento diretto risulta:
  - 1° ciclo: 1024 miss a freddo + 1 miss per sostituzione (la 1025ª parola prende il posto della prima)
  - 2°, 3°, 4°, 5° ciclo: 1 miss per la prima parola che prende il posto della 1025³ + un miss per la 1025³ parola che prende il posto della prima
  - Totale: 1025 + 2\*4 = 1033 miss



Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie d Memoria

Soluzioni d

Esercizio

\_\_\_\_\_

Esercizio e

- Se la cache è completamente associativa, e la politica di sostituzione è LRU risulta:
  - 1° ciclo: 1024 miss a freddo + 1 miss per sostituzione (la 1025<sup>a</sup> parola prende il posto della prima)
  - $2^{\circ}$  ciclo: 1 miss per la prima parola che prende il posto della seconda (LRU) + un miss per la seconda parola che prende il posto della terza, e così via  $\rightarrow$  1025 miss
  - 3°, 4°, 5° ciclo: come il secondo ciclo, partendo rispettivamente dalla terza, quarta e quinta linea di cache.
  - Totale: 1025\*5 = 5125 miss



#### Esercizio 5 - Osservazioni

Cache

Silvia Lovergin

Struttura Cache

Problemi Essenziali per le Gerarchie di Memoria

Soluzioni d Cache

Esercizio

Ecorciaio

- Quando la memoria è indirizzata a word, la parola è la più piccola unità di memoria indirizzabile. Questa soluzione ha il vantaggio di utilizzare indirizzi di memoria più compatti, che occuperanno meno spazio nella memoria istruzioni.
- Quando invece la memoria è indirizzata al byte, l'unità di risoluzione della memoria è il byte. Le parole possono comunque essere indirizzate, ma l'indirizzo di memoria richiede alcuni bit aggiuntivi rispetto al caso precedente. L'approccio più diffuso è quello in cui la dimensione di una parola è un multiplo intero della dimensione del byte.