| esercizio n. 4 – Memoria cache                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Si consideri una gerarchia di memoria composta da memoria centrale da <b>4 Gigabyte</b> indirizzabile per byte con parole da 32 bit, una memoria <b>cache istruzioni</b> a <b>indirizzamento diretto</b> (direct mapped) da <b>512 Kilobyte</b> e una memoria <b>cache dati set associativa</b> a <b>2 vie</b> da <b>1 Megabyte</b> , entrambe con blocchi da <b>256 byte</b> . Il tempo di accesso alle parole della cache (dato e istruzione) è pari a <b>1 ciclo di clock</b> . Il tempo di accesso alle parole di memoria centrale è pari a <b>10 cicli di clock</b> . |
| Si chiede di svolgere i punti seguenti:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 1. Indicare la struttura degli indirizzi di memoria per le due memorie cache.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| 2. Calcolare il tempo necessario per caricare un blocco in caso di fallimento (miss).                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| <ol> <li>Calcolare il tempo medio di accesso alla memoria per un programma dove in media il 25 % delle i-<br/>struzioni eseguite richiede un accesso in lettura o scrittura a un dato. Il miss rate (frequenza di falli-<br/>mento) della cache istruzioni è pari a 1 % mentre per la cache dati è del 10 %.</li> </ol>                                                                                                                                                                                                                                                    |
| 4. Calcolare il rapporto di prestazioni dell'architettura senza cache rispetto a quella con cache.                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |