## Równoległe implementacje metod numerycznych – laboratorium

## Preskrypt

na prawach rękopisu

Marek Nałęcz (ćw. 1–3) Gustaw Mazurek (ćw. 4–5)

Zakład Teorii Obwodów i Sygnałów Instytut Systemów Elektronicznych Wydział Elektroniki i Technik Informacyjnych Politechnika Warszawska

## Spis treści

| 1 | Zap | Zapoznanie się ze środowiskiem programistycznym CUDA 5 |                                                            |    |  |  |
|---|-----|--------------------------------------------------------|------------------------------------------------------------|----|--|--|
|   | 1.1 | Mój pierwszy (na laboratorium) program CUDA            |                                                            |    |  |  |
|   |     | 1.1.1                                                  | Utworzenie projektu                                        | 5  |  |  |
|   |     | 1.1.2                                                  | Upiększenie programu                                       | 6  |  |  |
|   |     | 1.1.3                                                  | Pierwsze testy                                             | 7  |  |  |
|   |     | 1.1.4                                                  | Kolejne testy                                              | 8  |  |  |
|   |     | 1.1.5                                                  | Pomiar czasu wykonania brutto                              | 8  |  |  |
|   |     | 1.1.6                                                  | Pomiar czasu wykonania netto                               | ç  |  |  |
|   |     | 1.1.7                                                  | Wydruki kontrolne                                          | 10 |  |  |
|   |     | 1.1.8                                                  | Nadchodzi zmienny przecinek                                | 10 |  |  |
|   |     | 1.1.9                                                  | Profilowanie programu                                      | 11 |  |  |
|   |     | 1.1.10                                                 | Odpluskwianie programu                                     | 11 |  |  |
|   |     | 1.1.11                                                 | Ścieżka kompilacji                                         | 12 |  |  |
|   |     | 1.1.12                                                 |                                                            | 12 |  |  |
|   |     | 1.1.13                                                 |                                                            | 13 |  |  |
|   |     | 1.1.14                                                 | Refaktoryzacja kodu                                        | 14 |  |  |
|   | 1.2 | Progra                                                 | m rysujący śliczne fraktale                                | 14 |  |  |
|   |     | 1.2.1                                                  | Wersja CPU                                                 | 14 |  |  |
|   |     | 1.2.2                                                  | Wersja GPU                                                 | 17 |  |  |
| 2 | Opt | vmaliza                                                | cja programów w języku CUDA C                              | 21 |  |  |
|   | 2.1 | -                                                      |                                                            | 21 |  |  |
|   |     | 2.1.1                                                  |                                                            | 22 |  |  |
|   |     | 2.1.2                                                  | · · ·                                                      | 22 |  |  |
|   |     | 2.1.3                                                  |                                                            | 27 |  |  |
|   |     | 2.1.4                                                  | Niszczenie i odtwarzanie sygnału akustycznego              | 27 |  |  |
|   |     | 2.1.5                                                  | Uruchomienie filtracji FIR na CPU dla sygnału akustycznego | 29 |  |  |
|   |     | 2.1.6                                                  | Pierwsza (naiwna) implementacja w środowisku CUDA          | 29 |  |  |
|   |     | 2.1.7                                                  | Lekko zmieniona implementacja w środowisku CUDA            | 31 |  |  |
|   |     | 2.1.8                                                  | Umieszczenie współczynników filtru w pamięci stałej        | 32 |  |  |
|   |     | 2.1.9                                                  |                                                            | 33 |  |  |
|   |     | 2.1.10                                                 | Statyczny rząd filtru i rozwinięcie pętli                  | 35 |  |  |
|   |     | 2.1.11                                                 | Dodatkowe próby optymalizacji                              | 36 |  |  |
|   | 2.2 | Mnoże                                                  | nie macierzy przez jej transpozycję                        | 38 |  |  |
|   |     | 2.2.1                                                  | Wyjściowa implementacja w środowisku CUDA                  | 38 |  |  |
|   |     | 2.2.2                                                  | Konflikty dostępów do pamięci współdzielonej               | 44 |  |  |

SPIS TREŚCI 3

|   |      | 2.2.3                        | Grupowanie dostępów do pamięci globalnej                         | 44 |  |  |  |
|---|------|------------------------------|------------------------------------------------------------------|----|--|--|--|
|   |      | 2.2.4                        | Zmiana algorytmu                                                 | 44 |  |  |  |
|   |      | 2.2.5                        | Badanie wpływu konfiguracji wykonania programu                   | 45 |  |  |  |
| 3 | Bibl | Biblioteki wysokiego poziomu |                                                                  |    |  |  |  |
|   | 3.1  | Całkov                       | wanie metodą Monte Carlo                                         | 46 |  |  |  |
|   |      | 3.1.1                        | Sformułowanie problemu                                           | 46 |  |  |  |
|   |      | 3.1.2                        | Prototypowy program na procesor CPU – obliczanie objętości kuli  | 48 |  |  |  |
|   |      | 3.1.3                        | Przeniesienie programu na procesor GPU                           | 54 |  |  |  |
|   |      | 3.1.4                        | Generacja liczb pseudolosowych za pomocą biblioteki CURAND       | 54 |  |  |  |
|   |      | 3.1.5                        | Badanie rozrzutu wyników w zależności od liczby punktów          | 56 |  |  |  |
|   |      | 3.1.6                        | Zastąpienie liczb pseudolosowych quasi-losowymi                  | 57 |  |  |  |
|   |      | 3.1.7                        | Liczenie objętości innych brył                                   | 58 |  |  |  |
|   |      | 3.1.8                        | Liczenie innych typów całek – momenty bezwładności               | 59 |  |  |  |
|   | 3.2  |                              | arzanie kompresywnie spróbkowanego sygnału                       | 59 |  |  |  |
|   |      | 3.2.1                        | Sformułowanie problemu                                           | 59 |  |  |  |
|   |      | 3.2.2                        | Implementacja w języku MATLAB                                    | 61 |  |  |  |
|   |      | 3.2.3                        | Implementacja w języku CUDA C z wykorzystaniem biblioteki CU-    |    |  |  |  |
|   |      |                              | BLAS                                                             | 63 |  |  |  |
|   |      | 3.2.4                        | Badanie wydajności programu                                      | 68 |  |  |  |
| 4 | _    |                              | acja operacji numerycznych w układzie FPGA                       | 69 |  |  |  |
|   | 4.1  | •                            | uruchomieniowa Spartan-3A FPGA Starter Kit                       | 69 |  |  |  |
|   | 4.2  |                              | nikacja płyty z komputerem PC                                    | 71 |  |  |  |
|   |      | 4.2.1                        | Komunikacja przez USB – interfejs JTAG                           | 71 |  |  |  |
|   |      | 4.2.2                        | Sprzętowy blok komunikacji: rimlab00                             | 72 |  |  |  |
|   |      | 4.2.3                        | Przykładowy plik ograniczeń (.UCF)                               | 74 |  |  |  |
|   |      | 4.2.4                        | Komunikacja w środowisku Matlab: skrypt fpga.m                   | 75 |  |  |  |
|   |      | 4.2.5                        | Środowisko projektowe Xilinx ISE WebPACK                         | 75 |  |  |  |
|   | 4.3  |                              | szy projekt w języku VHDL                                        | 76 |  |  |  |
|   |      | 4.3.1                        | Utworzenie projektu                                              | 76 |  |  |  |
|   |      |                              | Dodawanie plików źródłowych do projektu                          | 77 |  |  |  |
|   |      | 4.3.3                        | Główny plik projektu - fpgatop.vhd                               | 78 |  |  |  |
|   |      | 4.3.4                        | Implementacja projektu                                           | 79 |  |  |  |
|   |      | 4.3.5                        | Konfiguracja układu FPGA                                         | 80 |  |  |  |
|   |      | 4.3.6                        | Uruchomienie algorytmu przetwarzania                             | 81 |  |  |  |
|   | 4.4  |                              | ie algorytmu filtracji FIR                                       | 81 |  |  |  |
|   |      | 4.4.1                        | Implementacja filtru FIR w języku VHDL                           | 82 |  |  |  |
|   |      | 4.4.2                        | Implementacja mnożenia w komórkach logicznych                    | 86 |  |  |  |
|   |      | 4.4.3                        | Implementacja filtru o zmiennych współczynnikach                 | 87 |  |  |  |
|   |      | 4.4.4                        | Filtr o zm. współczynnikach, implementacja w blokach mnożących . | 88 |  |  |  |
| 5 |      |                              | obliczeniowe dla układów FPGA                                    | 90 |  |  |  |
|   | 5.1  |                              | dzie Xilinx Core Generator                                       | 90 |  |  |  |
|   | 5.2  | •                            | za filtru FIR (moduł FIR Compiler)                               | 91 |  |  |  |
|   |      | 5.2.1                        | Implementacja filtru FIR w strukturze bezpośredniej              | 93 |  |  |  |
|   |      | 5.2.2                        | Implementacja filtru FIR w strukturze transponowanej             | 93 |  |  |  |

4 SPIS TREŚCI

|     | 5.2.3  | Implementacja filtru FIR z arytmetyką rozproszoną            | 4 |
|-----|--------|--------------------------------------------------------------|---|
|     | 5.2.4  | Wyprowadzenia bloku FIR                                      | 4 |
| 5.3 | Impler | mentacja alg. FFT (moduł Fast Fourier Transform)             | 7 |
|     | 5.3.1  | Architektura strumieniowa FFT                                | 8 |
|     | 5.3.2  | Architektura FFT z dekompozycją o podstawie 4 9              | 8 |
|     | 5.3.3  | Architektura FFT z dekompozycją o podstawie 2 9              | 8 |
|     | 5.3.4  | Uproszczona architektura FFT z dekompozycją o podstawie 2 9  | 9 |
|     | 5.3.5  | Wyprowadzenia bloku FFT                                      | 9 |
| 5.4 | Szybk  | a aproksymacja modułu liczby zespolonej                      | 2 |
|     | 5.4.1  | Implementacja algorytmu w kodzie VHDL                        | 2 |
|     | 5.4.2  | Implementacja rejestru opóźniającego                         | 3 |
| 5.5 | Badan  | ie bloku filtracji FIR                                       | 3 |
|     | 5.5.1  | Utworzenie projektu                                          | 3 |
|     | 5.5.2  | Utworzenie bloku filtracji FIR                               | 5 |
|     | 5.5.3  | Instalowanie bloku FIR w projekcie                           | 6 |
|     | 5.5.4  | Kompilowanie projektu                                        | 9 |
|     | 5.5.5  | Badanie architektury MAC                                     | 9 |
|     | 5.5.6  | Badanie sekwencyjnej architektury DA (16 cykli na próbkę) 11 | 0 |
|     | 5.5.7  | Badanie zrównoleglonej architektury DA (1 cykl na próbkę) 11 | 1 |
| 5.6 | Badan  | ie bloku transformaty Fouriera                               | 2 |
|     | 5.6.1  | Utworzenie bloku FFT                                         | 2 |
|     | 5.6.2  | Instalowanie bloku FFT w projekcie                           | 4 |
|     | 5.6.3  | Kompilowanie projektu                                        | 7 |
|     | 5.6.4  | Badanie algorytmu FFT o podstawie 4                          | 7 |
|     | 5.6.5  | Badanie algorytmu FFT o podstawie 2                          | 8 |

## Rozdział 1

# Zapoznanie się ze środowiskiem programistycznym CUDA

Podczas laboratorium nie trzeba pisać sprawozdania, ale trzeba "chwalić się" prowadzącemu każdym wykonanym zadaniem i możliwie szybko zgłaszać ew. trudności w jego wykonaniu. Przed laboratorium należy wykonać w domu zadanie 1.2.1. Uwaga: w laboratorium jest dostępny Internet, więc dane i ew. kod tego zadania można przynieść z domu albo na nośniku USB, albo zapisać na swoim koncie na jakimś, najlepiej wydziałowym, serwerze.

W celu przyspieszenia wykonywania laboratorium zaleca się kopiowanie fragmentów kodu bezpośrednio z niniejszego PDF-a do schowka Windows, a następnie wklejanie ich do edytora tekstowego lub do okienka komend. Dłuższe fragmenty kodu dołączono do tego dokumentu jako tekstowe załączniki, wyróżnione rysunkiem pineski na marginesie. Niektóre polecenia linii komendy z powodu swojej długości zostały w tekście dokumentu złamane na wiele wierszy i przez to nie wklejałyby się poprawnie do okienka komend. Dlatego zostały one w całości powtórzone w formie komentarzy PDF-a, oznaczonych żółtymi notesikami na marginesie, Można je stamtąd skopiować do schowka i wkleić w okienku komend. Uwaga: w domyślnej na laboratorium przeglądarce PDF-ów (PDFXCview) trzeba włączyć oglądanie komentarzy klawiszem *Ctrl-8*.

## 1.1 Mój pierwszy (na laboratorium) program CUDA

## 1.1.1 Utworzenie projektu

Dokonamy kompilacji pierwszego programu CUDA spod zintegrowanego środowiska programistycznego Microsoft Visual Studio 2019:

- 1. Menu: Start Wszystkie programy Visual Studio 2019.
- 2. Menu: File New Project, w zakładce Installed rozwijamy NVIDIA i wybieramy pozycję CUDA 11.5 CUDA 11.5 Runtime).
- 3. Wybieramy nazwę projektu i jego lokalizację (w katalogu roboczym). Zgadzamy się na domyślną nazwę rozwiązania (solution) i nie tworzymy dla niego odrębnego katalogu. Klikamy *OK*. Otwiera się projekt z jednym szablonowym plikiem kernel.cu.

- 4. Ustawiamy konfigurację (*Debug/Release*), a następnie platformę *x64* (należy pamiętać, aby ten i wszystkie kolejne projekty tworzyć w trybie 64-bitowym!).
- 5. Wybierając z menu *Build Build Solution*<sup>1</sup> budujemy projekt, po czym przez naciśnięcie *Ctrl-F5* uruchamiamy go (jest to zalecana metoda uruchamiania programu, zwłaszcza w przypadku dokonywania pomiarów czasu jego działania). Aby obejrzeć wyniki podczas pracy debyggera (uruchamianego przez naciśnięcie *F5*) albo ustawiamy pułapkę na wyjściu z main-a, albo (typowa sztuczka!) tuż przed wyjściem z main-a dodajemy linię:

```
if (IsDebuggerPresent()) getchar();
```

a na początku programu dołączamy plik nagłówkowy:

```
#include <windows.h>
```

## 1.1.2 Upiększenie programu

Nasz program zadziałał i dał prawidłowe wyniki. Na początek spróbujmy go zrozumieć i przeanalizować, co on robi.

1. Program powinien być w pierwszej kolejności czytelny. Dlatego upraszczamy obsługę błędów, dołączając na początku pomocniczy plik nagłówkowy:

```
"helper_cuda.h"
```

i zamieniając wszystkie sekcje (wywołujące funkcje CUDA Runtime) o postaci:

```
cudaStatus = cudaXxxx(...);
if (cudaStatus != cudaSuccess) {
    fprintf(stderr, "cudaXxxx failed!");
    goto Error;
}
```

na postać:

```
checkCudaErrors(cudaXxxx(...));
```

Usuwamy etykietę Error: i deklarację zmiennej cudaStatus; typ funkcji addWithCuda zmieniamy na void i odpowiednio modyfikujemy jej prototyp i wywołanie przez funkcję main.

2. Aby upewnić się, na jakiej karcie graficznej pracujemy, warto zaraz po wywołaniu funkcji cudaSetDevice zbadać właściwości (np. nazwę i możliwości obliczeniowe) wybranego urządzenia, umieszczając w kodzie następujący fragment programu:

<sup>&</sup>lt;sup>1</sup>**Uwaga!** Z uwagi na problemy z integracją najnowszych wersji Visual Studio z CUDA zmiany w plikach źródłowych .cu nie zawsze są "widziane" przez środowisko Visual Studio i koniecznie trzeba się upewnić, czy uruchamiamy najnowszą wersję programu. Zaleca się dalej zamiast *Build — Build Solution* używać pozycji menu *Build — Rebuild Solution*.

- 3. W polu *Solution Explorer* klikamy prawym guzikiem myszy na nazwę projektu i wybieramy *Properties* (ostatnią pozycję). W nowo otwartym oknie jako opcję *Configuration* wybieramy pozycję All configurations. Do opcji *Configuration Properties VC++ Directories Include Directories* dodajemy pozycję \$ (NVCUDASAMPLES\_ROOT) / common/inc. Jest ona niezbędna do znalezienia pliku helper\_cuda.h.
- 4. Ponownie budując i uruchamiając program sprawdzamy, czy nadal działa on poprawnie.
- 5. Analizujemy strukturę programu, identyfikując przede wszystkim: alokację pamięci dla GPU, kopiowanie danych do karty graficznej, uruchomienie jądra na GPU, kopiowanie wyników obliczeń z powrotem do pamięci CPU i zwolnienie pamięci.
- 6. Ponieważ wkrótce będziemy przerabiali program tak, aby działał on na liczbach zmiennoprzecinkowych, przygotujmy już teraz jego kod do łatwej zmiany podstawowego typu danych. Jak można to uczynić (#define, typedef, template)?
- 7. Raz jeszcze budujemy i uruchamiamy program aby upewnić się, że nic nie popsuliśmy.

## 1.1.3 Pierwsze testy

Program jest na pewno dobry, a nawet najlepszy na świecie (przecież napisał go sam Komputer!), ale na wszelki wypadek trochę go potestujemy.

1. Na początek zamiast inicjować tablice a i b przy ich deklarowaniu, wypełniamy je pętlami for ze zmienną pętlową i:

```
a[i] = i;
b[i] = i * 10000;
```

Wymaga to oczywiście usunięcia modyfikatorów **const** z deklaracji tablic a i b. Zamiast wydruku wszystkich pięciu wyników dodawania i ich sprawdzania ręcznie, sprawdzamy ich poprawność kolejną pętlą **for**, weryfikującą, czy na pewno zachodzi warunek

```
c[i] == i * 10001.
```

Ponownie budujemy i uruchamiamy program. Powinien on działać prawidłowo.

- 2. Zwiększamy rozmiar wektorów arraySize do 2000 i ponawiamy eksperyment. Tym razem powinniśmy otrzymać komunikat o błędzie *InvalidConfiguration* w pierwszej instrukcji po wywołaniu funkcji jądra. (Nie zwraca ona żadnego statusu błędu (jest typu void), więc jej status bada się właśnie oddzielnym wywołaniem funkcji cudaGetLastError ().) Okazuje się, że przekroczyliśmy maksymalny rozmiar bloku wątków.
- 3. Tym razem zatem pracę rozdzielamy pomiędzy wiele bloków watków, np.:

```
<<<(size + 255) / 256, 256>>>
```

Odpowiedniej zmianie musi też ulec wyliczanie indeksu wektora wewnątrz funkcji jądra!

```
int i = blockIdx.x*blockDim.x + threadIdx.x;
```

Ponownie budujemy i uruchamiamy program. Powinien on już działać prawidłowo.

## 1.1.4 Kolejne testy

Jeśli upewniliśmy się, że program działa poprawnie, to pozbądźmy się złudzeń!

- 1. W oknie konsoli tekstowej wchodzimy do podkatalogu x64/Debug w katalogu roboczym i uruchamiamy nasz program, podając jego nazwę jako argument programu cuda –memcheck. Powinniśmy, niestety, dostać komunikat o naruszeniu ochrony pamięci.
- 2. Dokładamy do funkcji jądra dodatkowy argument size określający rozmiar tablicy danych oraz zabezpieczenie:

```
if (i < size)</pre>
```

po czym ponawiamy sprawdzenie dostępów do pamięci. Tym razem powinno już być wszystko dobrze.

3. To samo sprawdzenie poprawności dostępów do pamięci można zrealizować również za pomocą debuggera Nsight zintegrowanego ze środowiskiem Microsoft Visual Studio. Zablokowujemy na chwilę zabezpieczenie:

```
// if (i < size)
```

i po skompilowaniu programu uruchamiamy debugger. Najpierw upewniamy się, że opcja Nsight — Enable CUDA Memory Checker jest aktywna, a potem wybieramy Nsight — Start CUDA Debugging (Legacy). W pojawiającym się okienku ostrzeżenia akceptujemy opcję Connect unsecurely i zezwalamy programowi na dostęp do zasobów komputera. Po chwili program zatrzymuje się z komunikatem o naruszeniu ochrony pamięci (widocznym w zakładce Output). Tym razem jednak w zakładce Autos lub w zakładce zmiennych lokalnych Locals możemy podejrzeć wartości zmiennych jądra, co bardzo ułatwia zlokalizowanie problemu.

## 1.1.5 Pomiar czasu wykonania brutto

Teraz już głęboko wierzymy, że nasz program nie ma katastrofalnych błędów. Ma tylko co najwyżej pewne niedokładności. A zatem możemy spróbować pomierzyć czas wykonania programu. Na początek zmierzymy czas wykonania obliczeń brutto, tzn. z alokacją pamięci, transferami danych itp.

1. Na początku programu wstawiamy:

```
#include "helper_timer.h"
```

2. Wewnątrz funkcji main wstawiamy w odpowiednie miejsca:

```
StopWatchInterface *timer = NULL;
...
sdkCreateTimer(&timer);
sdkStartTimer(&timer);
addWithCuda(...);
sdkStopTimer(&timer);
...
printf("Processing time: %f ms\n", sdkGetTimerValue(&timer));
sdkDeleteTimer(&timer);
```

3. Budujemy i uruchamiamy program, notując (zaskakująco duży) czas jego wykonania.

Aby uzyskać bardziej wiarygodne wyniki pomiaru czasu wykonania brutto, warto program uruchomić z linii komendy kilkakrotnie (3...10 razy) i wziąć pod uwagę tylko *najlepszy* wynik (*najkrótszy* czas).

## 1.1.6 Pomiar czasu wykonania netto

W kolejnym kroku zmierzymy czas wykonania obliczeń netto, tzn, tylko wywołania jądra CUDA, za pomocą mechanizmu zdarzeń CUDA.

1. Wewnątrz funkcji addWithCuda wstawiamy w odpowiednie miejsca:

```
cudaEvent_t start, stop;
float elapsedTime;
...
checkCudaErrors(cudaEventCreate(&start));
checkCudaErrors(cudaEventCreate(&stop));
checkCudaErrors(cudaEventRecord(start, 0));
  addKernel<<<...>>>(...);
  checkCudaErrors(cudaGetLastError());
checkCudaErrors(cudaEventRecord(stop, 0));
checkCudaErrors(cudaEventSynchronize(stop));
checkCudaErrors(cudaEventElapsedTime(&elapsedTime, start, stop)
  );
checkCudaErrors(cudaEventDestroy(start));
checkCudaErrors(cudaEventDestroy(stop));
...
printf("Kernel-only time: %f ms\n", elapsedTime);
```

2. Budujemy i uruchamiamy program, odnotowując (zaskakująco dużą) różnicę czasu jego wykonania brutto a netto!

Aby uzyskać bardziej wiarygodne wyniki pomiaru czasu wykonania netto, warto (niezależnie od opisanego w poprzednim punkcie kilkukrotnego uruchomienia całego programu z linii komendy) kilkakrotnie w pętli uruchomić jądro (3...10 razy) i analogicznie uwzględnić tylko *najlepszy* wynik (*najkrótszy* czas).

## 1.1.7 Wydruki kontrolne

Bardzo prymitywną, ale niezwykle skuteczną techniką uruchamiania programów jest użycie wydruków kontrolnych. Mamy taką możliwość również w przypadku funkcji wykonywanych na GPU, ale należy wtedy pamiętać o bardzo wielu równocześnie wykonywanych wątkach – potencjalnie z każdego z nich możemy dostać jakiś wydruk. Można też wybrać identyfikator bloku i/lub wątku, do którego mają się ograniczyć wydruki.

1. Wewnątrz funkcji jądra umieszczamy wydruk:

(Oczywiście powyższy wydruk można zubożyć lub wzbogacić w zależności od aktualnych potrzeb).

- 2. Zmniejszamy tymczasowo rozmiar wektorów do 60 i uruchamiamy program. Jak mają się odczyty zegara GPU funkcją clock () do podziału bloków na sploty (warp) po 32 wątki? Jaki jest czas wykonania pojedynczej funkcji jądra?
- 3. Zwiększamy z powrotem rozmiar wektorów do 2000. Jakie teraz są czasy wykonania (różnice zegara clock()) poszczególnych splotów wątków? Aby uzyskać jaśniejszy obraz sytuacji, można dokonywać wydruków tylko z wybranych wątków.

## 1.1.8 Nadchodzi zmienny przecinek

Po pomiarze czasu wykonania programu aż chciałoby się obliczyć, z jaką wydajnością (GFLO-P/s) on pracował. Odpowiedź jest prosta: z zerową! Dlaczego? Bo nie wykonywał w ogóle operacji zmiennoprzecinkowych...

1. Zmieniamy typ tablic na float i wypełniamy je:

```
a[i] = (float) i;
b[i] = (float) i * 0.0001f;
```

odpowiednio modyfikując również pętlę sprawdzania poprawności wyników. Tym razem zaczynamy działać na liczbach zmiennoprzecinkowych, więc możemy już mówić o FLOPS-ach. Użycie zmiennego przecinka jednak wiąże się z możliwością wystąpienia błędów skończonej dokładności reprezentacji liczb. Jako miarę błędu przyjmiemy maksymalne co do modułu odchylenie od wartości wyliczonej przez CPU, odpowiednio modyfikując funkcję sprawdzania i wyświetlania poprawności wyników. Na chwilę zakomentujmy wydruki kontrolne w funkcji jądra, aby upewnić się o poprawności (małym błędzie) wyników. Potem ponownie je odkomentowujemy i badamy czasy wykonania poszczególnych splotów wątków.

## 1.1.9 Profilowanie programu

Pomiary czasu wykonania programu i jego poszczególnych fragmentów można także (i to w sposób znacznie czytelniejszy i łatwiejszy do analizy) prześledzić za pomocą profilera. Zanim to uczynimy, zbudujemy wersję produkcyjną (*Release*) naszej aplikacji.

- 1. Zmieniamy konfigurację projektu na *Release*, zablokowujemy wydruki kontrolne ze wszystkich wątków i budujemy projekt, po czym uruchamiamy program, notujemy oba czasy jego wykonania (brutto i netto) oraz porównujemy z czasami dla konfiguracji uruchomieniowej (*Debug*).
- 2. Uruchamiany program z menu: *Start Wszystkie programy NVIDIA Corporation CUDA Toolkit v11.5 Visual Profiler*.
- 3. W nowo otwartym okienku profilera wybieramy *File New Session*, po czym w okienku, które się pojawi, wybieramy nazwę pliku (*File*), wskazując naszą aplikację z katalogu x64/Release. W kolejnym okienku *Executable Properties* zaznaczamy wszystkie możliwe opcje oprócz *Enable unified memory profiling* i naciskamy *Finish*. Obserwujemy (w razie potrzeby w powiększeniu) wykres czasowy (timeline) i porównujemy widoczne tam czasy z czasem wydrukowanym przez nasz program.
- 4. Przez chwilę eksplorujemy wszystkie możliwości profilera, a zwłaszcza wyniki dokonanej przez niego analizy przyczyn słabej (jego zdaniem!) wydajności naszego programu.

## 1.1.10 Odpluskwianie programu

Na ogół lepszą metodą poszukiwania błędów w programie niż zastosowanie wydruków kontrolnych jest użycie debuggera (Nsight).

1. Uaktywniamy konfigurację *Debug*. Ustawiamy pułapkę na linii:

```
c[i] = a[i] + b[i];
```

- a jeśli chcemy oglądać wartości elementów tablicy c także na linii następnej. Potem uruchamiamy debugger. W tym celu z menu zintegrowanego środowiska wybieramy *Nsight Start CUDA Debugging (Legacy)*. W pojawiającym się okienku ostrzeżenia akceptujemy opcję *Connect unsecurely*. Po zatrzymaniu programu na pułapce sprawdzamy pracę krokową debuggera. Obserwujemy wyróżnienie kolorem czerwonym zmiennych, których wartości zmieniły się od ostatniego wyświetlenia. Sprawdzamy przełączanie się pomiędzy splotami wątków (*Nsight Previous/Next Active Warp*).
- 2. Obserwujemy działanie specjalizowanych okienek debuggera: Nsight Windows CUDA Debug Focus, Nsight Windows CUDA Info oraz Nsight Windows CUDA Warp Watch. Następnie przeglądamy zawartość systemu pomocy dotyczącą zastawiania pułapek w kodzie GPU (Nsight Help Local Help NVIDIA Nsight Visual Studio Edition 6.0 User Guide CUDA Debugger How To Set GPU Breakpoints. Sprawdzamy np. działanie pułapek warunkowych, w tym wykorzystujących makra debuggera @threadIdx i @blockIdx. Można je zastawiać, klikając prawym guzikiem myszy na założoną pułapkę, a następnie wybierając Condition albo Hit Count.

3. Po otwarciu dodatkowego okienka z zawartością pamięci *Debug — Windows — Memory — Memory I* możemy np. uchwycić myszą którąś z tablic a, b czy c i przeciągnąć ją do tego okienka, aby zobaczyć jej zawartość. Uwaga: nie możemy niestety tej zawartości zmieniać ani z okienka *Locals*, ani z okienka *Memory*.

## 1.1.11 Ścieżka kompilacji

Spróbujemy teraz zrozumieć ścieżkę kompilacji i konsolidacji programu CUDA.

- 1. Uaktywniamy konfigurację produkcyjną (*Release*) projektu. Czyścimy projekt (*Build Clean Solution*). W razie potrzeby usuwamy ręcznie pozostałe w katalogu ×64/Release pliki, za wyjątkiem \* .dll. We właściwościach projektu włączamy flagę *Configuration Properties CUDA C/C++ Common Keep Preprocessed Files* i ponownie budujemy projekt.
- 2. Oglądamy wszystkie pliki znajdujące się w katalogu \$ (ProjectName) /\$ (ProjectName) /x64/Release, po ich posortowaniu wg dat i godzin utworzenia. Jest ich mnóstwo! Zwracamy uwagę na najważniejsze z nich:

#### Kod dla host-a:

kernel.cudafe1.cpp

| Kod dla device:    |                                                           |
|--------------------|-----------------------------------------------------------|
| kernel.cudafe1.gpu | kod źródłowy device po pierwszym przebiegu "front end"    |
| kernel.cudafe2.gpu | kod źródłowy device po drugim przebiegu "front end"       |
| kernel.ptx         | kod źródłowy device w asemblerze wirtualnego procesora    |
|                    | GPU (wyszukujemy w nim ciąg znaków .entry)                |
| kernel.sm_30.cubin | kod binarny device przetłumaczony dla domyślnej fizycznej |
|                    | architektury sm_30 (tzn. compute capability 3.0)          |
| kernel.fatbin      | wzbogacony kod binarny device, mogący w ogólnym przy-     |
|                    | padku zawierać kod wygenerowany dla różnych architektur   |
|                    | fizycznych i/lub źródło w języku PTX dla przyszłych, nie- |
|                    | istniejących jeszcze platform sprzętowych                 |

kod źródłowy host-a po pierwszym przebiegu "front end"

#### Kod łączny dla host-a i device:

kernel.fatbin.c

| kernel.cu.cpp.ii | kod źródłowy hosta, zawierający także kernel.fatbin.c      |
|------------------|------------------------------------------------------------|
| kernel.cu.obj    | plik zawierający kody binarne zarówno host-a, jak i device |
| project.exe      | skonsolidowany plik binarny zawierający kody zarówno       |
|                  | host-a, jak i device                                       |

plik kernel. fatbin w wersji tekstowej

## 1.1.12 Podglądanie rozkazów maszynowych

Jedną z metod oceny wydajności kodu naszej aplikacji jest analiza sposobu przetłumaczenia go przez kompilator na asembler.

1. Oglądamy końcówkę utworzonego w poprzednim punkcie pliku .ptx. Najważniejsze instrukcje "obliczeniowe" naszego programu to:

```
ld.global.f32
ld.global.f32
add.f32
```

Zauważmy, jak mały procent kodu jądra one stanowią!

2. Oglądanie kodu maszyny wirtualnej (.ptx) może być jednak dość mylące. Lepszy obraz sytuacji daje kod maszyny fizycznej. W katalogu x64/Release wykonujemy program:

```
cuobjdump -sass project.exe > kernel.sass
```

otrzymując kod źródłowy asemblera maszyny fizycznej. Identyfikujemy w nim instrukcje "obliczeniowe" naszego jądra. Sytuacja nie wygląda już tak tragicznie, jak na poziomie języka PTX.

3. Podobną analizę niskopoziomowego kodu można wykonać także za pomocą debuggera. W tym celu upewniamy się, że w menu *Tools — Options — Debugging* zaznaczone są obie opcje: *Enable Address Level Debugging* oraz *Show disassembly if source is not available*. Po zatrzymaniu się programu (najlepiej uruchamianego w konfiguracji (*Debug*)) na pułapce zastawionej w jądrze wybieramy *Debug — Windows — Disassembly*, a w otwartym okienku wybieramy *PTX and SASS*, aby zobaczyć zarówno rozkazy maszyny wirtualnej (PTX), jak i rzeczywistej (SASS).

## 1.1.13 Kompilacja z linii komendy

W ostatnim punkcie skorzystaliśmy z bardzo użytecznego narzędzia linii komendy, a mianowicie z programu cuobjdump.exe. Zestaw narzędzi CUDA oczywiście umożliwia także przeprowadzenie kompletnej kompilacji aplikacji z linii komendy.

- 1. Kompilacja programów CUDA z linii komendy powinna odbywać się w trybie 64bitowym i wymaga odpowiedniego ustawienia zmiennych środowiskowych dla interpretera komend:
  - Menu: Start Wszystkie programy Visual Studio 2019 x64 Native Tools Command Prompt
  - Wchodzimy (cd) do katalogu roboczego.

albo

- Uruchamiamy interpreter komend cmd i wchodzimy (cd) do katalogu roboczego.
- Wydajemy komendę:

```
"c:\Program Files (x86)\Microsoft Visual Studio\2019\
Community\VC\Auxiliary\Build\vcvarsall.bat" x64
```

2. Kompilujemy naszą aplikację programem nvcc.exe, będącym w zasadzie nakładką na kompilator host-a (Visual Studio 2019) i device (nvopencc.exe i ptxas.exe), konsolidator itp. itd.:

```
"c:\Program Files\NVIDIA GPU Computing Toolkit\CUDA\v11.5\bin\
nvcc" -I"\%NVCUDASAMPLES_ROOT\%/common/inc" kernel.cu
```





a następnie wykonujemy go:

a.exe

3. Oczywiście można nadać programowi bardziej inteligentną nazwę. Służą do tego celu odpowiednie opcje linii komendy programu nvcc.exe. Przeanalizujmy te opcje w dokumencie "CUDA Compiler Driver nvcc" firmy NVIDIA (punkt 3.2), albo zapisując je do pliku tekstowego:

```
"c:\Program Files\NVIDIA GPU Computing Toolkit\CUDA\v11.5\bin\
nvcc" --help > nvcc_opts.txt
```

i później oglądając ten plik za pomocą edytora.

## 1.1.14 Refaktoryzacja kodu

Kolejną czynnością będzie refaktoryzacja kodu naszej aplikacji na pliki .c lub .cpp dla host-a oraz pliki .cu dla device. Należy pomyśleć także o odpowiednim pliku nagłówkowym opisującym interfejs łączący obie części aplikacji. Po podziale kodu najpierw kompilujemy go z linii komendy, podając programowi nvcc.exe listę wszystkich modułów, a potem tworzymy odpowiedni projekt w środowisku Visual Studio 2019.

## 1.2 Program rysujący śliczne fraktale

## 1.2.1 Wersja CPU

Ten punkt należy zrealizować w domu podczas przygotowywania się do laboratorium. Utworzymy wersję CPU programu do rysowania słynnego fraktalu (zbioru Julii) i powiększania jego fragmentów. Do tworzenia grafiki wykorzystamy biblioteki OpenGL i GLUT<sup>2</sup>. Przedstawione poniżej fragmenty kodu źródłowego są napisane bardzo minimalistycznie, aby nie zaciemniać struktury programu.

1. Przed napisaniem programu należy zapoznać się z literaturą obowiązkową:

- ścieżka do plików nagłówkowych, potrzebnych do kompilacji: %NVCUDASAMPLES\_ROOT%\common\inc,
- ścieżka do plików opisu bibliotek, potrzebnych do konsolidacji: %NVCUDASAMPLES\_ROOT%\common\lib\x64,
- ścieżka do plików bibliotek dynamicznych, potrzebnych do wykonania programu: % NVCUDASAMPLES\_ROOT%\bin\win64\Release (zamiast ustawiać tę ścieżkę, można także skopiować potrzebne biblioteki dynamiczne do katalogu projektu zawierającego pliki wykonywalne).

W przypadku innej instalacji użytkownik powinien zmodyfikować odpowiednio do swojej konfiguracji poniższą procedurę kompilacji, konsolidacji i wykonania programu.



<sup>&</sup>lt;sup>2</sup>Kompilacja i uruchomienie przygotowywanego w domu programu wymaga zainstalowania jakiejś wersji biblioteki GLUT. W dalszej części niniejszego punktu zakłada się, że zainstalowane zostało środowisko CUDA w wersji 11.5. co pozwala na skorzystanie z następujących ścieżek do biblioteki freeglut (w wersji 64-bitowej):

H.-O. Peitgen, H. Juergens, D. Saupe: Granice chaosu. Fraktale. Część 2, Wydawnictwo Naukowe PWN, Warszawa, 2002, p. 13.4 i rys. 13.26.

(dla ułatwienia na prywatnej stronie internetowej przedmiotu RIM zamieszczono plik .pdf zawierający zeskanowane odpowiednie strony) oraz ew. z literaturą uzupełniającą:

- J. Ganczarski: OpenGL w praktyce, BTC, Legionowo, 2008, Dodatek A.
- 2. Tworzymy plik julia.c o następującej zawartości:

```
#define DIM 1000 /* rozmiar rysunku w pikselach */
int julia(float x, float y)
  /* Tu trzeba będzie wstawić prawdziwy kod... */
 return 1;
void kernel(unsigned char *ptr,
           const int xw, const int yw,
           const float dx, const float dy,
           const float scale)
  /* przeliczenie współrzędnych pikselowych (xw, yw)
    na matematyczne (x, y) z uwzględnieniem skali
     (scale) i matematycznego środka (dx, dy) */
  float x = scale*(float)(xw-DIM/2)/(DIM/2) + dx,
       y = scale*(float)(yw-DIM/2)/(DIM/2) + dy;
  int offset /* w buforze pikseli */ = xw + yw*DIM;
  /* kolor: czarny dla uciekinierów (julia == 0)
           czerwony dla więźniów (julia == 1) */
 ptr[offset*4 + 0 /* R */] = (unsigned char) (255*julia(x,y));
 ptr[offset*4 + 1 /* G */] = 0;
 ptr[offset*4 + 2 /* B */] = 0;
 ptr[offset*4 + 3 /* A */] = 255;
/****************
#define WIN32
#include "GL/freeglut.h"
static unsigned char pixbuf[DIM * DIM * 4];
static float dx = 0.0f, dy = 0.0f;
static float scale = 1.5f;
static void disp(void)
 glDrawPixels(DIM, DIM, GL_RGBA, GL_UNSIGNED_BYTE, pixbuf);
 glutSwapBuffers();
```

```
static void recompute(void)
 int xw, yw;
 for (yw = 0; yw < DIM; yw++)
   for (xw = 0; xw < DIM; xw++)
     kernel (pixbuf, xw, yw, dx, dy, scale);
 glutPostRedisplay();
static void kbd(unsigned char key, int x, int y)
 switch (key)
   case 'p': dx += scale*(float)(x-DIM/2)/(DIM/2);
             dy -= scale*(float)(y-DIM/2)/(DIM/2);
                                             break;
   case 'z': scale *= 0.80f;
                                             break;
   case 'Z': scale *= 1.25f;
                                             break:
   case '=': scale = 1.50f; dx = dy = 0.0f; break;
   case 27: /* Esc */ exit(0);
 }
 recompute();
int main(int argc, char *argv[])
 glutInit(&argc, argv); /* inicjacja biblioteki GLUT */
 glutInitDisplayMode(GLUT_DOUBLE | GLUT_RGBA); /* opcje */
 glutInitWindowSize(DIM, DIM); /* rozmiar okna graficznego */
 glutCreateWindow("RIM - fraktal Julii"); /* tytuł okna */
 glutDisplayFunc(disp); /* funkcja zwrotna zobrazowania */
 glutKeyboardFunc(kbd); /* funkcja zwrotna klawiatury */
 recompute(); /* obliczenie pierwszego rysunku */
 glutMainLoop();  /* główna pętla obsługi zdarzeń */
```

Plik ten nie jest jeszcze kompletnym źródłem, zaraz go uzupełnimy. Jego podstawowym elementem jest funkcja recompute, wywoływana pierwszy raz przed główną pętlą zdarzeń biblioteki OpenGL, a potem po każdej zmianie parametrów zobrazowania. Parametry zmieniane są za pomocą klawiatury, obsługiwanej przez funkcję zwrotną (callback) kbd. Zapewnia ona następujące sterowania:

- p punkt wskazany myszą staje się nowym środkiem rysunku
- z powiększenie rysunku
- Z zmniejszenie rysunku
- = przywrócenie domyślnego powiększenia i środka zobrazowania

Esc wyjście z programu

Z kolei funkcja kernel jest wywoływana przez funkcję recompute dla każdego piksela obrazu w zagnieżdżonej parze pętli. Funkcja kernel przelicza współrzędne pikselowe (xw, yw) na współrzędne matematyczne (x, y) z uwzględnieniem współczynnika skali i współrzędnych matematycznych środka rysunku. Punkty odpowiadające uciekinierom są zapisywane do bufora pikseli w kolorze czarnym, a odpowiadające więźniom – w kolorze czerwonym. Zero-jedynkową informację o tym, czy punkt o współrzędnych matematycznych (x, y) (odpowiadających liczbie zespolonej z = x + jy) jest uciekinierem (0), czy więźniem (1), zwraca funkcja julia o prototypie:

```
int julia(float x, float y);
```

Na razie, jak widać, funkcja ta jest pusta – zakłada, że wszyscy są więźniami.

- 3. Uzupełniamy w pliku julia.c funkcję julia, na podstawie pseudokodu zamieszczonego na samym końcu p. 13.4 pierwszej pozycji literatury. Jako parametr c przekształcenia  $z_{n+1}=z_n^2+c$  wybieramy  $c=-0.123+\mathrm{j}0.745$ , co odpowiada tzw. "królikowi Douady'ego". Maksymalną liczbę iteracji (parametr k wspomnianego pseudokodu) ustalamy na razie w granicach 100...1000, w następnym punkcie nieco z nim poeksperymentujemy.
- 4. Kompilujemy program albo tworząc odpowiedni projekt zintegrowanego środowiska Microsoft Visual Studio 2019, albo posługując się linią komendy najpierw w celu ustawienia zmiennych środowiskowych, a następnie w celu przeprowadzenia właściwej kompilacji i konsolidacji:

```
"c:\Program Files (x86)\Microsoft Visual Studio\2019\Community\
    VC\Auxiliary\Build\vcvarsall.bat" x64
cl julia.c /Fejulia_cpu.exe /W4 /I"%NVCUDASAMPLES_ROOT%/common/
    inc" /link /LIBPATH:"%NVCUDASAMPLES_ROOT%/common/lib/x64"
```

Uruchamiamy program, ustawiając uprzednio ścieżkę do biblioteki GLUT:

```
set PATH=%PATH%;%NVCUDASAMPLES_ROOT%\bin\win64\Release
julia_cpu.exe
```

Powinniśmy uzyskać rysunek podobny do pokazanego na rys. 13.26 pierwszej pozycji literatury (tylko z wypełnionym na czerwono wnętrzem).

5. Spróbujmy pobadać fraktal Julii, powiększając jego wybrane fragmenty. Czy starczy nam cierpliwości, aby osiągnąć tak duże powiększenie, że obraz zacznie cierpieć na "pikselozę"?

## 1.2.2 Wersja GPU

W laboratorium napiszemy i uruchomimy wersję GPU programu do rysowania zbioru Julii.

1. Kopiujemy plik julia.c na nazwę julia.cu. Na samym początku funkcji main wywołujemy funkcję cudaSetDevice (oczywiście ze sprawdzaniem ew. błędów makrem checkCudaErrors).



2. Dołączamy plik nagłówkowy:

```
#include "helper_cuda.h"
```

- 3. Funkcję julia deklarujemy jako \_\_device\_\_.
- 4. funkcję kernel deklarujemy jako \_\_global\_\_. Usuwamy z listy jej parametrów formalnych współrzędne pikselowe xw i yw. Zamiast tego deklarujemy zmienne automatyczne o takich samych nazwach i inicjujemy je na podstawie indeksów bloku i wątku. Pamiętajmy o zabezpieczeniu przed zbyt dużymi wartościami współrzędnych xw i yw (zetknęliśmy się już z tym problemem w punkcie 1.1.4).
- 5. Deklarujemy wskaźnik do dodatkowego bufora pikseli w pamięci device:

```
static unsigned char *d_pixbuf;
```

Na początku funkcji main, tuż po wywołaniu cudaSetDevice, alokujemy pamięć urządzenia o takim samym rozmiarze, jak rozmiar bufora pixbuf i przypisujemy tę pamięć do wskaźnika d\_pixbuf. Dla uproszczenia nie będziemy się kłopotali zwalnianiem tej pamięci przy wyjściu z programu.

6. W funkcji recompute zamiast dwóch zagnieżdżonych pętli for umieszczamy wywołanie jądra

gdzie DIM\_BLOCK jest odpowiednio zdefiniowaną stałą:

```
#define DIM_BLOCK 16
```

Po wywołaniu jądra oczywiście sprawdzamy status tej operacji (jak i każdej innej operacji CUDA), a następnie kopiujemy zawartość bufora pikselowego urządzenia (d\_pixbuf) do bufora pikselowego komputera nadrzędnego (pixbuf).

- 7. Kompilujemy program albo tworząc odpowiedni projekt zintegrowanego środowiska Microsoft Visual Studio 2019, podobnie jak w punkcie 1.1.1:
  - Menu: Start Wszystkie programy Visual Studio 2019.
  - Menu: File New Project, w zakładce Installed rozwijamy NVIDIA i wybieramy pozycję CUDA CUDA 11.5 Runtime).
  - Usuwamy z projektu (*Remove Delete* w menu kontekstowym) automatycznie utworzony plik kernel.cu.
  - Dołączamy do projektu (*Add Existing Item* w menu kontekstowym) nasz plik julia.cu.
  - Ustawiamy konfigurację (*Debug/Release*), a następnie platformę *x64*.

- W polu *Solution Explorer* klikamy prawym guzikiem myszy na nazwę projektu i wybieramy *Properties* (ostatnią pozycję). Do opcji *Configuration Properties VC++ Directories Executable Directories* dodajemy pozycję \$ (NVCUDASAMPLES\_ROOT ) /bin/win64/Release (dla konfiguracji produkcyjnej projektu).
- W tym samym okienku właściwości projektu do opcji *Configuration Properties VC++ Directories Include Directories* dodajemy pozycję \$ (NVCUDASAMPLES\_ROOT ) /common/inc dla wszystkich konfiguracji projektu.
- Po raz kolejny w tym samym okienku właściwości projektu do opcji *Configuration Properties VC++ Directories Library Directories* dodajemy pozycję \$ (NVCUDASAMPLES\_ROOT) /common/lib/x64 dla wszystkich konfiguracji projektu.
- Raz jeszcze w tym samym okienku właściwości projektu do opcji *Configuration Properties Linker Input Additional Dependencies* dodajemy pozycję freeglut . lib dla wszystkich konfiguracji projektu.
- Do podkatalogu odpowiadającemu aktualnej konfiguracji projektu *Release/Debug* wgrywamy plik freeglut.dll z katalogu \$ (NVCUDASAMPLES\_ROOT) /bin/win64/Release (lub odpowiednio . . . /Debug)..

albo posługując się linią komendy najpierw w celu ustawienia zmiennych środowiskowych, a następnie w celu przeprowadzenia właściwej kompilacji i konsolidacji:

```
"c:\Program Files (x86)\Microsoft Visual Studio\2019\Community\
    VC\Auxiliary\Build\vcvarsall.bat" x64
"c:\Program Files\NVIDIA GPU Computing Toolkit\CUDA\v11.5\bin\
    nvcc" julia.cu -o julia_gpu.exe -I"\%NVCUDASAMPLES_ROOT\%/
    common/inc" -L"\%NVCUDASAMPLES_ROOT\%/common/lib/x64"
```

Uruchamiamy program, ustawiając uprzednio ścieżkę do biblioteki GLUT:

```
set PATH=%PATH%;%NVCUDASAMPLES_ROOT%\bin\win64\Release
julia_gpu.exe
```

Powinniśmy uzyskać rysunek identyczny jak dla programu wykonywanego przez CPU.

- 8. Spróbujmy pobadać fraktal Julii, powiększając jego wybrane fragmenty. Tym razem powinniśmy mieć odczucie wyraźnie szybszego reagowania komputera na polecenia wydawane z klawiatury. Bez problemu można dojść do tak dużego powiększenia, że obraz zacznie wykazywać "pikselozę".
- 9. Spróbujmy potwierdzić to wrażenie większej reaktywności obiektywnym pomiarem. Można (podobnie jak w punkcie 1.1.5) zmierzyć czas wykonania funkcji recompute w milisekundach i wyświetlić go w tytule okna funkcją glutSetWindowTitle(char \*name).
- 10. Trochę eksperymentujemy z maksymalną liczbą iteracji pętli for (badającej, czy dany punkt jest uciekinierem, czy więźniem), próbując ją zmniejszyć (np. do 10) lub zwiększyć (np. do 10000).
- 11. **if** wersja GPU jest wyraźnie szybsza niż wersja CPU **then**



## 20 ROZDZIAŁ 1. ZAPOZNANIE SIĘ ZE ŚRODOWISKIEM PROGRAMISTYCZNYM CUDA

OK, przecież właśnie o to nam chodziło.

else

Bez paniki, na następnym laboratorium poznamy kilka technik optymalizacji. end if

## Rozdział 2

## Optymalizacja programów w języku CUDA C

Opis niniejszego ćwiczenia będzie zakładał, że Czytelnik posiadł już (np. podczas pierwszego laboratorium) podstawowe umiejętności dotyczące posługiwania się środowiskiem CUDA. Skrypt nie będzie zatem opisywał *jak* należy wykonać poszczególne czynności, tylko skupi się na tym, *co* należy wykonać. W razie potrzeby zaleca się sięgniecie po podpowiedzi do poprzedniego rozdziału.

Podczas laboratorium trzeba notować czasy działania i wydajności wszystkich implementowanych wariantów programów, równocześnie "chwaląc się" prowadzącemu każdym wykonanym zadaniem i możliwie szybko zgłaszając ew. trudności w jego wykonaniu. Nie będziemy w ramach ćwiczenia liczyli przyspieszenia kodu względem implementacji na CPU, tylko jednej implementacji GPU względem innej.

W trakcie implementowania różnych wariantów kodu często powstaje konieczność chwilowego powrotu do jego starej wersji. Jednym z wygodnych sposobów na poradzenie sobie z problemem zarządzania kilkoma wersjami modułu (lepszym niż często stosowane przez studentów komentowanie dużych fragmentów kodu wewnątrz plików) jest dołączenie do projektu zintegrowanego środowiska Microsoft Visual Studio 2019 wszystkich wersji pliku źródłowego i zastosowanie mechanizmu wykluczania ich z procesu budowania kodu binarnego. W tym celu we właściwościach danego pliku należy odpowiednio ustawić *Properties — Configuration Properties — General — Excluded From Build — Yes/No*.

Trzeba też pamiętać, żeby zawsze przed pomiarami efektywności każdego kolejnego wariantu programu upewnić się co do jego poprawności, zwracając uwagę na wyniki testu zgodności wyników ze wzorcem oraz uruchamiając program za pomocą wykorzystywanego już w poprzednim ćwiczeniu narzędzia cuda-memcheck.

Przed laboratorium należy wykonać w domu zadania 2.1.1, 2.1.2 oraz 2.1.3. Uwaga: w laboratorium jest dostępny Internet, więc dane i ew. kod tego zadania można przynieść z domu albo na nośniku USB, albo zapisać na swoim koncie na jakimś, najlepiej wydziałowym, serwerze.

## 2.1 Filtracja zakłóceń sygnału akustycznego

W tym punkcie będziemy filtrowali sygnał akustyczny (audio) filtrem cyfrowym o skończonej odpowiedzi impulsowej (FIR – *finite impulse response*). Projekt będzie się więc nazywał

audiofir (nie mylić z audiofilem).

## 2.1.1 Współczynnik CGMA dla filtracji FIR

Należy oszacować współczynnik pamięciowy złożoności obliczeniowej CGMA ( $Compute\ to\ Global\ Memory\ Access\ ratio$ ) dla filtracji dyskretnego sygnału rzeczywistego  $y_{in}$  o długości L próbek filtrem o skończonej odpowiedzi impulsowej h rzędu n. Wskazówka dla osób spoza sygnałowego nurtu kształcenia: wynikiem filtracji jest też sygnał rzeczywisty  $y_{out}$  o długości L próbek, a każda próbka wyjściowa jest iloczynem skalarnym wektora n+1 próbek sygnału wejściowego i wektora rzeczywistych współczynników filtru h o rozmiarze n+1:

$$y_{out}[i] = [y_{in}[i], y_{in}[i-1], \dots, y_{in}[i-n]] \cdot [h_0, h_1, \dots, h_n]^T =$$

$$= \sum_{k=0}^{n} y_{in}[i-k]h_k,$$
(2.2)

dla  $i = 0, \dots, L - 1$ . Przyjmuje się przy tym, że:

$$y_{in}[i] = 0$$
 dla  $i < 0$ . (2.3)

## 2.1.2 Implementacja filtracji FIR na CPU

Ten punkt należy zrealizować w domu podczas przygotowywania się do laboratorium. Utworzymy "szkolną" wersję programu filtracji FIR na CPU.

• Tworzymy plik audiofir0.co następującej zawartości:

```
#include "audiofir.h"

static void audiofir_kernel(int i,
    float *yout, float *yin, float *coeff, int n, int len)

{
    /* Tu trzeba będzie wstawić prawdziwy kod... */
}

void audiofir(
    float *yout, float *yin, float *coeff, int n, int len,...)

{
    int i;
    for (i = 0; i < len; i++)
        audiofir_kernel(i, yout, yin, coeff, n, len);
    for (i = 0; i < len; i++)
        audiofir_kernel(i, yout+len, yin+len, coeff, n, len);
}</pre>
```

Plik ten nie jest jeszcze kompletnym źródłem, zaraz go uzupełnimy. Jego podstawowym elementem jest funkcja audiofir. Jej prototyp znajduje się w pliku audiofir. h o następującej zawartości:

```
#if defined __cplusplus
extern "C"
#endif
void audiofir(
   float *yout, float *yin, float *coeff, int n, int len,...);
```

Funkcja audiofir dostaje jako parametry wejściowe próbki sygnału wejściowego do filtracji yin (najpierw len próbek kanału lewego, potem len próbek kanału prawego) oraz współczynniki filtru FIR coeff (wektor n + 1 współczynników). Funkcja ta dwukrotnie (raz dla lewego i raz dla prawego kanału stereofonicznego) przebiega po próbkach danych wejściowych yin dla każdej (i-tej) z nich wywołując zasadnicze jądro filtracji audiofir\_kernel obliczające iloczyn skalarny (2.2).

- Uzupełniamy w pliku audiofir0.c funkcję audiofir\_kernel zgodnie ze wzorem (2.2). Warto już w tym momencie napisać ten kawałek kodu "porządnie", tzn. wewnątrz pętli sumowania po k kolejne iloczyny należy dosumowywać nie do elementu tablicy wyjściowej odpowiadającej sygnałowi  $y_{out}$ , tylko do oddzielnie zadeklarowanej skalarnej zmiennej automatycznej, którą dopiero na zewnątrz pętli po zakończeniu sumowania podstawimy na odpowiedni element tablicy wyjściowej. W ten sposób znacząco zmniejszymy liczbę odwołań kodu do pamięci. Pamiętajmy także, aby wewnątrz pętli obliczania iloczynu skalarnego dodać zabezpieczenie if (i >= k) przed sięganiem przed pierwszą próbkę sygnału  $y_{in}[0]$ , czyli do elementów wektora yin o ujemnych indeksach, zgodnie z założeniem wynikającym ze wzoru (2.3). Parametr len funkcji audiofir\_kernel nie jest na razie wykorzystywany, ale przyda się, gdy przejdziemy na implementację na procesorze GPU.
- Plik audiofiro.c zawiera część "wykonawczą" naszej aplikacji. Oprogramowanie szkieletowe (w tym funkcja main) zawarte jest w pliku audiofir.c o następującej zawartości:

```
*coeff_ptr = (float *) malloc((1 + n) * sizeof(float));
 * yin_ptr = (float *) malloc(2 * len * sizeof(float));
 * yref_ptr = (float *) malloc(2 * len * sizeof(float));
 * yout_ptr = (float *) malloc(2 * len * sizeof(float));
void free_mem(float *coeff_ptr, float *yin_ptr,
             float *yref_ptr, float *yout_ptr)
 free(coeff_ptr);
 free( yin_ptr);
 free( yref_ptr);
 free( yout_ptr);
void read_data(int *n_ptr, int *len_ptr,
              float **coeff_ptr, float **yin_ptr,
              float **yref_ptr, float **yout_ptr)
 FILE *f = fopen("audiofir_in.dat", "rb");
 fread( n_ptr, sizeof(int), 1, f);
 fread(len_ptr, sizeof(int), 1, f);
 alloc_mem(*n_ptr, *len_ptr,
           coeff_ptr, yin_ptr, yref_ptr, yout_ptr);
 fread(*coeff_ptr, sizeof(float), 1 + *n_ptr, f);
 fread(* yin_ptr, sizeof(float), 2 * *len_ptr, f);
 fread(* yref_ptr, sizeof(float), 2 * *len_ptr, f);
 fclose(f);
void write_data(int len, float *y)
 FILE *f = fopen("audiofir_out.dat", "wb");
 fwrite(y, sizeof(float), 2 * len, f);
 fclose(f);
void audiocmp(float *yout, float *yref, int len)
 int k;
 float d, e = -1.0f;
 for (k = 0; k < 2 * len; k++)
   if ((d = fabsf(yout[k] - yref[k])) > e)
```

```
e = d;
 printf("max. abs. err. = %.1e\n", e);
/**********************
#ifdef _WIN32
#define WINDOWS LEAN AND MEAN
#include <windows.h>
typedef LARGE_INTEGER app_timer_t;
#define timer(t_ptr) QueryPerformanceCounter(t_ptr)
void elapsed_time(app_timer_t start, app_timer_t stop,
                 double flop)
 double etime;
 LARGE_INTEGER clk_freq;
 QueryPerformanceFrequency (&clk_freq);
 etime = (stop.QuadPart - start.QuadPart) /
          (double) clk_freq.QuadPart;
 printf("CPU (total!) time = %.3f ms (%6.3f GFLOP/s)\n",
        etime * 1e3, 1e-9 * flop / etime);
#else
#include <time.h> /* requires linking with rt library
                    (command line option -lrt) */
typedef struct timespec app_timer_t;
#define timer(t_ptr) clock_gettime(CLOCK_MONOTONIC, t_ptr)
void elapsed_time(app_timer_t start, app_timer_t stop)
 double etime;
 etime = 1e+3 * (stop.tv_sec - start.tv_sec ) +
         1e-6 * (stop.tv_nsec - start.tv_nsec);
 printf("CPU (total!) time = %.3f ms (%6.3f GFLOP/s)\n",
        etime, 1e-6 * flop / etime);
#endif
```

```
int main(int argc, char *argv[])
 app_timer_t start, stop;
 int n, len;
                      *coeff, *yin, *yref, *yout;
 float
 read_data(&n, &len, &coeff, &yin, &yref, &yout);
 timer(&start);
 audiofir(yout, yin, coeff, n, len, argc, argv);
 timer(&stop);
 elapsed_time(start, stop,
    2*((double) n+1) * 2*((double) len));
 audiocmp(yout, yref, len);
 write_data(len, yout);
 free_mem(coeff, yin, yref, yout);
 if (IsDebuggerPresent()) getchar();
 return 0;
```

Kod ten jest napisany bardzo minimalistycznie, aby nie zaciemniać struktury programu. Część szkieletowa kodu nie będzie ulegała zmianie nawet po przejściu na implementację programu na procesorze graficznym – tworzyć będziemy tylko kolejne warianty audiofirx.cu kodu "wykonawczego".

- Kompilujemy program albo tworząc odpowiedni projekt zintegrowanego środowiska Microsoft Visual Studio 2019, albo posługując się linią komendy. W obu przypadkach pamiętajmy, aby był to projekt 64-bitowy. Projekt zawiera dwa pliki źródłowe: audiofir.c i audiofiro.c oraz jeden plik nagłówkowy audiofir.h. Nie są wymagane żadne dodatkowe biblioteki. Warto pamiętać o włączeniu wysokiego poziomu ostrzeżeń (opcja /W4 kompilatora cl).
- Zaczniemy od uruchomienia programu w prostej konfiguracji testowej. Do celów uruchamiania dogodnie jest pracować na całkowicie sztucznym sygnale i filtrze, które będą w debuggerze pokazywały jak na dłoni, co naprawdę się dzieje w programie. Do wygenerowania testowego pliku audiofir\_in.dat służy program MATLAB-owski¹ testfir.mo następującej zawartości:

```
function [yorg, yin, yref, Fs] = testfir

%% generacja oryginalnego sygnału
Fs = 44100;
yorg = [1 2 3 4 5 6 7 8 9];
yorg = [yorg.', -yorg.'];
len = length(yorg);

%% brak zakłócenia sygnału szumem i przydźwiękiem sieciowym
yin = yorg;
```



<sup>&</sup>lt;sup>1</sup>Program ten można także uruchomić w darmowym środowisku GNU Octave, co pozwala na wykonanie niniejszego podpunktu w domu.

```
%% zaprojektowanie filtru i filtracja
coeff = [1e0 1e1 1e2 1e3];
n = length(coeff) - 1;
yref = filter(coeff, 1, yin);
%% zapamiętanie filtru i sygnałów w pliku binarnym
f = fopen('audiofir_in.dat', 'wb');
fwrite(f, [n, len], 'int');
fwrite(f, coeff, 'single');
fwrite(f, yin, 'single');
fwrite(f, yref, 'single');
fclose(f);
```

Oczywiście odpowiednio modyfikując ten plik, można go dostosować do własnych potrzeb – jest on raczej ilustracją pewnego pomysłu na uruchamianie programu. Jeśli program działa prawidłowo na tak prostym sygnale (daje zerowy błąd wektora yout względem yref), to przechodzimy do następnego punktu.

## 2.1.3 Wybór sygnału akustycznego

Wyszukajmy w swojej domowej fonotece jakieś nasze ulubione nagranie MP3 spełniające następujące warunki:

- 1. Jest to nagranie stereofoniczne (ma ani mniej, ani więcej, tylko dokładnie dwa kanały).
- 2. Nagranie ma częstotliwość próbkowania 44100 Hz (tak jak na płycie CD).
- 3. Nagranie nie trwa zbyt krótko, ani zbyt długo (najlepiej 1–2 minuty; przetwarzanie dłuższych nagrań w trybie uruchomieniowym *Debug* trwa zbyt długo).
- 4. Muzyka jest dość spokojna (kameralna klasyczna, ballada itp.), ale ma sporo wysokich tonów.

Uwaga: warto przynieść na laboratorium (oczywiście oprócz wyszukanego nagrania...) własne słuchawki dobrej jakości z wtykiem tzw. mini-jack (typowy wtyk do wyjścia karty dźwiękowej komputera), o impedancji ok. 30  $\Omega$ .

#### Niszczenie i odtwarzanie sygnału akustycznego 2.1.4

Za pomocą załączonego programu MATLAB-owskiego audiofir.m: o następującej zawartości:

```
function [yorg, yin, yref, Fs] = audiofir(file)
%% odczyt oryginalnego sygnału
[yorg, Fs] = audioread(file); % yorg = [y_left, y_right]
len = length(yorg);
assert (Fs == 44100);
assert(size(yorg, 2) == 2);
```

```
%% zakłócenie sygnału szumem i przydźwiękiem sieciowym
noise = filter(fir1(128, 11000/(Fs/2), 'high',...
              blackmanharris(129)), 1,...
              randn(size(yorg))); % szum w.cz.
hum = sin(2*pi*50*(0:len-1).'/Fs); % przydźwięk 50Hz
yin = yorg + noise + [hum, hum];
%% zaprojektowanie filtru i odfiltrowanie zakłóceń
n = 1024;
coeff = firpm(n, [0 70 90 9900 10100 (Fs/2)]/(Fs/2),...
                 [0 0 1 1 0 0 ],...
                 [10.1606 1
                               10000 ]);
tic
yref = filter(coeff, 1, yin);
toc
%% zapamiętanie filtru i sygnałów w pliku binarnym
f = fopen('audiofir_in.dat', 'wb');
fwrite(f, [n, len], 'int');
fwrite(f, coeff, 'single');
fwrite(f, yin, 'single');
fwrite(f, yref, 'single');
fclose(f);
```

- Odczytujemy z dysku oryginalny sygnał y oraz jego częstotliwość próbkowania Fs i liczbę próbek len = L.
- Dodajemy do sygnału silny szum wysokoczęstotliwościowy (w pasmie powyżej 10100 Hz) i przydźwięk sieci energetycznej 50 Hz, otrzymując sygnał yin.
- Filtrujemy zakłócony sygnał filtrem FIR wysokiego rzędu n=1024, otrzymując sygnał yref stanowiący punkt odniesienia do sprawdzania poprawności naszych własnych procedur filtracji. Filtr prawie całkowicie wycina pasmo powyżej 9900 Hz (a więc szum) i ma tzw. zero charakterystyki amplitudowej (a więc w ogóle nie przepuszcza sygnału) na częstotliwości 50 Hz.
- Przy okazji filtracji mierzymy i notujemy czas jej realizacji przez MATLAB-owską funkcję filter. Jest to wysoko zoptymalizowana funkcja zakodowana w asemblerze.
- Zapamiętujemy w pliku dyskowym audiofir\_in.dat rząd filtru i długość sygnału
  jako liczby całkowite, a potem współczynniki filtru coeff oraz sygnał zakłócony yin
  i sygnał po filtracji yuref jako wektory liczb zmiennoprzecinkowych pojedynczej precyzji.

W tym celu wykonujemy w okienku komend MATLAB-a polecenie:

```
[yorg, yin, yref, Fs] = audiofir('moje_ulubione_nagranie.mp3');
```

Każdy z trzech otrzymanych sygnałów jest macierzą, której pierwsza kolumna odpowiada lewemu, a druga – prawemu kanałowi stereo.

Odsłuchujemy poszczególne nagrania poleceniami:

```
soundsc(yorg, Fs);
soundsc(yin, Fs);
soundsc(yref, Fs);
```

(Odtwarzanie można w każdej chwili przerwać naciskając kombinację klawiszy *Ctrl-C*.) Jaka jest subiektywna ("na ucho") jakość sygnału po filtracji?

## 2.1.5 Uruchomienie filtracji FIR na CPU dla sygnału akustycznego

1. Uruchamiamy program w konfiguracji uruchomieniowej, po czym weryfikujemy jego poprawność, sprawdzając wartość maksymalnego bezwzględnego błędu drukowaną przez program. Powinna być ona mała – powiedzmy rzędu 10<sup>-6</sup>. Jeśli tak jest, to kompilujemy program w konfiguracji produkcyjnej (z włączoną optymalizacją – opcja /ox kompilatora cl) i notujemy czas działania programu oraz osiągniętą wydajność w GFLOP/s, a następnie porównujemy czas działania z filtracją MATLAB-owską (przypomnijmy – wysoce zoptymalizowaną!). Jeśli program daje błędne wyniki (maksymalny bezwzględny błąd jest za duży, np. rzędu 1), to trzeba go jednak porządnie uruchomić.

## 2.1.6 Pierwsza (naiwna) implementacja w środowisku CUDA

W laboratorium napiszemy i uruchomimy wersję GPU programu do filtracji FIR. Zaczniemy od zakodowania w głównej funkcji wykonawczej audiofir typowych siedmiu kroków przetwarzania CUDA.

1. Kopiujemy plik audiofir0.c na nazwę audiofir1.cu. Dołączamy do niego plik nagłówkowy:

```
#include "helper_cuda.h"
```

i dodajemy do opcji *Configuration Properties — VC++ Directories — Include Directories* projektu pozycję \$ (NVCUDASAMPLES\_ROOT) /common/inc niezbędną do jego znalezienia. Na samym początku funkcji audiofir wywołujemy funkcję cudaSetDevice (oczywiście wszystkie wywołania funkcji cudaXxxx opatrujemy sprawdzaniem ew. błędów makrem checkCudaErrors).

- 2. Deklarujemy trzy wskaźniki typu **float** \* i alokujemy za pomocą funkcji cudaMalloc w pamięci urządzenia trzy wektory: współczynników filtru (n + 1 elementów) oraz sygnału wejściowego i wyjściowego filtru (oba po 2·len elementów na kanał lewy i prawy).
- 3. Kopiujemy za pomocą funkcji cudaMemcpy do pamięci urządzenia wektor współczynników filtru coeff i sygnał wejściowy yin.
- 4. Zamiast dwóch pętli **for** (dla kanału lewego i prawego) wpisujemy dwa wywołania funkcji jądra audiofir\_kernel. Musimy w tym momencie zdecydować o konfiguracji wykonania naszego programu. Naturalne wydaje się związanie pojedynczego wątku

z każdą próbką przefiltrowanego sygnału, czyli elementem wyjściowego wektora yout. Ponieważ sygnał w każdym kanale stereo jest jednowymiarowy (funkcja czasu), więc i konfiguracja sieci bloków wątków oraz każdego bloku będzie jednowymiarowa. Założymy, że każdy blok będzie obejmował K wątków, przy czym wielkość tę zdefiniujemy na początku pliku audiofirl.cu:

```
#define K 512
```

W wyniku tych decyzji konfiguracja każdego z dwóch wykonań jądra przyjmie postać:

```
<<<(len+K-1)/K, K>>>
```

Oczywiście na liście parametrów aktualnych funkcji jądra audiofir\_kernel musimy pominąć indeks i oraz pamiętać równocześnie o podaniu w jej argumentach wskaźników do wektorów w pamięci urządzenia, a nie gospodarza. Po wywołaniu obu jąder wstawiamy sprawdzanie statusu tych operacji w postaci:

```
checkCudaErrors(cudaGetLastError());
```

Dla celów pomiaru czasu wykonania *samego* jądra, *przed* pierwsze z jego wywołań wpisujemy kod:

```
cudaEvent_t start, stop; // pomiar czasu wykonania jądra
checkCudaErrors(cudaEventCreate(&start));
checkCudaErrors(cudaEventCreate(&stop));
checkCudaErrors(cudaEventRecord(start, 0));
```

a po wywołaniu funkcji cudaGetLastError – kod:

5. Czekamy na zakończenie wykonywania funkcji jądra:

```
checkCudaErrors(cudaDeviceSynchronize());
```

- 6. Kopiujemy wyniki pracy jądra (przefiltrowany sygnał) do pamięci gospodarza za pomocą funkcji cudaMemcpy.
- 7. Zwalniamy przydzieloną pamięć urządzenia (cudaFree). Następnie dla potrzeb debuggera wywołujemy funkcję cudaDeviceReset i drukujemy wyniki pomiaru czasu wykonania jądra:

Warto zwrócić tu uwagę na konieczność rzutowania rozmiarów problemu na typ **double** aby uniknąć przepełnień przy operacjach stałoprzecinkowych.

Zmiany konieczne w funkcji jądra audiofir\_kernel są już niewielkie – wystarczy poprzedzić jej deklarację modyfikatorem \_\_global\_\_ oraz z listy parametrów formalnych usunąć indeks i. Zamiast tego musimy go odtworzyć na początku ciała funkcji na podstawie indeksów wątku w bloku i bloku w sieci, a także zabezpieczyć się przed sięganiem poza ostatnią próbkę sygnału (zwróćmy uwagę, że w konfiguracji wykonania liczba bloków została zaokrąglona w górę):

```
int i = threadIdx.x + blockIdx.x*blockDim.x; if (i < len) {
   ...
}</pre>
```

Kompilujemy i uruchamiamy program, notujemy czas wykonania funkcji jądra i narzuty na kopiowanie danych itp.

## 2.1.7 Lekko zmieniona implementacja w środowisku CUDA

W pierwszym kroku lekko uprościmy kod jądra, aby łatwiej nam było realizować kroki następne. Pozbędziemy się mianowicie obu sprawdzeń if (i < len) oraz if (i >= k).

- 1. Kopiujemy plik audiofir1.cu na nazwę audiofir2.cu.
- 2. Aby można było pozbyć się sprawdzeń, poświęcimy nieco pamięci, odpowiednio dopełniając sygnał każdego z kanałów stereofonicznych na końcu zerami tak, aby jego długość była wielokrotnością K, a także poprzedzając sygnał w każdym kanale n zerami. Alokacja wektora sygnału wejściowego w pamięci urządzenia powinna zatem zamiast 2L elementów dotyczyć  $2(L_1+n)$  elementów, gdzie

$$L_1 = \left| \frac{L + K - 1}{K} \right| K, \tag{2.4}$$

zaś alokacja wektora sygnału wyjściowego – dotyczyć  $2L_1$  elementów.

- 3. Zamiast kopiowania 2L elementów sygnału wejściowego filtru z pamięci gospodarza do pamięci urządzenia, musimy teraz (nie zmieniając układu danych w pamięci gospodarza, a tylko zmieniając sposób przesyłania danych do urządzenia):
  - wyzerować n pierwszych elementów (funkcją cudaMemset<sup>2</sup>),
  - skopiować L kolejnych elementów z wektora gospodarza (kanał lewy) (za pomocą funkcji  $\operatorname{cudaMemcpy}$ ),
  - przeskoczyć  $L_1-L$  następnych elementów (można je dla porządku także wyzerować, żeby nie znalazł się wśród nich jakiś NaN),
  - wyzerować n kolejnych elementów,

<sup>&</sup>lt;sup>2</sup>Sposób jej wywołania odczytamy z dokumentacji środowiska CUDA: *Start — Wszystkie Programy — NVI-DIA Corporation — CUDA Toolkit — v9.0 — CUDA Documentation*. W okienku przeglądarki, które się otworzy, w lewym panelu wybieramy *CUDA Runtime API — Modules — Memory Management*, po czym w prawym panelu wyszukujemy łańcuch znaków *cudaMemset*.

- skopiować L kolejnych elementów z wektora gospodarza (kanał prawy),
- przeskoczyć  $L_1-L$  ostatnich elementów (można je dla porządku także wyzerować, żeby nie znalazł się wśród nich jakiś NaN),

Zaleca się tu zrobienie odpowiedniego rysunku "mapy pamięci" urządzenia. Należy zwrócić uwagę na to, że teraz dane kanału lewego i prawego (poprzedzone zerami) nie tworzą w pamięci urządzenia ciągłego obszaru. Oznacza to konieczność dokładnego przemyślenia arytmetyki adresowej przy przesyłaniu danych do urządzenia i przy zadawaniu parametrów funkcji jądra.

4. W kodzie funkcji jądra, tak jak już wspomniano powyżej, usuwamy oba sprawdzenia if (i < len) oraz if (i >= k). W tym momencie można się też pozbyć z listy parametrów jądra długości sygnału len.

Nieco uprościliśmy kod jądra kosztem komplikacji kodu funkcji wywołującej to jądro. Nasze działania były raczej czysto porządkowe i nie powinny mieć istotnego wpływu na wydajność programu, co weryfikujemy przez jego kompilację i uruchomienie.

## 2.1.8 Umieszczenie współczynników filtru w pamięci stałej

Wprost narzucającym się sposobem optymalizacji naszego kodu jest umieszczenie współczynników filtru w pamięci stałej. Zauważmy bowiem, że współczynniki w kodzie jądra tylko czytamy<sup>3</sup>.

- 1. Kopiujemy plik audiofir2.cu na nazwę audiofir3.cu.
- 2. Na głównym poziomie tak utworzonego pliku deklarujemy maksymalny rząd filtru:

```
#define N 1024 // maksymalny rząd filtru FIR
```

a następnie deklarujemy położony w pamięci stałej wektor współczynników:

```
__constant__ static float fir_coeff[N + 1];
```

- 3. Z list parametrów formalnych jądra audiofir\_kernel usuwamy wektor współczynników 'coeff', a nazwę tego wektora w ciele funkcji zmieniamy na fir\_coeff.
- 4. W ciele funkcji audiofir sprawdzamy spełnienie warunku (n <= N) (instrukcją if lub funkcją assert), a następnie usuwamy wszelkie odniesienia do wektora współczynników coeff (deklaracja, alokacja pamięci, parametry aktualne wywołania funkcji jądra i zwolnienie pamięci), za wyjątkiem kopiowania współczynników filtru z pamięci gospodarza do pamięci urządzenia. Do kopiowania do pamięci stałej służy jednak inna funkcja: cudaMemcpyToSymbol<sup>4</sup>.
- 5. Kompilujemy i uruchamiany program, szacując przyspieszenie uzyskane względem wersji "naiwnej".

<sup>&</sup>lt;sup>3</sup>Sygnał wejściowy też tylko czytamy, ale w odróżnieniu od wektora współczynników filtru jest on duży i nie zmieści się w pamięci stałej, która nie może przekraczać 64 KiB.

<sup>&</sup>lt;sup>4</sup>Sposób jej wywołania odczytamy z dokumentacji środowiska CUDA: *Start — Wszystkie Programy — NVI-DIA Corporation — CUDA Toolkit — v9.0 — CUDA Documentation*. W okienku przeglądarki, które się otworzy, w lewym panelu wybieramy *CUDA Runtime API — Modules — Memory Management*, po czym w prawym panelu wyszukujemy łańcuch znaków *cudaMemcpyToSymbol*.

## 2.1.9 Przetwarzanie sygnału techniką "kafelkową"

W dotychczasowej postaci programu każdy jego wątek obliczał iloczyn skalarny, czytając próbki sygnału wejściowego z pamięci globalnej. Na skutek tego każda próbka sygnału była czytana n+1 razy, powodując duże obciążenie magistrali pamięciowej procesora graficznego. Nawet jeśli zaniedbać odczyty współczynników filtru (właśnie dlatego przeniesionych do pamięci stałej), to i tak współczynnik CGMA naszego algorytmu jest niski – w przybliżeniu równy 2 (dlaczego?). Zmniejszenie liczby wykonywanych odczytów próbek sygnału z pamięci globalnej może dać jego buforowanie w pamięci współdzielonej. Jest ona jednak mała, sygnał więc trzeba będzie buforować fragmentami ("kafelkami") długości K, odpowiadającej liczbie wątków w bloku, równej liczbie obliczanych przez blok próbek sygnału wyjściowego. Zwróćmy jednak uwagę, że ze wzoru (2.2) wynika, iż do policzenia *pierwszej* z tych próbek wyjściowych potrzebna jest znajomość nie tylko bieżącej, ale także n poprzednich próbek sygnału wejściowego. "Kafelki" sygnału wejściowego muszą wobec tego mieć rozmiar n+K. Schemat przetwarzania sygnału z "kafelkowaniem" przedstawiono na rys. 2.1.



Rysunek 2.1: Przetwarzanie sygnału techniką "kafelkową".

Zwróćmy uwagę, że to właśnie głównie dla potrzeb "kafelkowania" w punkcie 2.1.7 poprzedziliśmy sygnał n zerami.

"Ziarnistość" funkcji jądra musi zatem obejmować cały blok wątków, a algorytm jej działania jest dwuetapowy i składa się z kopiowania danych do pamięci współdzielonej i z wykonania obliczenia iloczynu skalarnego, przy czym oba te etapy muszą być oddzielone synchronizacją wątków bloku na barierze (por. rys. 2.2):

**Require:** t = identyfikator watku w ramach bloku (threadIdx)**Require:** b = identyfikator bloku w ramach sieci (blockIdx)

<sup>&</sup>lt;sup>5</sup>Terminologia ta jest wprawdzie bardziej odpowiednia dla danych dwuwymiarowych, ale będziemy ją także stosować w naszym przypadku dla danych jednowymiarowych.



Rysunek 2.2: Czynności wykonywane przez pojedynczy wątek.

**Require:** i = t + bK numer wątku w ramach całej sieci 1: pobierz do pamięci współdzielonej "swój" fragment "kafelka"

$$\mathbf{y}_{tile} = [y_{in}[bK - n], \dots, y_{in}[bK - 1], y_{in}[bK], y_{in}[bK + 1], \dots, y_{in}[bK + K - 1]]$$

wektora wejściowego, czyli co K-ty element wstecz, poczynając od bieżącego:  $y_{in}[i], y_{in}[i-K], y_{in}[i-2K], \dots$  i nie sięgając wstecz dalej niż do pierwszego elementu "kafelka"  $y_{in}[bK-n]$ 

- 2: poczekaj, aż wszystkie wątki bloku pobiorą "swoje" elementy "kafelka" wejściowego
- 3: oblicz iloczyn skalarny odpowiedniego fragmentu "kafelka"  $y_{tile}$  przez wektor współczynników h
- 4: zapisz iloczyn skalarny do  $y_{out}[i]$ Zmiany w programie obejmują zatem wyłącznie funkcję jądra.
  - 1. Kopiujemy plik audiofir3.cu na nazwę audiofir4.cu.
  - 2. W ciele funkcji jądra audiofir\_kernel deklarujemy "kafelek"

```
__shared__ float ytile[N + K];
```

i wypełniamy co K-ty jego element zgodnie z powyższym algorytmem.

3. Po pętli kopiowania danych z pamięci globalnej do pamięci współdzielonej synchronizujemy watki bloku na barierze

```
__syncthreads();
```

aby zagwarantować, że nie zaczniemy korzystać z "nie swoich" elementów "kafelka" zanim inne wątki ich nie wypełnią.

- 4. W pętli liczenia iloczynu skalarnego korzystamy z odpowiednich elementów "kafelka" zamiast z wektora yin z pamięci globalnej.
- 5. Kompilujemy i uruchamiany program, ponownie mierząc jego przyspieszenie względem wersji "naiwnej".

Przedstawiony algorytm znany jest w literaturze sygnałowej jako overlap-save<sup>6</sup>. Overlap, gdyż kolejne "kafelki" nakładają się na siebie: mają długość n+K próbek, a rozmieszczone są co K próbek. Save, bo przy sekwencyjnej realizacji algorytmu końcówkę bieżącego "kafelka" trzeba zachować na przyszłość, gdyż wejdzie w skład następnego "kafelka".

W zrealizowanym właśnie algorytmie, dzięki buforowaniu i wielokrotnemu wykorzystaniu raz pobranych próbek, K(n+1) mnożeń i K(n+1) dodawań przypada na n+K odczytów z pamięci globalnej. Współczynnik CGMA wynosi zatem  $\frac{2K(n+1)}{n+K}$  i dla K=512 oraz n=1024 jest równy ok. 683. Możemy zatem spodziewać się istotnego przyspieszenia względem poprzedniej wersji – sprawdźmy, czy nasze pomiary czasu potwierdzają te oczekiwania. Widać, że współczynnik CGMA będzie tym większy, im większy będzie rozmiar "kafelka", ale ten z kolei jest ograniczony sprzętowo maksymalną liczbą wątków w bloku.

## 2.1.10 Statyczny rząd filtru i rozwinięcie pętli

Do tej pory rząd filtru odczytywany był z pliku i z punktu widzenia programu był zmienną, która dynamicznie zależała od danych wejściowych. Zobaczymy, jaki zysk da uczynienie rzędu filtru statycznym.

- 1. Kopiujemy plik audiofir4.cu na nazwę audiofir5.cu.
- 2. Na głównym poziomie tak utworzonego pliku zmieniamy komentarz dotyczący rzędu filtru:

```
#define N 1024 // rząd filtru FIR
```

(prawdziwe komentarze są ważne!).

- 3. Usuwamy rząd filtru n z listy parametrów formalnych funkcji jądra audiofir\_kernel i wszystkie jego wystąpienia w ciele funkcji jądra zastępujemy przez stałą N.
- 4. Sprawdzany na początku funkcji audiofir warunek bezpieczeństwa n  $\leftarrow$  N zastępujemy warunkiem n  $\rightarrow$  N.
- 5. Usuwamy rząd filtru n z listy parametrów aktualnych przy obu wywołaniach funkcji jądra audiofir\_kernel.
- 6. Teraz, gdy liczba obiegów pętli obliczania iloczynu skalarnego zadana jest statycznie, można całkowicie rozwinąć tę pętlę, umieszczając bezpośrednio przed instrukcją **for** linię:

<sup>&</sup>lt;sup>6</sup>Por. T. Zieliński, *Od teorii do cyfrowego przetwarzania sygnałów*, Wydz. EAIiE AGH, Kraków 2002, p. 13.6.

#### #pragma unroll

7. Kompilujemy i uruchamiamy program, podziwiając uzyskane przyspieszenie<sup>7</sup>. Skąd ono się bierze? Obejrzyjmy wygenerowany przez kompilator i asembler kod maszyny fizycznej, używając programu cuobjdump z opcja –sass. Końcowy fragment otrzymanego w ten sposób kodu powinien zawierać na przemian instrukcje przesłania danej z pamięci współdzielonej (LDS – *Load from Shared Memory*) i instrukcje mnożenia z dodawaniem (FFMA – *Floating-point-32 Fused Multiply Add*)<sup>8</sup>. Wszystkie one mają stałe adresy i właśnie możliwość pominięcia arytmetyki adresowej dzięki statycznemu rzędowi filtru jest główną przyczyną osiągniętego przyspieszenia – doprawdy trudno lepiej napisać ten kod. Drugą przyczyną przyspieszenia jest zlikwidowanie narzutów na zapętlenie obliczeń.

## 2.1.11 Dodatkowe próby optymalizacji

1. Kompilujemy program z włączoną opcją --ptxas-options=-v. W tym celu we właściwościach projektu włączamy flagę *Configuration Properties — CUDA C/C++ — Device — Verbose PTXAS Output* i ponownie budujemy projekt. Asembler wypisze wtedy, jakich zasobów sprzętowych używa, np.:

```
ptxas : info : Used 11 registers, 3072 bytes smem, ...
```

Najistotniejsze będą dla nas dwie pierwsze pozycje: liczba wykorzystywanych przez wątek rejestrów i rozmiar wykorzystywanej przez blok pamięci współdzielonej.

- 2. Uruchamiamy "kalkulator wykorzystania zasobów" jest to arkusz kalkulacyjny, który pomaga dobrać konfigurację wykonania programu zapewniającą jak najlepsze wykorzystanie zasobów (occupancy) wieloprocesora. W tym celu klikamy prawym klawiszem myszy na pozycję menu Start Wszystkie programy NVIDIA Corporation CUDA Toolkit v9.0 Visual Profiler i wybieramy opcję Otwórz lokalizację pliku. Następnie w otwartym w ten sposób okienku Eksploratora Windows zmieniamy folder na nadrzędny (v9.0), wchodzimy do folderu tools i uruchamiamy znajdujący się tam arkusz kalkulacyjny CUDA\_Occupancy\_Calculator.xls. W uruchomionym arkuszu wybieramy możliwości obliczeniowe naszego procesora (dla procesorów w laboratorium jest to 5.0) i pozostawiamy domyślną wielkość pamięci współdzielonej (Select Shared Memory Size Config (bytes)). Następnie na podstawie wyników otrzymanych w poprzednim podpunkcie wpisujemy w odpowiednie pozycje arkusza:
  - (a) liczbę watków na blok (*Threads Per Block*), czyli rozmiar "kafelka" K,

<sup>&</sup>lt;sup>7</sup>Na procesorze z 16. rdzeniami CUDA autor uzyskał przyspieszenie (względem wersji CPU) 16,6×, a na procesorze z 448. rdzeniami CUDA − 366×. Oznacza to, że napisany program dobrze skaluje się względem liczby rdzeni, co jest jedną z zalet technologii CUDA.

<sup>&</sup>lt;sup>8</sup>Listy rozkazów różnych wieloprocesorów strumieniowych są pokrótce opisane w dokumentacji środowiska CUDA: *Start — Wszystkie Programy — NVIDIA Corporation — CUDA Toolkit — v9.0 — CUDA Documentation*. W okienku przeglądarki, które się otworzy, w lewym panelu wybieramy *CUDA Binary Utitlities — Instruction Set Reference — Maxwell Instruction Set* (dla procesora będącego na wyposażeniu laboratorium).

- (b) liczbę rejestrów na wątek (Registers Per Thread),
- (c) rozmiar pamięci współdzielonej na blok (Shared Memory Per Block).

Patrzymy na tabelki arkusza kalkulacyjnego położone poniżej miejsc, w które wpisaliśmy parametry – czerwonym kolorem zostanie tam wskazany zasób ograniczający uzyskanie większej wydajności. Analizujemy również wykresy wykorzystania zasobów w funkcji trzech przytoczonych powyżej zasobów (liczby wątków na blok, rejestrów na wątek i bajtów pamięci współdzielonej na blok). Sprawdzamy np., czy zwiększenie rozmiaru "kafelka" do 1024 spowoduje znaczące pogorszenie wykorzystania zasobów. Uczyńmy to i sprawdźmy, czy wydajność programu rzeczywiście ulegnie zmianie. Jeśli czas nam na to pozwala, to zróbmy wykres przyspieszenia (względem wersji "naiwnej") w funkcji K (np. od 128 do 1024 z krokiem 128).

3. Skomplikowany proces ustalania optymalnej (lub prawie optymalnej) konfiguracji wywołania funkcji jądra można sobie ułatwić, wykorzystując interfejs programistyczny (API) "kalkulatora wykorzystania zasobów". Pozwala on na określenie rozmiaru bloku (liczby wątków) maksymalizującego wykorzystanie zasobów wieloprocesora strumieniowego oraz minimalnego rozmiaru sieci (liczby bloków) gwarantującego wykorzystanie wszystkich wieloprocesorów GPU. Maksymalizacja wykorzystania zasobów jest wprawdzie heurystycznym, ale na ogół dobrze działającym, kryterium optymalizacji konfiguracji wywołania jądra.

W celu wykorzystania tego API, w funkcji audiofir zaraz po wywołaniu funkcji cudaSetDevice wstawiamy następujący fragment kodu:

Po uruchomieniu programu możemy (na podstawie powyższego wydruku) sprawdzić, czy nasza konfiguracja nie odbiega od quasi optymalnej i w razie potrzeby przedefiniować wartość zmiennej K i ew. ponownie skompilować program. Warto zwrócić uwagę, że nie musimy już tym razem odczytywać z raportu asemblera lub profilera liczby użytych rejestrów ani rozmiaru wykorzystanej pamięci współdzielonej – biblioteka CUDA odczytuje to sama z kodu binarnego funkcji jądra.

- 4. Przeanalizujmy jeszcze wydajność programu za pomocą profilera. Czy daje on jakieś ważne wskazówki odnośnie jakości naszego kodu i dalszych możliwości jego przyspieszania?
- 5. Trzeba tu koniecznie zaznaczyć, że dalsze zwiększenie wydajności filtracji można uzyskać przez fundamentalną zmianę algorytmu. Zamiast powtarzać w pętli obliczanie iloczynu skalarnego (co w istocie prowadzi do wyznaczenia dyskretnego splotu fragmentu sygnału ze współczynnikami filtru), można obliczyć splot w dziedzinie częstotliwości,

wykorzystując algorytm szybkiego przekształcenia Fouriera (FFT – *Fast Fourier Transform*). Takie rozwiązanie leży jednak poza zakresem niniejszego ćwiczenia.

# 2.2 Mnożenie macierzy przez jej transpozycję

Na podstawie wyników badań w poprzednim punkcie powinniśmy nabrać przekonania, jak ważną i silną techniką optymalizacji programu CUDA jest "kafelkowanie", czyli buforowanie fragmentów pamięci globalnej w pamięci współdzielonej. Obecnie przekonamy się, że "kafelkowanie" też trzeba robić umiejętnie, zdając sobie sprawę z mechanizmów działania i ograniczeń obu tych rodzajów pamięci. Uczynimy to na przykładzie problemu mnożenia macierzy  $A_{m\times n}$  przez swoją transpozycję  $A_{n\times m}^T$ . Wynikiem jest macierz kwadratowa  $C_{m\times m}=AA^T$ .

#### 2.2.1 Wyjściowa implementacja w środowisku CUDA

1. Tworzymy plik oprogramowania szkieletowego matmultran.c o następującej zawartości:

```
/* Mnożenie macierzy przez jej transpozycję - szkielet */
#ifdef _MSC_VER
# define _CRT_SECURE_NO_WARNINGS
#endif
#include <stdlib.h>
#include <string.h>
#include <stdio.h>
#include <math.h>
#include "matmultran.h"
/**********************
void alloc_mem(int m, int n,
              float **A_ptr, float **C_ptr, float **D_ptr)
 *A_ptr = (float *) malloc(m * n * sizeof(float));
 *C_ptr = (float *) malloc(m * m * sizeof(float));
 *D_ptr = (float *) malloc(m * m * sizeof(float));
void free_mem(float *A, float *C, float *D)
 free(A);
 free(C);
 free(D);
void read_data(int *m_ptr, int *n_ptr,
```

```
float **A_ptr, float **C_ptr, float **D_ptr)
 FILE *f = fopen("matmultran.dat", "rb");
 fread(m_ptr, sizeof(int), 1, f);
 fread(n_ptr, sizeof(int), 1, f);
 alloc_mem(*m_ptr, *n_ptr, A_ptr, C_ptr, D_ptr);
 fread(*A_ptr, sizeof(float), *m_ptr * *n_ptr, f);
 fread(*D_ptr, sizeof(float), *m_ptr * *m_ptr, f);
 fclose(f);
/***********************
void matcmp(float *C, float *D, int m, int n)
 int k;
 float d, e = -1.0f;
 for (k = 0; k < m * n; k++)
   if ((d = fabsf(C[k] - D[k])) > e)
     e = d;
 printf("max. abs. err. = %.1e\n", e);
/***********************
#ifdef _WIN32
#define WINDOWS LEAN AND MEAN
#include <windows.h>
typedef LARGE_INTEGER app_timer_t;
#define timer(t_ptr) QueryPerformanceCounter(t_ptr)
void elapsed_time(app_timer_t start, app_timer_t stop,
                unsigned long flop)
 double etime;
 LARGE_INTEGER clk_freq;
 QueryPerformanceFrequency(&clk_freq);
 etime = (stop.QuadPart - start.QuadPart) /
         (double) clk_freq.QuadPart;
 printf("CPU (total!) time = %.3f ms (%6.3f GFLOP/s)\n",
        etime * 1e3, 1e-9 * flop / etime);
```

```
#else
#include <time.h> /* requires linking with rt library
                    (command line option -lrt) */
typedef struct timespec app_timer_t;
#define timer(t_ptr) clock_gettime(CLOCK_MONOTONIC, t_ptr)
void elapsed_time(app_timer_t start, app_timer_t stop,
                 unsigned long flop)
 double etime;
 etime = 1e+3 * (stop.tv_sec - start.tv_sec ) +
         1e-6 * (stop.tv_nsec - start.tv_nsec);
 printf("CPU (total!) time = %.3f ms (%6.3f GFLOP/s)\n",
        etime, 1e-6 * flop / etime);
#endif
/**********************
int main(int argc, char *argv[])
 app_timer_t start, stop;
 int     m, n;
                   *A, *C, *D;
 float
 read_data(&m, &n, &A, &C, &D);
 timer(&start);
 matmultran(C, A, m, n, argc, argv);
 timer(&stop);
 elapsed_time(start, stop, 2 * m * m * n);
 matcmp(C, D, m, m);
 free_mem(A, C, D);
#ifdef _WIN32
 if (IsDebuggerPresent()) getchar();
#endif
 return 0;
```

Oprogramowanie szkieletowe jest bardzo podobne do szczegółowo omawianego na wykładzie programu mnożenia macierzy (różni się od niego tylko zmianą rozmiarów macierzy, pominięciem niepotrzebnej w tym zastosowaniu macierzy **B** oraz zmianą nazwy funkcji obliczeniowej i pliku z danymi) i dlatego nie będzie tu dokładnie opisywane.

Kod ten jest napisany bardzo minimalistycznie, aby nie zaciemniać struktury programu. Część szkieletowa kodu nie będzie ulegała zmianie – tworzyć będziemy tylko kolejne warianty matmultranx.cu kodu "wykonawczego".

2. Interfejs pomiędzy kodem szkieletowym a wykonawczym jest opisany w pliku matmultran . h o następującej zawartości:

```
#if defined __cplusplus
extern "C"
#endif
void matmultran(float *C, float *A, int m, int n,...);
```

3. Tym razem nie będziemy tworzyli implementacji odniesienia na CPU, tylko od razu zaczniemy od w miarę zoptymalizowanej wersji na procesor graficzny. Jej źródło jest zawarte w pliku matmultranl.cu o następującej zawartości:

```
// Mnożenie macierzy przez jej transpozycję
#include "helper_cuda.h"//-I$(NVCUDASAMPLES_ROOT)/common/inc
#include "matmultran.h"
#define K 16 // rozmiar "kafelka"
_global_
static void matmultran_kernel(float *C, float *A, int m, int n)
  int tx = threadIdx.x; // kolumna watku w ramach "kafelka"
 int ty = threadIdx.y; // wiersz watku w ramach "kafelka"
 int ix = blockIdx.x * K + tx; // kolumna watku w sieci
 int iy = blockIdx.y * K + ty; // wiersz wątku w sieci
 int iAT = blockIdx.x * K * n; // początek "kafelka" w A
  int iA = blockIdx.y * K * n; // początek "kafelka" w AT
 float s = 0;
  _shared__ float As[K][K], ATs[K][K];
 for (int t = 0; t < n / K; t++, iA += K, iAT += K)
   As [ty][tx] = A[iA + ty*n + tx];
   ATs[ty][tx] = A[iAT + tx*n + ty];
   __syncthreads();
#pragma unroll
   for (int k = 0; k < K; k++)
      s += As[ty][k] * ATs[k][tx];
    __syncthreads();
  }
 C[iy*m + ix] = s;
void matmultran(float *C, float *A, int m, int n,...)
 checkCudaErrors(cudaSetDevice(0));
  float *dev_A, *dev_C;
 checkCudaErrors(cudaMalloc(&dev_A, m*n*sizeof(float)));
```

```
checkCudaErrors(cudaMalloc(&dev_C, m*m*sizeof(float)));
checkCudaErrors(cudaMemcpy(dev_A, A, m*n*sizeof(float),
                cudaMemcpyHostToDevice));
dim3 dimGrid(m/K, m/K), dimBlock(K, K);
cudaEvent_t start, stop; // pomiar czasu wykonania jądra
checkCudaErrors(cudaEventCreate(&start));
checkCudaErrors(cudaEventCreate(&stop));
checkCudaErrors(cudaEventRecord(start, 0));
matmultran_kernel<<<dimGrid, dimBlock>>>(dev_C, dev_A, m, n);
checkCudaErrors(cudaGetLastError());
checkCudaErrors(cudaEventRecord(stop, 0));
checkCudaErrors(cudaEventSynchronize(stop));
float elapsedTime;
checkCudaErrors(cudaEventElapsedTime(&elapsedTime,
                                     start, stop));
checkCudaErrors(cudaEventDestroy(start));
checkCudaErrors(cudaEventDestroy(stop));
checkCudaErrors(cudaDeviceSynchronize());
checkCudaErrors(cudaMemcpy(C, dev_C, m*m*sizeof(float),
                cudaMemcpyDeviceToHost));
checkCudaErrors (cudaFree (dev_C));
checkCudaErrors (cudaFree (dev_A));
checkCudaErrors(cudaDeviceReset()); // dla debuggera
printf("GPU (kernel) time = %.3f ms (%6.3f GFLOP/s)\n",
       elapsedTime, 2e-6 * m * m * n / elapsedTime);
```

Sama funkcja matmultran jest znów bardzo podobna do omawianej dokładnie na wykładzie funkcji matmul służącej do mnożenia macierzy – nie będziemy zatem zagłębiać się w szczegóły. Zauważmy tylko, że dla uproszczenia kodu zakładać będziemy, iż rozmiary m i n macierzy A będą wielokrotnościami rozmiaru "kafelka" K i nie będą bardzo duże. Spełnienie tych warunków spoczywa na użytkowniku programu.

Opiszemy teraz strukturę funkcji jądra mnożenia macierzy matmultran\_kernel. Każdy wątek będzie obliczał jeden element wynikowej macierzy C. Na wstępie wyznaczane są indeksy kolumny (x) i wiersza (y) elementu odpowiadającego temu wątkowi:

- w ramach pojedynczego bloku (tx i ty) do indeksowania "kafelków" położonych w pamięci współdzielonej,
- w ramach całej sieci ( $i \times i i y$ ) do indeksowania wynikowej macierzy C.

Obliczane są też offsety i A oraz i AT (względem początku macierzy A) do lewego górnego elementu pierwszego "kafelka" w aktualnie przetwarzanym blokowym wierszu A oraz do do lewego górnego elementu pierwszego "kafelka" w aktualnie przetwarzanej blokowej kolumnie  $A^T$ .

"Kafelki" macierzy A i  $A^T$  (czyli odpowiednio zmienne As i ATs) są zadeklarowane w pamięci współdzielonej jako tablice dwuwymiarowe, aby ułatwić późniejsze modyfikacje kodu.

Dalsza część kodu jest już bardzo podobna do zwykłego mnożenia macierzy i odbywa się wewnątrz pętli idącej z krokiem rozmiaru "kafelka" po blokowym wierszu macierzy A i po blokowej kolumnie macierzy  $A^T$ . Każdy watek wykonuje pracę w dwóch etapach:

- (a) kopiowanie z pamięci globalnej do pamięci współdzielonej jednego elementu macierzy A i jednego elementu macierzy  $A^T$ ,
- (b) dodanie do akumulatora s cząstkowego iloczynu skalarnego (wszystkich składników pochodzących z aktualnie przetwarzanych kafelków).

Po każdym etapie następuje synchronizacja watków na barierze.

4. Kompilujemy program składający się z następujących modułów źródłowych matmultran .c, matmultran1.cu i pliku nagłówkowego matmultran.h. Dane wejściowe dla programu wygenerujemy za pomocą skryptu MATLAB-owskiego matgen.m o następującej zawartości:

```
%% określenie rozmiarów macierzy
m = 37 * 64;
n = 97 * 64;
%% utworzenie macierzy i iloczynu
A = randn(m, n);
C = A * A.';
%% zapamiętanie macierzy w pliku binarnym
f = fopen('matmultran.dat', 'wb');
fwrite(f, [m, n], 'int');
% zapamiętujemy transponowane macierze, bo język C
% przechowuje macierze wierszami, a nie kolumnami
fwrite(f, A.', 'single');
fwrite(f, C.', 'single');
fclose(f);
```

Uruchamiamy program i sprawdzamy jak zwykle, czy maksymalny bezwzględny błąd naszego wyniku względem wyniku obliczeń MATLAB-a jest pomijalnie mały (błąd drukuje funkcja matemp kodu szkieletowego). Zapisujemy czas działania programu i osiągniętą przezeń wydajność obliczeniową.

#### 2.2.2 Konflikty dostępów do pamięci współdzielonej

Czy cokolwiek da się jeszcze w tym programie poprawić? Wykorzystuje on już przecież "kafelkowanie" i rozwijanie pętli o statycznie zadanej krotności powtórzeń, a nawet grupowanie dostępów do pamięci globalnej. Zwróćmy jednak uwagę na sposób pisania przez program "kafelka"  $A^T$ . Zmienna  $\pm \times$  indeksuje wiersz dwuwymiarowej tablicy  ${\tt ATs}$  wskutek czego kolejne watki splotu sięgają w jednej chwili do elementów położonych w pamięci co K komórek. Powoduje to silny konflikt banków pamięci współdzielonej – wszystkie te elementy należą do jednego banku, więc dostępy do nich będą serializowane.

Zastosujmy typową CUDA-owną sztuczkę i zwiększmy o jeden liczbę kolumn dwuwy-miarowej tablicy ATs przy jej deklaracji. Ponownie kompilujemy i uruchamiamy program, po czym notujemy czas jego wykonania i osiągniętą wydajność. Okazuje się, że sposób dostępu do pamięci współdzielonej pozwalający na uniknięcie konfliktu banków może mieć też duży wpływ na wydajność programu. (Zwróćmy uwagę na to, że dla każdego wątku poprawiliśmy tylko jeden taki dostęp, a i tak różnica w wydajności jest znacząca.

### 2.2.3 Grupowanie dostępów do pamięci globalnej

Czy cokolwiek da się jeszcze w tym programie poprawić? Wykorzystuje on już przecież "kafelkowanie" i rozwijanie pętli o statycznie zadanej krotności powtórzeń. Zwróćmy jednak uwagę na sposób czytania przez program macierzy A. O ile indeks iA + ty\*n + tx elementu przepisywanego z macierzy A zmienia się o jeden wraz ze zwiększeniem o jeden identyfikatora wątku w splocie  $(\frac{\Delta iA + ty*n + tx}{\Delta tx} = 1)$ , to nie jest to już prawdą przy sięganiu do elementów macierzy  $A^T$   $(\frac{\Delta iAT + tx*n + ty}{\Delta tx} = n)$ . Oznacza to, że elementy macierzy  $A^T$  splot wątków pobiera nie z kolejnych komórek pamięci, tylko z komórek odległych od siebie aż o n elementów. Interfejs dostępu do pamięci zewnętrznej procesora graficznego nie potrafi takich dostępów zgrupować (coalescence), co skutkuje znacznym wydłużeniem czasu dostępu do pamięci.

Aby poprawić sytuację, w linii kodu źródłowego przepisującej element macierzy  $A^T$  do tablicy ATs dokonujemy zamiany indeksów  $t \times \leftrightarrow t_Y$ . Kompilujemy i uruchamiamy program, po czym notujemy czas jego wykonania i osiągniętą wydajność. Okazuje się, że pojedynczy wątek powinien czytać macierz kolumnami, gdyż wtedy splot wątków będzie w jednej chwili czytał elementy wiersza macierzy, umieszczone pod kolejnymi adresami, co pozwoli na zgrupowanie takiego dostępu.

# 2.2.4 Zmiana algorytmu

Czy cokolwiek da się jeszcze w tym programie poprawić? Wykorzystuje on już przecież "kafelkowanie" i rozwijanie pętli o statycznie zadanej krotności powtórzeń, a nawet grupowanie dostępów do pamięci globalnej i unikanie konfliktu banków pamięci współdzielonej. Podobnie jak w poprzednim podrozdziale, istotną poprawę da się uzyskać zmieniając algorytm. Z algebry liniowej wiadomo, że macierz  $AA^T$  jest symetryczna. Wystarczy zatem policzyć tylko połowę jej elementów – druga połowa jest taka sama. Powinniśmy tą metodą w przybliżeniu dwukrotnie przyspieszyć program.

Wykonywanie ciała funkcji jądra możemy zatem ograniczyć tylko do dolnej trójkątnej macierzy *blokowej*, a wyznaczony iloczyn skalarny s wstawić do macierzy wynikowej *C* nie tylko

na pozycję (iy,ix), ale także na pozycję (ix,iy). Raz jeszcze kompilujemy i uruchamiamy program, po czym notujemy czas jego wykonania i osiągniętą wydajność. Okazuje się, że myślenie (i znajomość matematyki) mają przyszłość.

## 2.2.5 Badanie wpływu konfiguracji wykonania programu

Na zakończenie zrobimy badania wpływu rozmiaru "kafelka" na wydajność programu w ostatecznej wersji. Rysujemy wykres wydajności w funkcji K dla  $K \in \{8, 16, 24, 32\}$ . Jaka jest optymalna wartość K? Czy można ją było przewidzieć za pomocą "kalkulatora wykorzystania zasobów" (czy to w wersji arkusza kalkulacyjnego, czy też odpowiedniego interfejsu programistycznego (API) – por. p. 2.1.11). Przy korzystaniu z arkusza kalkulacyjnego pamiętajmy, że nie wystarczy w nim zmieniać liczby wątków na blok, bo równocześnie zmienia się także rozmiar użytej pamięci współdzielonej.

# Rozdział 3

# Biblioteki wysokiego poziomu

Opis tego ćwiczenia również będzie zakładał, że Czytelnik posiadł już podczas pierwszego laboratorium podstawowe umiejętności dotyczące posługiwania się środowiskiem CUDA. W razie potrzeby zaleca się sięgniecie do pierwszego rozdziału.

Podobnie jak dotąd, podczas laboratorium trzeba "chwalić się" prowadzącemu każdym wykonanym zadaniem i możliwie szybko zgłaszać ew. trudności w jego wykonaniu.

Przed laboratorium należy wykonać w domu zadania 3.1.1, 3.1.2, 3.2.1 i 3.2.2. Uwaga: w laboratorium jest dostępny Internet, więc kod zadania 3.1.2 można albo przynieść z domu na nośniku USB, albo zapisać na swoim koncie na jakimś, najlepiej wydziałowym, serwerze.

# 3.1 Biblioteki Thrust i CURAND – obliczanie wielowymiarowej całki oznaczonej metodą Monte Carlo

# 3.1.1 Sformułowanie problemu

Jednym z ważniejszych zastosowań metody Monte Carlo jest numeryczne obliczanie całek oznaczonych, zwłaszcza w sytuacjach, gdy funkcja podcałkowa lub obszar całkowania są tak skomplikowane, że rozwiązanie analityczne jest niemożliwe, albo gdy całka jest wielowymiarowa. Idea całkowania metodą Monte Carlo jest opisana w literaturze obowiązkowej do niniejszego ćwiczenia:

• W. H. Press, S. A. Teukolsky, W. T. Vetterling, B. P. Flannery: *Numerical Recipies: The Art of Scientific Computing. Third Edition in C++*., Cambridge University Press, 2007, ss.397–410.

Pozycję tę można przeczytać (we fragmencie nieprzekraczającym 30 stron za darmo) on-line pod adresem http://apps.nrbook.com/empanel/index.html.

Załóżmy, że chcemy scałkować funkcję  $f(\mathbf{x})$ , gdzie  $\mathbf{x} = [x_1, \dots, x_d]^T$  (jest to więc funkcja d zmiennych), po pewnym obszarze  $W \subset \mathbb{R}^d$  (por. rys. 3.1 dla przypadku dwuwymiarowego, czyli dla d=2). Zamiast niej możemy scałkować funkcję

$$f_W(\mathbf{x}) = \begin{cases} f(\mathbf{x}) & \text{dla } \mathbf{x} \in W \\ 0 & \text{dla } \mathbf{x} \notin W \end{cases}$$
(3.1)



Rysunek 3.1: Ilustracja całkowania metodą Monte Carlo dla przypadku dwuwymiarowego.

po dowolnym (ale najlepiej jak najmniejszym) obszarze  $W^* \supset W$ , będącym d-wymiarowym prostopadłościanem ("kostką"). Zachodzi bowiem równość:

$$\int f dW = \int f_W dW^*. \tag{3.2}$$

Można w tym celu losowo wybrać N punktów  $\mathbf{x}_0,\ldots,\mathbf{x}_{N-1}$ , gdzie  $\mathbf{x}_i\in W^*\subset\mathbb{R}^d, i=1,\ldots,N$ , równomiernie rozłożonych w obszarze  $W^*$ , a całkę z funkcji przybliżyć jej średnią wartością funkcji pomnożoną przez d-wymiarową objętość  $V(W^*)$  obszaru  $W^*$ . Ponieważ obszar ten jest d-wymiarowym prostopadłościanem, więc jego objętość łatwo policzyć jako iloczyn długości jego krawędzi (długości te równe są  $b_k-a_k, k=1,\ldots,d$  – por. rys. 3.1):

$$V(W^*) = \prod_{k=1}^{d} (b_k - a_k).$$
(3.3)

Otrzymamy zatem wzór:

$$\int f dW = \int f_W dW^* \approx \langle f_W(\mathbf{x}) \rangle_{\mathbf{x} \in W^*} \cdot V(W^*), \tag{3.4}$$

gdzie wartość średnią  $\langle f_W(\mathbf{x}) \rangle$  liczymy jak zwykłą średnią arytmetyczną:

$$\langle f_W(\mathbf{x}) \rangle_{\mathbf{x} \in W^*} = \frac{1}{N} \sum_{i=0}^{N-1} f_W(\mathbf{x}_i). \tag{3.5}$$

Warto zauważyć, że taka metoda obliczeniowa w naturalny i bardzo prosty sposób daje się zrównoleglić. Obliczenia w każdym punkcie są bowiem całkowicie niezależne od obliczeń w dowolnym innym punkcie. Jądro programu wykonywanego na procesorze wielordzeniowym powinno obliczać wartość funkcji podcałkowej  $f_W$ . Dla bardziej złożonych funkcji podcałkowych z łatwością będzie można uzyskać sensownie duże wartości współczynnika CGMA (*Compute to Global Memory Access ratio*), a więc implementacja metody Monte Carlo na procesorze graficznym powinna dać duże zyski czasowe.

Wybrane punkty  $x_0, \ldots, x_{N-1}$  mogą leżeć na regularnej siatce prostokątnej, ale wtedy trzeba je wszystkie wziąć pod uwagę w obliczeniach. W metodzie Monte Carlo są to punkty pseudolosowe, o niezależnych od siebie równomiernych rozkładach brzegowych  $\mathcal{U}(a_k,b_k)$  na każdej współrzędnej  $x_k$ . Rozkłady takie łatwo jest generować i właśnie dlatego jako obszar całkowania przyjęto wielowymiarowy prostopadłościan  $W^*$ . Można też w metodzie Monte Carlo przyjąć quasi-losowy rozkład punktów. Nie spełniają one wtedy wprawdzie żadnych warunków statystycznych, ale na każdym etapie generacji ciągu quasi-losowego jego dotychczasowy podciąg stara się maksymalnie równomiernie wypełnić obszar  $W^*$ . Dzięki tej właściwości liczby quasi-losowe mają w tym zastosowaniu przewagę nad pseudolosowymi: w przypadku ich zastosowania niepewność przybliżenia asymptotycznie (dla dużych N) szybciej maleje wraz ze wzrostem N.

Istnieje oszacowanie niepewności standardowej przybliżenia (3.4):

$$u = V(W^*) \cdot \sqrt{\frac{\langle f_W^2 \rangle - \langle f_W \rangle^2}{N}}.$$
 (3.6)

Wymaga ono policzenia dodatkowo wartości średniej kwadratu funkcji podcałkowej.

Przedstawione w tym punkcie całki oznaczone w przestrzeni trójwymiarowej (d=3) mają szereg ważnych zastosowań w mechanice klasycznej. Przykładowe wielkości fizyczne, które za ich pomocą można obliczyć, zestawiono w tab. 3.1.

Tabela 3.1: Definicje przykładowych wielkości mechanicznych (symbol  $\rho(x,y,x)$  oznacza lokalną gęstość masy w punkcie (x,y,x))

| Wielkość fizyczna                            | Definicja: $f(x, y, z) =$  |
|----------------------------------------------|----------------------------|
| objętość                                     | 1                          |
| masa                                         | $\rho(x,y,z)$              |
| współrzędna $x$ środka masy $\times$ masa    | $x\rho(x,y,z)$             |
| współrzędna $y$ środka masy $	imes$ masa     | $y\rho(x,y,z)$             |
| współrzędna $z$ środka masy $	imes$ masa     | $z\rho(x,y,z)$             |
| moment bezwładności względem osi $Ox$        | $(y^2 + z^2)\rho(x, y, z)$ |
| moment bezwładności względem osi $Oy$        | $(x^2 + z^2)\rho(x, y, z)$ |
| moment bezwładności względem osi ${\cal O}z$ | $(x^2 + y^2)\rho(x, y, z)$ |

# 3.1.2 Prototypowy program na procesor CPU – obliczanie objętości kuli

Tym razem nie będziemy świadomie pisali "kiepskiego" programu, aby go potem ulepszać. Od początku przy tworzeniu kodu źródłowego uwzględnimy podstawowe techniki optymalizacji charakterystyczne dla biblioteki Thrust implementowanej na procesorach graficznych:

Preferowanie struktury tablic zamiast tablicy struktur. Nie będziemy zatem używali wektora elementów typu float3, tylko trzy niezależne wektory elementów typu float (nasz program jest na tyle prosty, że nie trzeba tych trzech wektorów łączyć w jedną strukturę).

- Wykorzystanie nietypowych iteratorów. Zastosujemy np. zip\_iterator do wirtualnego grupowania odpowiadających sobie elementów tych trzech wektorów w jeden punkt przestrzeni trójwymiarowej.
- Łączenie prostych operacji w bardziej złożone. Przykładowo, zamiast oddzielnie wykonywać obliczanie wartości funkcji podcałkowej (transformacja punktów  $\mathbb{R}^3$  funktorem realizującym funkcje  $f_W$ ) i całkowanie (redukcja z domyślnym funktorem sumującym), zastosujemy łączący je algorytm transform\_reduce biblioteki Thrust.

A zatem przystąpmy do pracy.

1. Tworzymy plik mcint.cu (nazwa pochodzi od *Monte Carlo INTegration*) o następującej zawartości:

```
# define THRUST_DEVICE_SYSTEM THRUST_DEVICE_SYSTEM_OMP
#include <thrust/functional.h> // function objects & tools
#include <thrust/random.h>
#include <thrust/random/uniform_real_distribution.h>
#include <thrust/device vector.h>
#include <thrust/transform_reduce.h>
#include <thrust/iterator/counting_iterator.h>
#include <thrust/iterator/zip_iterator.h>
/********************
#ifdef _WIN32
#define WINDOWS_LEAN_AND_MEAN
#include <windows.h>
typedef LARGE_INTEGER app_timer_t;
static inline void timer(app_timer_t *t_ptr)
#ifdef __CUDACC_
  checkCudaErrors(cudaDeviceSynchronize());
  QueryPerformanceCounter(t_ptr);
double elapsed_time(app_timer_t start, app_timer_t stop)
 LARGE INTEGER clk freq;
 QueryPerformanceFrequency (&clk_freq);
 return (stop.QuadPart - start.QuadPart) /
         (double) clk_freq.QuadPart * 1e3;
#else
```

```
#include <time.h> /* requires linking with rt library
                    (command line option -lrt) */
typedef struct timespec app_timer_t;
static inline void timer(app_timer_t *t_ptr)
#ifdef CUDACC
 checkCudaErrors(cudaDeviceSynchronize());
 clock_gettime(CLOCK_MONOTONIC, t_ptr);
double elapsed_time(app_timer_t start, app_timer_t stop)
 return 1e+3 * (stop.tv_sec - start.tv_sec ) +
        1e-6 * (stop.tv_nsec - start.tv_nsec);
#endif
/**********************
class randuni :
 public thrust::unary_function<unsigned long long, float>
 thrust::default_random_engine rng;
 thrust::uniform_real_distribution<float> uni;
 randuni(unsigned int seed, float a=0.0f, float b=1.0f) :
     rng(seed), uni(a, b) {}
  __host__ __device_
 float operator() (unsigned long long i)
   rng.discard(i); // odrzuć liczby z "poprzednich" wątków
   return uni(rng);
 }
};
/**********************
typedef thrust::tuple<float, float, float> point3D;
struct fun : public thrust::unary_function<point3D, float>
  _host__ _device_
 float operator ()(const point3D &p) const
```

```
{
   float x = thrust::get<0>(p);
   float y = thrust::get<1>(p);
   float z = thrust::get<2>(p);
   return // TODO: Obliczenie wartości f-cji ch-nej kuli
 }
};
/**********************
int main()
 app_timer_t t0, t1, t2, t3;
 float integral;
 timer(&t0); //----
 thrust::device_vector<float> x(1000),
   y(x.size()), z(x.size());
 timer(&t1); //----
 // TODO: Generacja niezależnych wektorów losowych x, y, z
 timer(&t2); //-----
 // TODO: Całkowanie numeryczne metodą Monte-Carlo
 integral = ...
 timer(&t3); //----
 using std::cout;
 using std::endl;
 cout<<"pi = "<<0.75f * integral<<std::endl; // =pi?</pre>
 cout<<"Inicjacja: "<<elapsed_time(t0, t1)<<" ms"<<endl;</pre>
 cout<<"Generacja: "<<elapsed_time(t1, t2)<<" ms"<<endl;</pre>
 cout<<"Integracja: "<<elapsed_time(t2, t3)<<" ms"<<endl;</pre>
 cout<<"R A Z E M : "<<elapsed_time(t0, t3)<<" ms"<<endl;</pre>
#ifdef _WIN32
 if (IsDebuggerPresent()) getchar();
#endif
 return 0;
```

Plik ten nie jest jeszcze kompletnym źródłem, lecz jedynie szkieletem docelowego programu, zaraz go uzupełnimy w miejscach wyróżnionych komentarzem // TODO:

Na początku tego pliku następuje wskazanie interfejsu OpenMP (*Open Multi-Processing*) jako "silnika" naszej aplikacji Thrust. Jak omawialiśmy na wykładzie, biblioteka Thrust, której użyjemy do implementacji całkowania metodą Monte Carlo, nie wymaga procesora karty graficznej i może być wykonywana na procesorze CPU z biblioteką OpenMP. Świetnie się to nadaje do napisania i uruchomienia prototypu programu.

Z kolei następuje sekcja załączająca niezbędne pliki nagłówkowe biblioteki Thrust. Jeśli użytkownik w trakcie rozwoju programu szkieletowego skorzysta z jakiejś nowej funkcjonalności tej biblioteki, to trzeba będzie odpowiednio uzupełnić tę sekcję.

Dalej występują definicje pomocniczych funkcji do pomiaru czasu wykonania progra-

mu. Są one bardzo podobne do tych z poprzedniego ćwiczenia, ale nie zawierają tym razem "wbudowanych" wydruków i obliczania wydajności, gdyż będą wykorzystywane w różnych kontekstach (do pomiaru czasu wykonania różnych fragmentów programu). Zawierają za to synchronizację gospodarza i urządzenia, aby umożliwić pomiar czasu także dla operacji asynchronicznie uruchamianych przez gospodarza na urządzeniu.

Kolejna sekcja kodu zawiera definicję klasy randuni. Obiekty tej klasy są funktorami, których stan obejmuje "silnik" generatora pseudolosowego rng oraz sam generator uni liczb pseudolosowych o rozkładzie równomiernym (uniform) na przedziale (a,b), czyli rozkładu  $\mathcal{U}(a,b)$ . Klasa ta jest niemal identyczna jak dokładnie omawiana na wykładzie klasa randn, generująca liczby o rozkładzie normalnym.

Następna część programu to już nasza funkcja podcałkowa  $f_W$ , nazwana tu fun. Na początku definiujemy typ point 3D jako krotkę trzech rzeczywistych współrzędnych punktu w przestrzeni trójwymiarowej. Potem definiujemy funkcję podcałkową fun jako funktor jednoargumentowy point 3D $\rightarrow$ float, czyli  $\mathbb{R}^3 \rightarrow \mathbb{R}$ , który każdemu punktowi x przestrzeni przyporządkowuje wartość  $f_W(x)$ . Przeciążamy zatem operator (), a w ciele jego definicji za pomocą funkcji thrust::get "wyłuskujemy" kolejne elementy krotki wejściowej, czyli współrzędne x, y i z.

W niniejszym punkcie będziemy chcieli obliczyć objętość kuli  $S(\boldsymbol{\theta},1)$  o środku w początku układu współrzędnych  $(\boldsymbol{\theta})$  i o jednostkowym promieniu (r=1). Zgodnie z uwagami z p. 3.1.1,  $f_W$  jest po prostu funkcją charakterystyczną kuli S:

$$f_W(x, y, z) = \begin{cases} 1 & \text{gdy} \quad x^2 + y^2 + z^2 \leq 1\\ 0 & \text{gdy} \quad x^2 + y^2 + z^2 > 1 \end{cases}$$
(3.7)

Odpowiedni kod należy dopisać w instrukcji **return**. Zauważmy, że dla wygody współrzędne  $x_1, x_2, x_3$  wektora  $\boldsymbol{x}$  oznaczyliśmy tu odpowiednio przez x, y, z.

Wreszcie ostatnia część kodu to program główny. Zadeklarowane są w nim cztery punkty pomiaru czasu:

- przed pierwszą operacją biblioteki Thrust,
- po inicjacji wektorów współrzędnych punktów,
- po generacji liczb pseudolosowych,
- po zakończeniu pracy biblioteki Thrust, czyli po całkowaniu

oraz zmienna do przechowania wartości całki. Potem następuje deklaracja wektora x mającego 1000 elementów oraz wektorów y i z takiego samego rozmiaru, a po komentarzach opisujących, co należy zrobić – wydruk wyników. Zauważmy, że nie drukujemy wprost wartości obliczonej całki, tylko mnożymy ją przez  $\frac{3}{4}$ . Dlaczego? Objętość kuli wynosi  $\frac{4}{3}\pi r^3$ , więc dla r=1 wyprowadzimy w ten sposób łatwo rozpoznawalną liczbę  $\pi$ .

Uzupełniamy brakujące fragmenty kodu źródłowego funkcji main. W pierwszym z nich dokonamy generacji trzech *niezależnych* wektorów losowych x, y, i z. W tym celu powołujemy do życia trzy *różne* obiekty generatorów typu randuni, z różnymi wartościami zalążków ciągu pseudolosowego. Z dużym prawdopodobieństwem zapewni to uzyskanie trzech niezależnych ciągów pseudolosowych. Każdy z generatorów powinien

generować dane o rozkładzie  $\mathcal{U}(-1,1)$ , gdyż to właśnie sześcian o boku 2 i o środku w początku układu współrzędnych jest najlepszym dla naszej kuli obszarem całkowania  $W^*$ .

Pamiętajmy, że w równoległej realizacji naszego programu teoretycznie (na sprzęcie mającym nieskończenie wiele rdzeni) każdy wątek (generujący jedną liczbę pseudolosową) wykona się na innym rdzeniu – innymi słowy – każdy rdzeń wygeneruje tylko jedną liczbę pseudolosową (tq samą dla wszystkich rdzeni; będzie to pierwszy element ciągu pseudolosowego). Aby tego efektu uniknąć, funktor randuni ma parametr, mówiący, o który z kolei element ciągu pseudolosowego nam chodzi. Dlatego generacja jest w istocie transformacjq ciągu liczb  $0, \ldots, N-1$  w elementy ciągu pseudolosowego o odpowiednich indeksach. Należy ją zatem zakodować z użyciem algorytmu transform biblioteki Thrust, wykorzystując jako argument tej transformacji kolejny nietypowy iterator, a mianowicie counting\_iterator.

Ostatnim brakującym fragmentem kodu źródłowego będzie właściwe całkowanie. Jak już wspominaliśmy, dokonamy tej operacji łącząc w jedno transformacje wejściowego zbioru punktów w przestrzeni trójwymiarowej funktorem fun z redukcjq wyników wykorzystującą (domyślny) funktor plus. Wynik tych działań jest sumq, a nie średnią wartością funkcji podcałkowych, musimy go więc jeszcze podzielić przez liczbę punktów, a następnie, zgodnie ze wzorem (3.4), pomnożyć przez objętość sześcianu  $W^*$ , równą 8. Aby móc dostawać się "równocześnie" do trzech współrzędnych punktu w przestrzeni, zapisanych wszak w niezależnych i niepowiązanych ze sobą wektorach x, y i z, iteratory tych wektorów musimy połączyć ze sobą w trójelementowe krotki za pomocą funkcji make\_zip\_iterator i make\_tuple biblioteki Thrust.

- 2. Wywołujemy zintegrowane środowisko programistyczne Microsoft Visual Studio 2019 i tworzymy w nim nowy, pusty projekt C++ o nazwie *mcint*. Pamiętajmy, aby był to projekt 64-bitowy. Dodajemy do projektu jako plik źródłowy (*Source Files*) przed chwila utworzony mcint.cu. W ogólnych właściwościach pliku, w zakładce *General*, nadajemy polu *Item Type* wartość *C/C++ compiler*. Jest to konieczne, gdyż projekt utworzyliśmy jako projekt C++, a nie projekt CUDA i kompilator nie wiedziałby, jak potraktować plik o rozszerzeniu .cu.
- 3. We właściwościach projektu ustawiamy *Configuration Properties C/C++ Language OpenMP Support* na *Yes*. Nasza prototypowa wersja programu będzie bowiem korzystała z systemu OpenMP, wsparcie którego trzeba w kompilatorze właśnie w ten sposób włączyć. Naszym *urządzeniem* będzie zatem zbiór rdzeni procesora CPU na każdym rdzeniu zostanie przez system OpenMP uruchomiony jeden wątek.
- 4. Ponownie we właściwościach projektu edytujemy pozycję *Configuration Properties VC++ Directories Include Directories* dopisując do niej ścieżkę do biblioteki Thrust. Jeśli na komputerze jest już zainstalowane środowisko CUDA, będzie to ścieżka \$ (CUDA\_PATH) /include. W przeciwnym przypadku trzeba uprzednio ze strony http://thrust.github.com/ściągnąć najnowszą wersję biblioteki Thrust, zainstalować ją gdzieś na komputerze i wskazać miejsce tej instalacji.
- 5. Kompilujemy program i uruchamiamy go, aż do uzyskania w wyniku jego pracy liczby zbliżonej do  $\pi$ .

#### 3.1.3 Przeniesienie programu na procesor GPU

Obecnie dokonamy przeniesienia uruchomionego w domu oprogramowania na procesor graficzny. W tym celu wykonujemy następujące kroki:

- 1. Aby nie mieć problemu z ustawieniami ścieżek i innych właściwości projektu środowiska Misrosoft Visual Studio, najwygodniej będzie utworzyć *nowy* projekt. Klikając prawym klawiszem myszy na nazwę naszego rozwiązania (*Solution*) w polu *Solution Explorer* wybieramy *Add New Project*, a w okienku, które się pojawi, w zakładce *Installed* rozwijamy *NVIDIA* i wybieramy pozycję *CUDA* (*CUDA* 9.0 *Runtime*). Następnie wybieramy nazwę projektu i jego lokalizację. Pamiętajmy, aby jako platformę rozwiązania wybrać projekt 64-bitowy. Otwiera się projekt z jednym szablonowym plikiem kernel.cu. Klikając prawym klawiszem myszy nazwę tego pliku w polu *Solution Explorer* wybieramy *Remove*, a potem *Delete*. Wreszcie klikając prawym klawiszem myszy nazwę naszego nowego projektu wybieramy *Add Existing Item* i wskazujemy jako plik do dodania do projektu przygotowany w ramach poprzedniego punktu plik mcint.cu.
- 2. Na początku pliku źródłowego mcint.cu usuwamy (ewentualnie uwarunkowujemy *nie*zdefiniowaniem symbolu \_\_CUDACC\_\_) definicję THRUST\_DEVICE\_SYSTEM. W ten sposób wracamy do domyślnego "silnika" biblioteki Thrust, czyli do środowiska CUDA.
- 3. Na początku pliku źródłowego mcint.cu dodajemy standardowe linie:

```
#include <cuda_runtime.h>
#include <helper_cuda.h>
```

- 4. We właściwościach projektu do opcji *Configuration Properties VC++ Directories Include Directories* dodajemy pozycję \$ (NVCUDASAMPLES\_ROOT) / common/inc dla wszystkich konfiguracji projektu. Jest ona niezbędna do znalezienia pliku helper\_cuda . h.
- 5. Kompilujemy program w konfiguracji uruchomieniowej (Debug) i uruchamiamy go, upewniając się, że w wyniku jego pracy uzyskamy ponownie liczbę zbliżoną do  $\pi$ .
- 6. Kompilujemy program w konfiguracji produkcyjnej (Release) i uruchamiamy go, upewniając się, że w wyniku jego pracy uzyskamy znowu liczbę zbliżoną do  $\pi$ , ale także notując czasy trwania poszczególnych etapów programu. Zwracamy uwagę na relatywnie duży czas generacji liczb pseudolosowych.

## 3.1.4 Generacja liczb pseudolosowych za pomocą biblioteki CURAND

Aby zmniejszyć duży czas generacji liczb pseudolosowych, spowodowany głównie linią:

```
rng.discard(i); // odrzuć liczby z "poprzednich" wątków
```

w kodzie funktora randuni, będziemy musieli skorzystać z biblioteki CURAND firmy NVI-DIA, dostarczanej wraz ze środowiskiem CUDA. Aby to uczynić, zrobimy następujące zmiany w pliku źródłowym mcint.cu:

1. Na początku pliku dodajemy linię:

#### #include <curand.h>

dołączając w ten sposób do niego wszelkie definicje biblioteki CURAND.

2. Usuwamy z pliku¹ definicję klasy randuni. Zamiast niej wpisujemy do programu definicję innego funktora, który przekształci nam liczby pseudolosowe o rozkładzie  $\mathcal{U}(0,1)$  (a tylko takie potrafi generować biblioteka CURAND) na liczby o rozkładzie  $\mathcal{U}(-1,1)$ . Szkic definicji tego funktora wygląda następująco:

- 3. Usuwamy całą sekcję pliku odpowiedzialną za generację liczb pseudolosowych siłami biblioteki Thrust (pomiędzy odczytami czasu do stoperów t1 i t2). Zamiast tego wpisujemy następujące fragmenty kodu:
  - (a) Deklarację trzech zmiennych typu curandGenerator\_t, które będą trzema niezależnymi "silnikami" generatorów pseudolosowych dla współrzędnych x, y i z.
  - (b) Utworzenie w tych zmiennych trzech "silników" generatorów za pomocą funkcji curandCreateGenerator(). Skorzystamy z domyślnego "silnika", oznaczonego symbolem CURAND\_RNG\_PSEUDO\_DEFAULT.
  - (c) Ustawienie na różne wartości zalążków ciągów pseudolosowych dla każdego z tych trzech "silników". Wykorzystamy w tym celu funkcję biblioteki CURAND o nazwie curandSetPseudoRandomGeneratorSeed().
  - (d) Generacja danych pseudolosowych dla współrzędnych x, y i z. Ponieważ używana w tym celu funkcja <code>curandGenerateUniform()</code> biblioteki CURAND przyjmuje jako jeden ze swych parametrów zwyczajny wskaźnik do pamięci urządzenia, więc musimy zrzutować adres początku (zerowego elementu) każdego z wektorów x, y i z (zdefiniowanych wszak jako wektory biblioteki Thrust) za pomocą funkcji <code>raw\_pointer\_cast()</code> biblioteki Thrust.
  - (e) Zwolnienie zasobów generatorów pseudolosowych za pomocą funkcji biblioteki CURAND o nazwie curandDestroyGenerator().

<sup>&</sup>lt;sup>1</sup>Warto na wszelki wypadek zachować dotychczasową wersję tego pliku.

- (f) Zadeklarowanie funktora klasy uniformAB, który przekształci liczby pseudolosowe o rozkładzie  $\mathcal{U}(0,1)$  na liczby o rozkładzie  $\mathcal{U}(-1,1)$ .
- (g) Wywołanie algorytmu transform biblioteki Thrust oddzielnie dla każdego z wektorów x, y i z, który za pomocą powołanego do życia w poprzednim punkcie funktora przekształci "w miejscu" każdy z tych wektorów na rozkład równomierny na przedziale (-1,1).

Dokładniejsze informacje odnośnie wszystkich wymienionych powyżej funkcji można znaleźć w dokumentacji biblioteki CURAND: *Start — Wszystkie Programy — NVIDIA Corporation — CUDA Toolkit — v9.0 — CUDA Documentation*. W okienku przeglądarki, które się otworzy, w lewym panelu wybieramy *CURAND*, po czym w prawym panelu wyszukujemy nazwę interesującej nas funkcji.

Pozostała część programu, w tym samo całkowanie za pomocą transformacji i redukcji biblioteki Thrust, nie ulega żadnej zmianie.

- 4. We właściwościach projektu do opcji *Configuration Properties Linker Input Additional Dependencies* dodajemy pozycję curand.lib dla wszystkich konfiguracji projektu, aby prawidłowo skonsolidować nasz projekt z biblioteką CURAND.
- 5. Kompilujemy program w konfiguracji uruchomieniowej (Debug) i uruchamiamy go, upewniając się, że w wyniku jego pracy uzyskamy ponownie liczbę zbliżoną do  $\pi$ .
- 6. Kompilujemy program w konfiguracji produkcyjnej (Release) i uruchamiamy go, upewniając się, że w wyniku jego pracy uzyskamy znowu liczbę zbliżoną do  $\pi$ , ale także notując czasy trwania poszczególnych etapów programu. Zwracamy uwagę na wyraźnie skrócenie czasu generacji liczb pseudolosowych w stosunku do biblioteki Thrust dla dostatecznie dużych rozmiarów generowanych wektorów.

## 3.1.5 Badanie rozrzutu wyników w zależności od liczby punktów

Zbadamy teraz, jak zależy dokładność wyniku całkowania metodą Monte Carlo od liczby punktów N, w których jest obliczana wartość funkcji podcałkowej.

- 1. Usuwamy z programu pomiar czasu w punktach t1 i t2 oraz odpowiednie wydruki czasów poszczególnych etapów (inicjacji, generacji i integracji).
- 2. Przenosimy wywołania funkcji curandDestroyGenerator() na sam koniec programu, po odczycie stopera t3.
- 3. Zamiast skalarnej zmiennej integral, przechowującej obliczoną całkę, tworzymy P-elementową tablicę o tej samej nazwie, przyjmując np. P=10. Wyniki obliczeń Monte Carlo będziemy powtarzali P-krotnie i badali rozrzut wyników.
- 4. Główną część programu, począwszy od wywołań funkcji biblioteki CURAND o nazwie curandGenerateUniform(), a skończywszy na obliczeniu całki, obejmujemy

<sup>&</sup>lt;sup>2</sup>Przekształcenie "w miejscu" oznacza, że dany wektor jest zarówno źródłem, jak i odbiornikiem danych dla algorytmu transformacji.

wykonywaną *P*-krotnie pętlą **for** języka C++. Wynik całkowania za każdym razem podstawiamy na kolejny element tablicy integral<sup>3</sup>.

- 5. Za pętlą obliczamy i drukujemy statystyki zebrane podczas P przebiegów pętli: wartość średnią, minimalną i maksymalną obliczonej całki oraz różnicę  $\Delta$  między maksimum i minimum.
- 6. Liczbę generowanych punktów pseudolosowych, w początkowym szkieletowym kodzie źródłowym ustawioną na sztywno na 1000 podczas deklaracji wektora x, przekazujemy jako argument linii komendy programu.
- 7. Kompilujemy program w konfiguracji produkcyjnej (Release) i uruchamiamy go, upewniając się, że w wyniku jego pracy uzyskamy jako średnią wartość obliczonej całki liczbę zbliżoną do  $\pi$ .
- 8. Powtarzamy całkowanie dla  $N=10^n$ , gdzie  $n\in\{3,4,5,6,7\}$ . Osoby z natury cierpliwe, optymistycznie nastawione do życia i nie mające problemów ze zdążeniem na poprzednich laboratoriach mogą wykonać obliczenia także dla n=8. Rysujemy wykres  $\Delta(n)$  różnicy między maksymalną i minimalną wartością obliczonej całki w funkcji n i próbujemy na tej podstawie oszacować wykładnik  $\alpha$  w zależności empirycznej  $\Delta \sim n^{-\alpha}$ . Można oczywiście w tym celu wykorzystać program MATLAB.

#### 3.1.6 Zastąpienie liczb pseudolosowych quasi-losowymi

Jak już pisaliśmy w p. 3.1.1, w metodzie Monte Carlo często korzystnie jest wykorzystać liczby quasi-losowe zamiast pseudolosowych.

- 1. Zapamiętujemy gdzieś na wszelki wypadek dotychczasowa wersję programu.
- 2. W generatorze pseudolosowym uzyskaliśmy trzy niezależne strumienie liczb posługując się trzema generatorami, każdy z innym zalążkiem ciągu pseudolosowego. Generatory quasi-losowe nie mają zalążka i zawsze startują od tej samej wartości. Generatorowi takiemu podaje się wymiarowość d przestrzeni, po czym generuje on  $d \cdot N$  liczb quasi-losowych: pierwsze N z nich odpowiada pierwszej współrzędnej N punktów, kolejne N liczb drugiej współrzędnej, itd. Musimy mieć zatem jeden dodatkowy wektor o 3-krotnie większej długości:

```
thrust::device_vector<float> xyz(3 * x.size());
```

oraz powołać do życia jeden generator "losowy" zamiast trzech. Ostatnim parametrem funkcji curandCreateGenerator() powinno być CURAND\_RNG\_QUASI\_DEFAULT zamiast CURAND\_RNG\_PSEUDO\_DEFAULT.

3. Usuwamy z programu wywołania funkcji curandSetPseudoRandomGeneratorSeed (). Zamiast tego za pomocą funkcji curandSetQuasiRandomGeneratorDimensions ustawiamy wymiarowość przestrzeni na 3.

<sup>&</sup>lt;sup>3</sup>Oczywiście nie musi to być tablica – można także wykorzystać wektor Thrust umieszczony w pamięci gospodarza, co może uprościć kod analizy statystyk zebranych podczas wielokrotnego uruchamiania pętli.

- 4. Generujemy 3 \* x.size() liczb quasi-losowych. Wykorzystujemy w tym celu, tak jak poprzednio, funkcję curandGenerateUniform, po czym usuwamy nasz generator (curandDestroyGenerator).
- 5. Wykorzystując algorytm copy albo copy\_n biblioteki Thrust<sup>4</sup> kopiujemy pierwszą  $\frac{1}{3}$  wektora xyz do wektora x, kolejną  $\frac{1}{3}$  do wektora y, a ostatnią  $\frac{1}{3}$  do wektora z. Dalej następuje transformacja danych na rozkład  $\mathcal{U}(-1,1)$ , realizowana identycznie jak poprzednio.
- 6. Kompilujemy program w konfiguracji produkcyjnej (Release) i uruchamiamy go, upewniając się, że w wyniku jego pracy uzyskamy jako średnią wartość obliczonej całki liczbę zbliżoną do  $\pi$ .
- 7. Powtarzamy całkowanie dla  $N=10^n$ , gdzie  $n\in\{3,4,5,6,7\}$ . Rysujemy wykres  $\Delta(n)$  różnicy między maksymalną i minimalną wartością obliczonej całki w funkcji n i próbujemy na tej podstawie oszacować wykładnik  $\alpha$  w zależności empirycznej  $\Delta\sim n^{-\alpha}$ . Można oczywiście w tym celu ponownie wykorzystać program MATLAB.

Czy generator liczb quasi-losowych z biblioteki CURAND spełnił pokładane w nim nadzieje na uzyskanie asymptotycznie szybszego wzrostu dokładności obliczeń ze wzrostem liczby punktów N?

#### 3.1.7 Liczenie objętości innych brył

Od początku aż do tej pory liczyliśmy objętość kuli. Tym razem sięgniemy do innych brył.

- 1. Na podstawie doświadczeń z poprzednich dwóch punktów tak dobieramy parametry algorytmu Monte Carlo, aby uzyskać jak największą dokładność obliczeń całki przy zachowaniu rozsądnego czasu obliczeń.
- 2. Rezygnujemy z wielokrotnego powtarzania obliczenia całki i zbierania statystyk.
- 3. Modyfikujemy odpowiednio funkcję całkowaną  $f_W$ , tak aby odpowiadała ona jednemu spośród poniższych obiektów, wybranemu przez prowadzącego laboratorium<sup>5</sup>:
  - (a) Fragment torusa przedstawiony (wraz ze wzorami) na s. 400 książki *Numerical Recipes* (http://apps.nrbook.com/empanel/index.html).
  - (b) Kula o promieniu  $r=\pi$  z wydrążonym centralnie cylindrycznym otworem o promieniu  $r_{\rm otw}=\frac{\sqrt{2}}{2}$ .
  - (c) Grubościenna rura cylindryczna o długości h=5, promieniu wewnętrznym  $r_1=2$  i zewnętrznym  $r_2=3$ .
  - (d) Stożek o promieniu podstawy r = 1 i wysokości h = 4.

<sup>&</sup>lt;sup>4</sup>Opis tych algorytmów można znaleźć na stronie http://thrust.github.com/doc/group\_copying.html.

<sup>&</sup>lt;sup>5</sup>Oczywiście nieograniczona fantazja prowadzącego może mu podpowiedzieć także i inne, jeszcze ciekawsze, bryły.

- (e) "Saturn z pierścieniami", czyli kula o promieniu  $r_1 = 2$  złączona razem z walcem o promieniu podstawy  $r_2 = 3$  i o wysokości h = 1 w ten sposób, że środki masy obu obiektów pokrywają się.
- 4. Przynależność do tych bardziej złożonych obiektów często określa się koniunkcją lub alternatywą kilku warunków. Warto wtedy sprawdzić wpływ na wydajność programu tricku programistycznego wykorzystującego wewnętrzną reprezentację typu bool: wartości logicznej false odpowiada liczba 0, a wartości logicznej true liczba 1. Zamiast występującej w programie w ramach instrukcji warunkowej if albo operatora trójargumentowego ?: operacji koniunkcji logicznej można niekiedy zastosować mnożenie arytmetyczne odpowiednich predykatów.

#### 3.1.8 Liczenie innych typów całek – momenty bezwładności

Dla wybranej w poprzednim punkcie bryły obliczamy jej moment bezwładności względem osi pionowej Oz, odpowiednio zmieniając funkcję całkowaną  $f_W$ . Należy dla uproszczenia założyć jednorodność brył (ich gęstość  $\rho$  nie zależy od punktu (x,y,z) w przestrzeni) i jednostkową gęstość  $(\rho=1)$ .

# 3.2 Biblioteka CUBLAS – odtwarzanie informacji ze szczątkowych danych uzyskanych metodą kompresywnego próbkowania

W niniejszym punkcie nie będziemy zasadniczo dokonywali optymalizacji czasowej programu na procesorze graficznym. Aby zwiększyć czytelność programów zostały z nich nawet usunięte instrukcje do pomiaru czasu wykonania. Naszym celem będzie jedynie nauczenie się "tłumaczenia" programu z zakresu algebry liniowej, zapisanego w języku macierzowym wysokiego poziomu (MATLAB), na serię wywołań funkcji biblioteki CUBLAS.

## 3.2.1 Sformułowanie problemu

W ostatnich latach ogromną popularność zyskują metody odtwarzania informacji z zupełnie szczątkowych, wydawałoby się, fragmentów. Metody te noszą angielską nazwę *compressive sensing* albo *compressed sampling*. W jakich sytuacjach metody te działają? Gdy przedstawienie sygnału w pewnej bazie jest "rzadkie", tzn. gdy w tej bazie da się go reprezentować z kilkoma tylko współczynnikami istotnie różnymi od zera.

Idea takiego "oszczędnego próbkowania" jest dość przystępnie opisana w artykule:

• S. Engelberg: *Compressive Sensing [Instrumentation Notes]*, IEEE Instrumentation & Measurement Magazine, vol. 15, no. 1, Feb. 2012, ss.42–46.

Pozycję tę można przeczytać w wersji elektronicznej za pośrednictwem serwera biblioteki głównej Politechniki Warszawskiej.

Przykładem takiego sygnału jest utwór muzyczny wykonywany na fortepianie solo. Jest on "rzadki" w dziedzinie częstotliwości. Po pierwsze – z całego continuum częstotliwości

fortepian może wydobyć tylko 88 dyskretnych częstotliwości odpowiadających poszczególnym klawiszom oraz ich harmoniczne. Po drugie – w każdej chwili pianista przyciska typowo co najwyżej kilka klawiszy na raz, wybierając z tego niewielkiego zestawu dopuszczalnych częstotliwości małą liczbę dźwięków. Pozwala to na odtworzenie (przybliżone, oczywiście) dźwięku fortepianu na podstawie raptem kilkuset próbek na sekundę. Jest to o ponad rząd wielkości mniej niż wynikałoby z fundamentalnego twierdzenia Shannona o próbkowaniu.

Na laboratorium rozważymy inny przykład – sygnału "rzadkiego" w dziedzinie czasu. Będzie to sygnał dyskretny w czasie, opisujący dobowy opad deszczu x wyrażony w [mm] w funkcji numeru dnia n. W naszym klimacie zdecydowana większość dni w roku jest bez opadów i wartość sygnału  $x_n$  będzie w te dni zerowa. Oznaczmy przez N długość sygnału (np. dla rocznych obserwacji N=365), a przez K liczbę jego niezerowych próbek. Dla  $K\ll N$  będzie można mówić o sygnale "rzadkim".

Wyobraźmy sobie, że chcemy zmierzyć codzienne wielkość opadów w zupełnie odludnym miejscu. Nikt tam nie mieszka i nie ma komu obserwować pogody. Jak zapamiętać fakt, że padał deszcz i ile go spadło? To proste – postawić odkryty kubełek (o pionowych ściankach) i codziennie o ustalonej porze mierzyć wysokość poziomu wody  $y_n$  w tym kubełku. Różnica dwóch kolejnych odczytów  $y_n-y_{n-1}$  będzie wartością sygnału dobowego opadu w danym dniu  $x_n$ .

Ale komu by się chciało jeździć codziennie na takie odludzie? W najlepszym wypadku obsługa naszej stacji meteorologicznej wpadnie tam raz na kilka dni, i to w nieregularnych, całkowicie losowych terminach. Nie można liczyć na to, że ktoś tam będzie częściej niż średnio raz w tygodniu. Liczba obserwacji M będzie zatem istotnie mniejsza niż liczba interesujących nas próbek sygnału N. Czy z tak szczątkowych danych w ogóle da się odtworzyć kompletny sygnał  $x_n$ ? I to biorąc pod uwagę fakt, że przecież woda z kubełka paruje? Okazuje się, że w wielu przypadkach i z dość dobrym przybliżeniem odpowiedzi na oba te pytania są pozytywne!

Nasz system pomiarów, na początek przy założeniu codziennych odczytów, możemy modelować odpowiednio dobraną "pełną" macierzą  ${\bf A}_p$  rozmiaru  $N\times N$ . Gdyby nie było parowania wody, byłaby to macierz dolna trójkątna o wszystkich elementach równych jedności. Wówczas bowiem poziom wody w kubełku  $y_n$  byłby sumą wszystkich opadów dziennych  $x_n$  od zarania dziejów (czyli od postawienia kubełka):

$$y_n = \sum_{i=1}^n x_i. {(3.8)}$$

Zwróćmy uwagę, że jest to operacja sumy prefiksowej (skanowania) znana nam już jako algorytm biblioteki Thrust. W języku macierzy można ją zapisać następująco:

$$\mathbf{y}_p = \mathbf{A}_p \mathbf{x},\tag{3.9}$$

gdzie  $\mathbf{x} = [x_1, \dots, x_N]^T$  oraz

$$\mathbf{A}_{p} = \begin{bmatrix} 1 & 0 & 0 & 0 & \dots & 0 \\ 1 & 1 & 0 & 0 & \dots & 0 \\ 1 & 1 & 1 & 0 & \dots & 0 \\ 1 & 1 & 1 & 1 & \dots & 0 \\ \vdots & \vdots & \vdots & \vdots & & \vdots \\ 1 & 1 & 1 & 1 & \dots & 1 \end{bmatrix}.$$

$$(3.10)$$

Wektor  $\mathbf{y}_p = [y_1, \dots, y_N]^T$  jest "pełnym" wektorem obserwacji.

Jeśli dopuścimy parowanie wody, przyjmując dla uproszczenia wykładniczy model zanikania wody w kubełku ze stałą czasową  $\tau$  równą 30 dni, to macierz  $A_p$  nadal będzie dolną trójkątną macierzą Toeplitza (czyli o jednakowych elementach wzdłuż każdej przekątnej), ale wartości jej elementów (poza główną przekątną) nie będą już jedynkami. Wszystkie elementy k-tej przekątnej poniżej diagonali będą miały wartość  $e^{-k/\tau}$ .

Jak teraz dołączyć do tego modelu rzadkość i nieregularność wizyt osoby odczytującej poziom wody w kubełku? Otóż wystarczy wybrać losowy zestaw M wierszy macierzy  ${\bf A}_p$ , tworząc w ten sposób macierz  ${\bf A}$  o rozmiarach  $M\times N$ . Będziemy ją nazywać macierzą pomiaru, a wektor

$$\mathbf{v} = \mathbf{A}\mathbf{x} \tag{3.11}$$

określimy mianem wektora obserwacji. Wykorzystując "rzadkość" sygnału  $x_n$ , można będzie go odtworzyć z tak niekompletnego (znacznie krótszego od  $y_p$ ) wektora y.

Dla potrzeb obecnego ćwiczenia wykorzystamy w tym celu bardzo prosty (i przez to nie najlepszy, ale za to dający się łatwo zaprogramować) heurystyczny algorytm kroczącego dopasowania (*Matching Pursuit*). Jest to algorytm zachłanny, który w każdym iteracyjnie powtarzanym kroku stara się tak dobrać datę kolejnego deszczowego dnia i wielkość opadu w tym dniu, aby jak najbardziej zmniejszyć normę euklidesową resztkowego sygnału błędu r. Iteracje kończą się, gdy przekroczymy ich limit, albo gdy sygnał błędu będzie pomijalnie mały.

A oto algorytm wyznaczania N-elementowego sygnału zrekonstruowanego  $\hat{x}$ :

```
Require: A, y, t_{\text{max}}, \varepsilon

1: t \leftarrow 1, \hat{x} \leftarrow \mathbf{0}, r \leftarrow y

2: while t \leqslant t_{\text{max}} and ||\mathbf{r}||_2 > \varepsilon ||\mathbf{y}||_2 do

3: \mathbf{s} \leftarrow \mathbf{A}^T \mathbf{r}

4: i \leftarrow \arg\max_k |s_k|

5: \mathbf{a} \leftarrow [A_{1,i}, A_{2,i}, \dots, A_{M,i}]^T

6: \sigma \leftarrow s_i/||\mathbf{a}||_2^2

7: \hat{x}_i \leftarrow \hat{x}_i + \sigma

8: \mathbf{r} \leftarrow \mathbf{r} - \sigma \mathbf{a}

9: t \leftarrow t + 1

10: end while

11: return \hat{x}
```

# 3.2.2 Implementacja w języku MATLAB

Za pomocą załączonego skryptu MATLAB-owskiego<sup>6</sup> raindemo.m o następującej zawartości:

```
%% Odtwarzanie sygnału kompresywnie spróbkowanego metodą
%% kroczącego dopasowania (Matching Pursuit)

%% Definicja rozmiarów problemu
N = 365; % długość oryginalnego sygnału
K = 20; % liczba niezerowych próbek sygnału
```

<sup>&</sup>lt;sup>6</sup>Program ten można także uruchomić w darmowym środowisku GNU Octave, co pozwala na wykonanie niniejszego podpunktu w domu.

```
M = 50; % liczba obserwacji przetworzonego sygnału
%% Generacja oryginalnego sygnału do odtworzenia
x = zeros(N, 1); % rezerwacja miejsca na oryginalny sygnał
ix = randperm(N); % losowy wybór indeksów próbek sygnału
x(ix(1:K)) = abs(randn(K, 1)); % wstawienie losowych wartości
%% Generacja losowej macierzy pomiarowej
tau = 30; % stała czasowa zaniku sygnału obserwowanego
Ap = \mathbf{toeplitz}(\mathbf{exp}(-(0:N-1)/tau), [1, \mathbf{zeros}(1, N-1)]);
iA = randperm(N); % losowy wybór indeksów pomiarów
A = Ap(iA(1:M), :); % macierz (losowo wybranych) pomiarów
y = A * x; % wektor obserwacji
%% Algorytm kroczącego dopasowania (Matching Pursuit)
xr = zeros(N, 1); % zerowanie miejsca na odtworzony sygnał
r = y; % początkowo "pozostałością" jest sygnał obserwowany
nrm2y = norm(y);
nrm2r = nrm2y;
t = 1; % licznik iteracji alorytmu
while nrm2r > 0.05 * nrm2y & t <= 50 % główna pętla algorytmu</pre>
  sp = A.' * r; % obliczenie wektora iloczynów skalarnych
  [dummy, i] = max(abs(sp)); % znalezienie maks. z nich,
  nrm2a = norm(A(:, i)); % norma odpowiedniej kolumny A
  s = sp(i); % pobranie maksymalnego iloczynu skalarnego
  s = s / nrm2a^2; % unormowanie udziału w "pozostałości"
  xr(i) = xr(i) + s; % wstawienie udziału do odtwarzanego x
  r = r - s * A(:, i); % aktualizacja wektora "pozostałości"
  nrm2r = norm(r); % obliczenie normy "pozostałości"
  fprintf('iter.%3d: x(%3d) <- %4.2f, nrm2res=%4.2f\n',...
         t, i, s, nrm2r); % wydruk kontrolny
  t = t + 1; % aktualizacja licznika iteracji
end
%% Graficzna prezentacja wyników działania algorytmu
Apx = Ap * x; % wszystkie próbki sygnału obserwowanego
subplot(311); plot(x);
  ylabel('sygn. oryg.');
subplot (312); plot (1:N, Apx, iA (1:M), Apx (iA (1:M)), 'g*');
  ylabel('sygn. obs.');
subplot(313); plot(xr);
  ylabel('sygn. odtw.'); xlabel('czas');
title('Odtwarzanie sygnału metodą kroczącego dopasowania');
%% Zapamiętanie w pliku binarnym danych i wyników
f = fopen('raindemo.dat', 'wb');
fwrite(f, [M, N], 'int');
fwrite(f, x, 'single');
fwrite(f, A, 'single');
```

```
fwrite(f, y, 'single');
fwrite(f, xr, 'single');
fclose(f);
```

- Po zdefiniowaniu rozmiarów problemu generujemy oryginalny sygnał *x* do odtworzenia.
- Generujemy losową macierz pomiarową A.
- Za pomocą algorytmu kroczącego dopasowania odtwarzamy sygnał  $\hat{x}$ .
- Przedstawiamy na jednym rysunku sygnał oryginalny x, pełny sygnał obserwowany  $y_n$ z zaznaczonymi (zielonymi gwiazdkami) punktami losowego jego próbkowania.
- Zapamiętujemy w pliku dyskowym raindemo.dat rozmiary macierzy A jako liczby całkowite, a potem kolejno: wektor x, macierz pomiaru A, wektor obserwacji y i (dla porównania z naszymi wynikami) odtworzony za pomocą MATLAB-a wektor  $\hat{x}$  jako liczby zmiennoprzecinkowe pojedynczej precyzji.

W tym celu wykonujemy w okienku komend MATLAB-a polecenie:

```
raindemo
```

Warto je wykonać kilka razy, aż uzyskamy sytuację, gdy norma sygnału błędu będzie mała (wyraźnie mniejsza od jedności), a najniższy i najwyższy wykres będą jak najbardziej zbliżone do siebie. Dalej będziemy pracować korzystając z zapamiętanych na dysku wektorów i macierzy.

#### Implementacja w języku CUDA C z wykorzystaniem biblioteki CU-3.2.3 **BLAS**

1. Tworzymy plik oprogramowania szkieletowego raindemo.c o następującej zawartości:



```
/* Odtwarzanie sygnału kompresywnie spróbkowanego */
#define _CRT_SECURE_NO_WARNINGS
#define WINDOWS_LEAN_AND_MEAN
#include <windows.h>
#include <stdlib.h>
#include <string.h>
#include <stdio.h>
#include <math.h>
#include "raindemo.h"
/***********************
void alloc_mem(int M, int N,
             float ** x_ptr, float ** A_ptr, float **y_ptr,
              float **xr_ptr, float **xs_ptr)
```

```
* x_ptr = (float *) malloc( N * sizeof(float));
 * A_ptr = (float *) malloc(M * N * sizeof(float));
 * y_ptr = (float *) malloc(M * sizeof(float));
 *xr_ptr = (float *) malloc(     N * sizeof(float));
*xs_ptr = (float *) calloc(     N , sizeof(float));
void free_mem(float *x, float *A, float *y,
             float *xr, float *xs)
 free(x);
 free(A);
 free(y);
 free(xr);
 free(xs);
float ** x_ptr, float ** A_ptr, float **y_ptr,
              float **xr_ptr, float **xs_ptr)
 FILE *f = fopen("raindemo.dat", "rb");
 fread(M_ptr, sizeof(int), 1, f);
 fread(N_ptr, sizeof(int), 1, f);
 alloc_mem(*M_ptr, *N_ptr,
           x_ptr, A_ptr, y_ptr, xr_ptr, xs_ptr);
 fread(* x_ptr, sizeof(float),
                                       *N_ptr, f);
 fread(* A_ptr, sizeof(float), *M_ptr * *N_ptr, f);
 fread(* y_ptr, sizeof(float), *M_ptr, f);
                                      *N_ptr, f);
 fread(*xr_ptr, sizeof(float),
 fclose(f);
/*********************
void sigcmp(float *xs, float *xr, int N)
 int k;
 float d, e = -1.0f;
 for (k = 0; k < N; k++)
   if ((d = fabsf(xs[k] - xr[k])) > e)
     e = d;
 printf("max. abs. err. = %.1e\n", e);
```

Podobnie jak w poprzednim ćwiczeniu, oprogramowanie szkieletowe jest bardzo podobne do szczegółowo omawianego na wykładzie programu mnożenia macierzy i dlatego nie będzie tu dokładnie opisywane.

Kod ten jest napisany bardzo minimalistycznie, aby nie zaciemniać struktury programu. Pominięto w nim nawet pomiar czasu wykonania programu. Część szkieletowa kodu nie będzie ulegała zmianie – tworzyć będziemy tylko zawarty w pliku raindemo.cu kod "wykonawczy".

2. Interfejs pomiędzy kodem szkieletowym a wykonawczym jest opisany w pliku raindemo . h o następującej zawartości:

```
#if defined __cplusplus
extern "C"
#endif
void csmp(float *xs, float *y, float *A, int N, int M,...);
```

3. Tym razem także nie będziemy tworzyli implementacji odniesienia na CPU, tylko zaczniemy od szkieletu wersji na procesor graficzny. Jej źródło jest zawarte w pliku raindemo .cu o następującej zawartości:

```
#include <cuda_runtime.h>
#include <device_launch_parameters.h>
#include <helper_cuda.h> //-I$(NVCUDASAMPLES_ROOT)/common/inc
#include <cublas_v2.h> // wymaga konsolidacji z cublas.lib

#include <stdio.h>
#include "raindemo.h"

#define TRY(code) checkCudaErrors((cudaError_t) (code))

void csmp(float *xs, float *y, float *A, int N, int M,...)

{
    float *dev_A, *dev_r, *dev_sp;
    cublasHandle_t h;
```

```
float one = 1.0f, zero = 0.0f, nrm2y, nrm2a, nrm2r, s;
int i, t;
TRY(cudaSetDevice(0));
TRY(cudaMalloc(&dev_A, M*N*sizeof(float)));
TRY(cudaMalloc(&dev_r, M *sizeof(float)));
TRY(cudaMalloc(&dev_sp, N*sizeof(float)));
TRY(cublasCreate(&h));
// TODO: prolog algorytmu
for (t=1, nrm2r=nrm2y; t<=50 && nrm2r>0.05*nrm2y; t++)
  // TODO: iteracja algorytmu
 printf("iter.%3d: x(%3d) <- %4.2f, nrm2res=%4.2f\n",
              t, i, s, nrm2r);
}
TRY(cublasDestroy(h));
TRY(cudaFree(dev_sp));
TRY(cudaFree(dev_r));
TRY(cudaFree(dev_A));
TRY(cudaDeviceReset()); // dla debuggera i profilera
```

Struktura tego pliku jest dość prosta i typowa. Na wstępie zwróćmy tylko uwagę, że zamiast korzystać z makrodefinicji checkCudaErrors(), zastąpimy ją własną definicją TRY{}, po to, aby móc w jednolity sposób "opakowywać" wywołania funkcji cudaXxxx() i cublasXxxx(). Funkcja wykonawcza nazywa się csmp, co jest skrótem od *Compressive Sensing Matching Pursuit*.

Dokładniejszego omówienia wymagają zadeklarowane w programie zmienne. Wskaźniki dev\_A, dev\_r, dev\_sp odpowiadają w pamięci urządzenia macierzy  $\boldsymbol{A}$  oraz wektorom  $\boldsymbol{r}$  i  $\boldsymbol{s}$ . Stałe one i zero będą potrzebne przy wywoływaniu funkcji biblioteki CUBLAS jako stałe  $\alpha$  i  $\beta$ . Zmienne nrm2y, nrm2a, nrm2r odpowiadają  $||\boldsymbol{y}||_2$ ,  $||\boldsymbol{a}||_2$ ,  $||\boldsymbol{r}||_2$  z opisu algorytmu, zaś zmienna s – współczynnikowi  $\sigma$ . Znaczenie zmiennych całkowitych i oraz t jest identyczne jak i oraz t z opisu algorytmu.

- 4. Pamiętajmy, aby we właściwościach projektu do opcji *Configuration Properties VC++ Directories Include Directories* dodać pozycję \$ (NVCUDASAMPLES\_ROOT) / common / inc dla wszystkich konfiguracji projektu. Jest ona niezbędna do znalezienia pliku helper\_cuda.h. Pamiętajmy także, aby nasz projekt był 64-bitowy.
- 5. Ponadto we właściwościach projektu do opcji Configuration Properties Linker —

- *Input Additional Dependencies* dodajemy pozycję cublas.lib dla wszystkich konfiguracji projektu, aby prawidłowo skonsolidować nasz projekt z biblioteką CUBLAS.
- 6. Na podstawie pseudokodu algorytmu oraz jego implementacji w języku MATLAB uzupełniamy dwa fragmenty kodu: prolog i wnętrze pętli algorytmu kroczącego dopasowania. W prologu pętli należy kolejno użyć następujących funkcji biblioteki CUBLAS:
  - (a) cublasSetMatrix() do przepisania macierzy A do dev\_A. Wiodącym rozmiarem ( $leading\ dimension$ ) obu tych macierzy jest ich liczba wierszy, czyli M.
  - (b) cublasSetVector() do przepisania wektora y do dev\_r. Ponieważ przepisujemy kolejne elementy, więc jako przyrosty indeksów (*increment*) obu wektorów podajemy jedynki.
  - (c) cublasSnrm2() do policzenia  $||y||_2$  dla potrzeb sprawdzania warunku końca pętli. I tutaj liczymy normę kolejnych elementów wektora, więc ustawiamy przyrost indeksu równy 1. Funkcja zwraca status błędu, a obliczoną normę wstawia do przekazywanego przez adres ostatniego parametru wywołania.

Wewnątrz pętli należy kolejno użyć następujących funkcji biblioteki CUBLAS:

- (a) <code>cublasSgemv()</code> w kroku 3 algorytmu. Ponieważ mnożymy macierz  $A^T$ , więc jako operację nad macierzą trzeba podać transpozycję (<code>CUBLAS\_OP\_T</code>). Jako parametry  $\alpha$  i  $\beta$  trzeba podać adresy zmiennych odpowiednio <code>one</code> i <code>zero</code>, a nie literały <code>1.0f</code> czy <code>0.0f</code>. Po raz kolejny wiodącym rozmiarem jest M, a przyrosty indeksów obu wektorów powinny wynosić 1.
- (b) cublasIsamax() w kroku 4 algorytmu. Funkcja zwraca status błędu, a obliczony indeks wstawia do przekazywanego przez adres ostatniego parametru wywołania. Uwaga: elementy są, zgodnie z konwencją FORTRAN-owską, indeksowane od *jedności*, a nie od zera.
- (c) cublasSnrm2() w kroku 6 algorytmu. Liczymy tu normę wektora, będącego *i*-tą kolumną macierzy *A*. Ponieważ biblioteka CUBLAS, zgodnie z konwencją FORTRAN-owską, przechowuje macierze *kolumnami*, więc nasz wektor będą tworzyły kolejne elementy macierzy. Jako adres wektora należy zatem podać adres pierwszego elementu *i*-tej kolumny macierzy (raz jeszcze przypomnijmy, że kolumny numerowane są od jedności!), a jako przyrost indeksu jedynkę.
- (d) cublasGetVector() do przepisania jednej liczby  $\sigma$  do pamięci gospodarza. Choć przepisujemy tylko jedną liczbę (i-ty element wektora do skalara), to jako przyrosty obu indeksów musimy podać jedynki. No i po raz kolejny przypomnijmy, że elementy wektora numerowane są od jedności!
- (e) cublasSaxpy() w kroku 8 algorytmu. Już sama nazwa funkcji podkreśla, że jest to αx plus y. A my musimy zrobić minus. Można tymczasowo zmienić znak zmiennej s, której adres przekazujemy do funkcji, albo wprowadzić nową zmienną pomocniczą.
- (f) cublasSnrm2 () przygotowujemy się do sprawdzenia warunku końca pętli, weryfikowanego w kroku 2 algorytmu. Normę liczyliśmy już dwa razy za trzecim razem na pewno damy sobie radę bez zbędnych wskazówek.

7. Po napisaniu brakującego kodu uruchamiamy program, sprawdzając, czy podawana na końcu jego pracy wartość maksymalnego bezwzględnego błędu (pomiędzy wektorami odtworzonymi przez MATLAB-a i przez nasz program) jest dostatecznie mała. Jeśli tak nie jest, to warto prześledzić wydruki kontrolne wyprowadzane w każdym obiegu pętli przez wersję CUDA C i porównać je z wydrukami wyprowadzanymi przez program MATLAB-owski.

## 3.2.4 Badanie wydajności programu

Po uruchomieniu programu spróbujmy przeskalować problem w górę (np. opady deszczu na przestrzeni 100 albo 1000 lat) i porównajmy czasy wykonania programu MATLAB-owskiego (uzupełnionego pomiarem czasu funkcjami ticitoc) oraz naszego programu wykorzystującego bibliotekę CUBLAS (też uzupełnionego funkcjami do pomiaru czasu na podobieństwo programu z pierwszej części niniejszego ćwiczenia). Nie spodziewajmy się jednak tym razem wielkich rewelacji. Zwróćmy uwagę, że korzystamy w programie wyłącznie z funkcji BLAS poziomu 1 i 2, dla których współczynnik CGMA jest zaledwie rzędu O(1).

# Rozdział 4

# Implementacja operacji numerycznych w układzie FPGA

Celem ćwiczenia jest zapoznanie się ze środowiskiem projektowym *Xilinx ISE Webpack* oraz z płytą uruchomieniową *Spartan-3A FPGA Starter Kit*. W środowisku tym badane będą różne sposoby implementacji podstawowych operacji arytmetycznych, tzn. dodawania i mnożenia. Jako przykład wykorzystania tych operacji posłuży dobrze już znane zagadnienie filtracji sygnałów, realizowane w ramach drugiego ćwiczenia na platformie CUDA.

Podczas laboratorium należy wypełniać formatkę sprawozdania, odpowiadając krótko i konkretnie na postawione pytania. Należy zgłaszać prowadzącemu każde wykonane zadanie i możliwie szybko zgłaszać ew. trudności w jego wykonaniu. Przed laboratorium należy wykonać w domu zadanie 4.4.1.

# 4.1 Płyta uruchomieniowa Spartan-3A FPGA Starter Kit

Płyta Spartan-3A/3AN Starter Kit (pokazana na rys. 4.1), w którą wyposażone są stanowiska laboratoryjne, zawiera układ FPGA typu XC3S700A w obudowie FG484, pochodzący z rodziny Spartan-3A. Najważniejsze dla nas parametry tego układu zestawiono w tab. 4.1.

Tabela 4.1: Dostępne zasoby układu XC3S700A

| Liczba bloków CLB                     | 1472     |
|---------------------------------------|----------|
| Liczba komórek SLICE                  | 5888     |
| Orientacyjna liczba bramek logicznych | 700 000  |
| Pojemność pamięci Block RAM           | 360 Kbit |
| Liczba bloków mnożących               | 20       |
| Liczba bloków zegarowych DCM          | 8        |
| Max. liczba linii I/O                 | 372      |

Układ FPGA, oprócz niezbędnych obwodów zasilania, otoczony jest licznymi układami peryferyjnymi. Niektóre z nich będą przydatne podczas realizacji ćwiczeń laboratoryjnych oraz projektów na platformie FPGA. Do najważniejszych peryferii należą:

• interfejs USB z kontrolerem JTAG zaimplementowanym w układzie CPLD,



Rysunek 4.1: Wygląd płyty uruchomieniowej

- prosty interfejs RS-232 z konwerterem poziomów logicznych,
- przyciski, przełączniki, diody LED,
- pamięć konfiguracyjna *Platform FLASH* (XCF04S),
- pamięć RAM typu DDR2 (32M x 16),
- różne rodzaje pamięci FLASH,
- interfejs do sieci Ethernet (układ warstwy PHY 10/100 Mbit/s),
- przetworniki: DAC, ADC z regulowanym wzmacniaczem (PGA),
- prosty interfejs do podłączenia monitora VGA,
- wyświetlacz alfanumeryczny LCD 2x16 znaków.

Na komputerach w laboratorium w katalogu C:  $\RIM\FPGA\S3A-Starter\ znajduje$  się kopia najważniejszych plików z dokumentacji płyty, m.in.:

- instrukcja obsługi: ug334\_user\_guide.pdf,
- schematideowy: s3astarter\_schematic.pdf.

Pełna dokumentacja płyty jest dostępna wraz z przykładowymi projektami w Internecie pod adresem: http://www.xilinx.com/s3astarter.

Podczas ćwiczeń laboratoryjnych płyta uruchomieniowa powinna być dołączona do komputera PC przez port USB oraz złącze RS-232. Do płyty powinien być przyłączony zasilacz sieciowy (o napięciu 5V). Włącznik zasilania (SW5), umieszczony w lewym górnym rogu płyty, powinien znajdować się w pozycji "ON".

Po włączeniu zasilania pierwsza konfiguracja układu FPGA jest automatycznie ładowana z pamięci *Platform FLASH* zawierającej przykładowy projekt. Działanie tej konfiguracji sygnalizowane jest miganiem na przemian diod LED (D6, D7) na płycie uruchomieniowej. Na tym etapie możliwa jest już komunikacja pomiędzy płytą a komputerem PC (patrz p. 4.2), a w układzie FPGA zaprogramowany jest trywialny algotytm "przetwarzania danych", opisany w p. 4.3.3).

Uwaga! Na płycie nie należy zmieniać ustawienia zworek (jumper'ów)!!!

# 4.2 Komunikacja płyty z komputerem PC

Komunikacja z komputerem odbywa się przez dwa niezależne interfejsy:

- port USB tylko do ładowania konfiguracji układu FPGA,
- port RS-232 komunikacja z algorytmem uruchomionym w układzie FPGA.

Komunikacja z algorytmem przetwarzania danych umożliwia następujące funkcje:

- przesłanie danych wejściowych z komputera do układu FPGA,
- uruchomienie algorytmu,
- kontrole pracy algorytmu,
- dokładny pomiar czasu pracy netto algorytmu,
- przesłanie danych wynikowych z układu FPGA do komputera.

Po stronie komputera PC komunikacja jest realizowana przez skrypt fpga.m uruchamiany w środowisku Matlab. Aby komunikacja była możliwa, po drugiej stronie (tzn. w projekcie załadowanym do układu FPGA) musi znajdować się blok rimlab00, opisany w dalszym punkcie.

# 4.2.1 Komunikacja przez USB – interfejs JTAG

Dla potrzeb ćwiczenia, ładowanie konfiguracji do układu FPGA odbywać się będzie wyłącznie przez interfejs JTAG. Jest on zaimplementowany na płycie uruchomieniowej z wykorzystaniem układu CPLD (IC22: XC2C256), który jest połączony z portem USB komputera za pomocą układu kontrolera (IC7: CY7C68016A).

Na komputerze PC, do konfigurowania układu FPGA wykorzystywany będzie program *iMPACT*, będący składnikiem środowiska *XILINX ISE Webpack* (patrz p. 4.2.5). W ten sposób możliwe jest załadowanie własnego projektu do pamięci konfiguracyjnej RAM układu FPGA. W ramach ćwiczeń nie będziemy korzystać z ładowania konfiguracji z pamięci FLASH, nie będzie więc potrzeby jej programowania.

#### 4.2.2 Sprzętowy blok komunikacji: rimlab00

Blok rimlab00, dostępny jako gotowy komponent w skompilowanym pliku rimlab00. ngc (tzw. netlista na poziomie bramek), realizuje funkcje komunikacji przez port RS-232 w protokole zgodnym ze skryptem fpga.m, uruchamianym na komputerze PC. Deklaracja tego komponentu, która musi znaleźć się w kompilowanym podczas ćwiczenia pliku VHDL, ma następującą postać:

```
component rimlab00 is
   Port (
        -- Komunikacja ze światem zewnętrznym
       CLK : in STD_LOGIC;
       RST : in STD_LOGIC;
        RXD : in STD_LOGIC;
        TXD : out STD LOGIC;
        -- Komunikacja z algorytmem przetwarzania danych
        START_PROC : out STD_LOGIC;
        PROC_WORKING : in STD_LOGIC;
        DOUT_DATA : out STD_LOGIC_VECTOR (15 downto 0);
        RD_DATA : in STD_LOGIC;
        DIN_RESULT : in STD_LOGIC_VECTOR (15 downto 0);
        WR_RESULT : in STD_LOGIC
        );
end component;
attribute syn_black_box : boolean;
attribute syn_black_box of rimlab00: component is true;
```

Ostatnie dwie linijki kodu (attribute syn\_black\_box) informują kompilator języka VHDL, że komponent jest dostarczony w postaci gotowej *netlisty* i w związku z tym nie ma potrzeby odszukiwania i kompilacji jego kodów źródłowych. Przeznaczenie poszczególnych portów komponentu opisano w tab. 4.2. Wszystkie sygnały (z wyjątkiem linii RXD, TXD) są aktywne w stanie wysokim.

Na rys. 4.2 pokazano schemat połączeń komponentu z jego otoczeniem wewnątrz układu FPGA, zaś w tab. 4.3 podsumowano zajętość zasobów FPGA dla tego komponentu. Na płycie uruchomieniowej linie RXD, TXD są połączone z konwerterem poziomów napięć dla interfejsu RS-232 dołączonym do żeńskiego gniazda DB9 (J36). Do wejścia CLK dołączony jest generator kwarcowy o częstotliwości 50 MHz. Wejście RST układu należy natomiast dołączyć do wejścia połączonego z przyciskiem wymuszającym stan H po wciśnięciu, np. z linią SWCenter, tak jak w przykładowym projekcie fpgatop. vhd (patrz p. 4.3.3).

Połączenie sygnałów logicznych z fizycznymi wyprowadzeniami układu (IOB) jest realizowane przez odpowiednie wpisy do pliku .UCF dołączonego do projektu (patrz p. 4.2.3).

| Nazwa portu  | Opis portu                                                     |
|--------------|----------------------------------------------------------------|
| CLK          | Wejście zegara taktującego (50 MHz)                            |
| RST          | Wejście sygnału zerującego komponent                           |
| RXD          | Szeregowe wejście danych (UART) z portu RS-232                 |
| TXD          | Szeregowe wyjście danych (UART) do portu RS-232                |
| START_PROC   | Wyjście sygnału uruchamiającego pracę algorytmu obliczeniowego |
| PROC_WORKING | Wejście flagi sygnalizującej pracę algorytmu                   |
| DOUT_DATA    | Wyjście 16-bitowych danych źródłowych dla algorytmu            |
| RD_DATA      | Sygnał odczytujący kolejne słowa danych z DOUT_DATA            |
| DIN_RESULT   | Wejście 16-bitowych danych wynikowych z algorytmu              |
| WR_RESULT    | Sygnał wpisujący kolejne słowo wyniku do DIN_RESULT            |

Tabela 4.2: Przeznaczenie portów komponentu rimlab00

Tabela 4.3: Zasoby zajmowane przez komponent rimlab00

| Przerzutniki (Flip Flop) | 239 |
|--------------------------|-----|
| Tablice LUT4             | 535 |
| Komórki SLICE            | 299 |
| Bloki pamięci RAMB16BWE  | 2   |
| Linie I/O                | 4   |



Rysunek 4.2: Schemat połączeń z komponentem rimlab00

#### 4.2.3 Przykładowy plik ograniczeń (.UCF)

W pliku s3a-starter.ucf zapisane są numery wykorzystywanych wyprowadzeń układu FPGA, połączone na płycie uruchomieniowej z odpowiednimi peryferiami:

```
# Zegar taktujący i interfejs RS-232 (UART)
NET "CLK" LOC="E12"; # GCLK5, zegar 50 MHz z generatora IC13
NET "RXD" LOC="E16";
NET "TXD" LOC="F15";
# Przyciski w rogu płytki
NET "BUT1" LOC="T15" | PULLDOWN; # South
NET "BUT2" LOC="T16" | PULLDOWN; # East
NET "BUT3" LOC="T14" | PULLDOWN; # North
NET "BUT4" LOC="U15" | PULLDOWN; # West
# Przełączniki SW na dole płytki
NET "SW0" LOC="V8" | PULLDOWN;
NET "SW1" LOC="U10" | PULLDOWN;
NET "SW2" LOC="U8" | PULLDOWN;
NET "SW3" LOC="T9" | PULLDOWN;
# "Rotary Knob Center" (PUSH)
NET "SWCenter" LOC="R13" | PULLDOWN;
# LEDy nad przełącznikami
NET "LEDO" LOC="R20";
NET "LED1" LOC="T19";
NET "LED2" LOC="U20";
NET "LED3" LOC="U19";
NET "LED4" LOC="V19";
NET "LED5" LOC="V20";
NET "LED6" LOC="Y22";
NET "LED7" LOC="W21";
# Gniazdo SMA-CLK nad LEDami
NET "SMA_CLK" loc="U12";
```

Aby skompilowany podczas ćwiczenia projekt miał szansę zadziałać na platformie sprzętowej, do projektu musi być dołączony wspomniany plik . UCF. Zapewnia on wyprowadzenie sygnałów logicznych na właściwe "piny" układu FPGA (bloki IOB), fizycznie połączone z peryferiami na płycie uruchomieniowej.

W przypadku braku pliku .UCF w projekcie, sygnały zostałyby wyprowadzone na przypadkowe bloki IOB (o rozmieszczeniu wynikającym m.in. ze struktury projektu i sposobu działania procedur implementacji – *Place and Route*) i układ FPGA nie mógłby współpracować ze swoim otoczeniem na płycie uruchomieniowej.

W pliku .UCF powinny się znajdować wyłącznie odwołania (NET) do portów występujących w kompilowanej jednostce projektowej (ENTITY) – wszelkie niepotrzebne deklaracje należy zakomentować znakiem #. W przypadku wystąpienia w pliku sygnału nie zadeklarowanego w liście portów jednostki, lub zadeklarowanego, ale nie połączonego z blokami logicz-



nymi, środowisko projektowe zgłosi błąd, przerwie procedurę implementacji i nie wygeneruje pliku konfiguracji dla układu FPGA.

#### 4.2.4 Komunikacja w środowisku Matlab: skrypt fpga.m

Jeśli układ FPGA ma załadowaną odpowiednią konfigurację (np. po włączeniu zasilania – z pamięci FLASH) i płyta uruchomieniowa jest przyłączona do komputera przez port RS-232, można sprawdzić komunikację, uruchamiając funkcję fpga () w środowisku Matlab.

Argumentem funkcji fpga () jest wektor danych wejściowych, złożonych z liczb rzeczywistych z zakresu -32768. . .32767, o maksymalnej długości 1024 słów. Wektor ten jest przesyłany (z pominięciem części ułamkowych) do bloku pamięci RAM w układzie FPGA. W przypadku podania wektora danych krótszego niż 1024 liczby, zostanie on uzupełniony zerami do pełnej długości bufora. Po załadowaniu danych wejściowych uruchamiany jest algorytm przetwarzania, zdefiniowany przez użytkownika.

Podczas pracy algorytm wpisuje swoje wyniki obliczeń (16-bitowe liczby całkowite ze znakiem) do drugiego bufora w pamięci RAM o pojemności 1024 słów 16-bitowych. Po zakończeniu pracy algorytmu pełna zawartość tego bufora jest zwracana przez funkcję fpga () do środowiska Matlab.

Przykład wywołania funkcji z danymi wejściowymi (przygotowanymi w wektorze x) zamieszczono poniżej:

```
x=32767*(sin((0:1023)*2*pi/100))';
y=fpga(x);
```

Funkcja fpga () wyświetla również inne komunikaty związane z działaniem algorytmu, np. czas pracy netto (liczony w cyklach zegarowych i w milisekundach), czy algorytm prawidłowo zakończył działanie, itp:

```
>>y=fpga(x);
Algorytm przetwarzania w FPGA zakończył pracę.
Liczba odebranych słów wyniku: 1024
Czas przetwarzania: 0.06146 ms
Liczba cykli zegara na przetwarzanie: 3073
Liczba cykli zegara na słowo wyniku: 3.001
Odczytano wyniki przetwarzania z układu FPGA.
```

Jeśli komunikacja przebiegła prawidłowo i algorytm obliczeniowy wykonał swoją pracę, to w wektorze y zwróconym przez funkcję będą zapisane dane wynikowe, odczytane z bufora w układzie FPGA. Dane wejściowe oraz wynikowe można zestawić na wspólnym wykresie:

```
t=0:1023;

plot (t,x,t,y);
```

Wszystkie powyższe komendy testujące komunikację można również uruchomić, wywołując załączony skrypt testcom.m.



# 4.2.5 Środowisko projektowe Xilinx ISE WebPACK

Środowisko *Xilinx ISE Webpack* stanowi kompletne narzędzie do realizacji projektów w układach FPGA firmy Xilinx. Bezpłatny pakiet WebPACK można pobrać ze strony producenta:

http://www.xilinx.com/products/design-tools/ise-design-suite/ise-webpahtm.

Na komputerach w laboratorium zainstalowano wersję 12.4 środowiska *WebPACK*. Pakiet ten, po przeprowadzeniu darmowej procedury rejestracji, umożliwia tworzenie projektów dla większości układów FPGA z rodzin *Spartan* (największe układy są dostępne wyłącznie w pełnej, komercyjnej wersji pakietu – *ISE Design Suite*).

W skład pakietu WebPACK wchodzą m.in. następujące narzędzia:

- środowisko projektowania w języku VHDL, Verilog oraz na bazie schematów,
- narzędzie do syntezy logicznej (kompilator języków HDL): XST,
- symulator logiczny: *ISim* (w wersji *Lite*),
- generator kompletnych bloków funkcjonalnych (bloków IP): Xilinx CORE Generator,
- program do konfigurowania układów FPGA: iMPACT.

# 4.3 Pierwszy projekt w języku VHDL

#### 4.3.1 Utworzenie projektu

Dokonamy kompilacji i uruchomienia pierwszego projektu w języku VHDL, określającego konfigurację układu FPGA zainstalowanego na płytce uruchomieniowej Spartan-3A Starter. Na początku zajęć należy zalogować się w systemie operacyjnym *Windows 7* komputera jako użytkownik "RIM" (logowanie nie wymaga hasła). Na pulpicie należy odszukać i uruchomić ikonę *Xilinx ISE Project Navigator*.

Po uruchomieniu środowiska tworzymy nowy projekt za pomocą odpowiedniego kreatora. Wykonujemy w tym celu następujące czynności:

- 1. z menu programu wybieramy pozycję: File / New Project,
- 2. w pierwszym oknie dialogowym, w polu *Location* wpisujemy lokalizację projektu na dysku (katalog: c:\rim\fpga),
- 3. wpisujemy własną nazwę projektu (Name) oraz ew. opis projektu (Description),
- 4. typ danych źródłowych (*Top-level source type*) ustawiamy na **HDL**,
- 5. klikamy na przycisku Next.

W drugim oknie kreatora (*Project Settings*) wybieramy układ FPGA, dla którego tworzony będzie projekt. Należy wybrać następujące ustawienia:

- 1. rodzina układów (Family): Spartan3A i Spartan3AN,
- 2. układ (Device): XC3S700A,
- 3. typ obudowy układu (Package): **FG484**,
- 4. kategoria szybkości układu (Speed): -4.



Rysunek 4.3: Ustawienia projektu FPGA

Pozostałe ustawienia należy pozostawić bez zmian. Na rys. 4.3 pokazano prawidłowe ustawienia projektu. Po zatwierdzeniu ustawień przyciskiem *Next* pojawia się okno podsumowania (*Project Summary*), w którym jeszcze raz sprawdzamy, czy wybraliśmy właściwe ustawienia. Szczególnie ważna jest lokalizacja projektu (na laboratorium mamy prawo do zapisu w katalogu c:\rim\fpga) oraz typ układu FPGA (**Spartan3A**, **xc3s700a**, **fg484**). Jeśli ustawienia są prawidłowe, kończymy pracę kreatora przyciskiem *Finish*.

# 4.3.2 Dodawanie plików źródłowych do projektu

Za pomocą kreatora utworzyliśmy nowy, pusty projekt. Jako początkowe źródła w projekcie wykorzystamy przykładowe pliki zapisane na dysku komputera w katalogu c:\rim\fpga:

- 1. z menu programu wybieramy pozycję: Project / Add Copy of Source,
- 2. zmieniamy katalog wyszukiwania na c:\rim\fpga,

- 3. zaznaczamy trzy pliki: fpgatop.vhd, rimlab00.ngc, s3a-starter.ucf i klikamy na przycisku *Otwórz*,
- 4. zatwierdzamy okno podsumowania (Adding source files...) przyciskiem OK.

W lewym górnym rogu okna środowiska *ISE Project Navigator* utworzy się drzewo projektu. Po rozwinięciu powinno ono wyglądać tak jak na rys. 4.4.



Rysunek 4.4: Struktura plików w przykładowym projekcie

## 4.3.3 Główny plik projektu - fpgatop.vhd

W pliku fpgatop. vhd utworzony jest przykładowy działający projekt dla układu FPGA. Projekt składa się dwóch części: modułu komunikacji rimlab00 (opisanego w p. 4.2.2) oraz prymitywnego "algorytmu przetwarzania danych".

Algorytm przetwarzania danych początkowo znajduje się w stanie bezczynności (IDLE). Działanie algorytmu jest uruchamiane sygnałem START generowanym w module komunikacji. Po otrzymaniu tego sygnału, algorytm ustawia flagę BUSY, sygnalizującą przetwarzanie danych, i rozpoczyna pracę, wchodząc do stanu RD\_DAT.

Algorytm kopiuje kolejne słowa danych wejściowych z podziałem liczby przez 2 lub z odwróceniem znaku, zależnie od stanu przełącznika SW0 na płycie uruchomieniowej. Funkcja ta jest zaimplementowana w dwóch wykonywanych na przemian stanach (RD\_DAT, WR\_DAT) automatu opisanego w procesie fill\_mem:



```
if RESULT_WR='1' then -- Dokonano wpisu słowa
  RESULT_WR<='0';
  if cnt_data=1023 then stan_alg<=IDLE;
  else cnt_data<=cnt_data+1;
          SRC_RD <= '1';
        stan_alg<=RD_DAT;
  end if;
else RESULT_WR<='1'; -- wykonać wpis w nast. cyklu
end if;</pre>
```

Pomocniczy licznik ent\_data zlicza słowa wpisane do bufora wyników. Po zapełnieniu całego bufora (1024 słowa) algorytm kończy pracę i powraca do stanu bezczynności (IDLE).

#### 4.3.4 Implementacja projektu

Jeśli wszystkie pliki źródłowe są już dodane do projektu, to w oknie pokazującym jego strukturę (*Hierarchy* – patrz rys. 4.4) nie powinny pojawiać się znaki zapytania przy którymkolwiek z modułów. Można wtedy już uruchomić procedury syntezy logicznej i implementacji projektu. W tym celu po lewej stronie środowiska, w oknie *Processes* (patrz rys. 4.5) należy dwa razy kliknąć na pozycji *Generate Programming File*. Spowoduje to uruchomienie po kolei procedur:

- 1. syntezy logicznej (w programie XST),
- 2. implementacji (translacja, mapowanie, rozmieszczenie i połączenie bloków),
- 3. przygotowania binarnego pliku konfiguracji fpgatop.bit.

Jeśli wszystkie etapy przebiegły prawidłowo, to w oknie *Proccesses* powinny pojawić się wyłącznie zielone i żółte ikonki statusu, tak jak pokazano na rys. 4.5. W oknie *Design Summary* pojawi się natomiast raport wykorzystania poszczególnych zasobów układu FPGA, np. przerzutników (FLIP FLOPs), tablic LUT4, komórek SLICE, itd. W tym momencie możliwe jest już przesłanie konfiguracji do układu FPGA.



Rysunek 4.5: Status poszczególnych etapów implementacji projektu

W sekcji *Detailed Reports* okna *Design Summary* mamy dostęp do szczegółowych raportów z poszczególnych etapów syntezy logicznej i implementacji projektu, m.in.:

- *Synthesis Report* raport z syntezy logicznej, zawierający np. stan wykorzystania poszczególnych zasobów układu (*Device utilization summary*),
- Map Report podsumowanie operacji mapowania zasobów logicznych, ostrzeżenia o niepodłączonych i zoptymalizowanych sygnałach, właściwości poszczególnych linii I/O,
- *Place and Route Report* raport z procedur rozmieszczenia i połączenia elementów logicznych w układzie, podsumowuje rzeczywiste wykorzystanie zasobów, przewidywane parametry czasowe otrzymanej implementacji oraz ilość pamięci i czas procesora potrzebny na wykonanie omawianych procedur (*Total CPU time to PAR completion*).

#### 4.3.5 Konfiguracja układu FPGA

Po poprawnym przejściu wszystkich etapów syntezy logicznei i implementacji, w folderze projektu powinien znaleźć się plik .BIT z konfiguracją dla układu FPGA. Aby przesłać konfigurację do układu, należy uruchomić program *iMPACT*:

- 1. klikamy dwa razy na pozycji Configure Target Device w oknie Proccesses,
- 2. ignorujemy ostrzeżenie o braku pliku projektu iMPACT,
- 3. wybieramy tryb programowania interfejsem JTAG, klikając 2 razy na pozycji *Boundary Scan* w oknie *iMPACT Flows*,
- 4. wciskamy kombinację klawiszy ctrl-I lub klikamy prawym przyciskiem w głównym oknie i wybieramy opcję *Initialize Chain* z menu kontekstowego.

Po nawiązaniu połączenia z kontrolerem JTAG przez USB na ekranie pojawi się schemat układów wykrytych w łańcuchu JTAG, składający się w naszym przypadku z układu FPGA (xc3s700a) oraz jego pamięci konfiguracyjnej FLASH (xcf04s), tak jak pokazano na rys. 4.6.



Rysunek 4.6: Schemat układów połączonych łańcuchem JTAG na płycie uruchomieniowej

W oknie dialogowym *Auto Assign Configuration File* potwierdzamy przyciskiem *Yes* chęć wskazania pliku konfiguracji. Wybór pliku konfiguracji można później jeszcze uruchomić, klikając prawym przyciskiem na układzie FPGA i wybierając w menu kontekstowym opcję *Asign New Configuration File*.

Należy się upewnić, że poszukujemy pliku konfiguracji we właściwym *katalogu z na-szym projektem*. Dla układu FPGA należy wskazać plik fpgatop.bit, a w następnym oknie (*Attach SPI or BPI PROM*) wybieramy opcję *No* (nie programujemy dodatkowych pamięci

FLASH). Drugie okno wyboru pliku (\*.mcs, \*.isc, \*.bsd) przeznaczone jest dla układu konfiguracji (xcf04s), którego nie będziemy programować – wybieramy więc opcję *Bypass*.

W oknie ustawień programowania (*Device Programming Properties*) nie wprowadzamy żadnych zmian i zamykamy je przyciskiem *OK*. W tym momencie możliwe jest już skonfigurowanie układu FPGA – pod jego nazwą (xc3s700a) powinna pojawić się nazwa pliku z konfiguracją (fpgatop.bit).

Przesyłamy konfigurację do układu FPGA, klikając na nim prawym przyciskiem myszy i wybierając pierwszą pozycję (*Program*) z menu kontekstowego. Po krótkiej chwili powinno pojawić się potwierdzenie operacji: *Program Succeeded*. Układ FPGA został już zaprogramowany naszą konfiguracją i działa (lub powinien działać ...) zgodnie z opisem w pliku fpgatop.vhd.

Po przesłaniu konfiguracji warto pozostawić nadal włączony program iMPACT. W przypadku wprowadzenia zmian w projekcie i wygenerowania nowego pliku konfiguracji fpgatop .bit, program iMPACT rozpozna nowszą wersję pliku i umożliwi jej szybkie przesłanie do układu opcją *Program*, już z pominięciem wcześniejszych kroków przygotowań.

#### 4.3.6 Uruchomienie algorytmu przetwarzania

Na komputerze uruchamiamy środowisko Matlab za pomocą odpowiedniej ikony umieszczonej na pulpicie. Zmieniamy katalog roboczy na c:\rim\fpga i w wektorze x generujemy dane wejściowe dla algorytmu przetwarzania:

```
cd c:\rim\fpga
x=30000*(sin((0:1023)*2*pi/100));
```

Następnie uruchamiamy algorytm przetwarzania i odczytujemy wynik jego działania do wektora y:

```
>> y=fpga(x);
Algorytm przetwarzania w FPGA zakończył pracę.
Czas przetwarzania danych : 0.04096 ms
Liczba wpisanych słów wynikowych : 1024
Liczba cykli zegara na przetwarzanie : 2048
Liczba cykli zegara na słowo wyniku : 2
Odczytano dane wynikowe z układu FPGA.
```

Po zakończeniu pracy algorytmu i odczytania wyników możemy przedstawić je na wspólnym wykresie razem z danymi wejściowymi:

```
t=0:1023;

plot (t,x,'--k',t,y,'-r');

legend ('Dane wejściowe','Wyniki')
```

Na rys. 4.7 przedstawiono przykładowy wykres uzyskany w ten sposób po uruchomieniu algorytmu z wyłącznikiem SW0 w pozycji '0' (podział liczby przez 2).

# 4.4 Badanie algorytmu filtracji FIR

W ramach ćwiczenia będzie implementowany i badany algorytm filtracji FIR (patrz p. 2.1.1) rzędu N=8. Algorytm pracuje w arytmetyce liczb stałoprzecinkowych ze znakiem, typowej



Rysunek 4.7: Przykładowy wykres danych z algorytmu uruchomionego w układzie FPGA

dla technologii FPGA. Wektor współczynników filtru ma postać:

$$\mathbf{b} = (16384, 8192, 4096, 2048, 1024, 512, 256, 128) \tag{4.1}$$

Dane wejściowe do filtracji będą pobierane z portu SRC\_DATA komponentu rimlab00, zaś wyniki będą wpisywane do portu RESULT\_DATA.

#### 4.4.1 Implementacja filtru FIR w języku VHDL

Ten punkt należy zrealizować w domu podczas przygotowywania się do laboratorium. Bazując na przykładowym programie fpgatop. vhd (patz p. 4.3.3) należy stworzyć plik firl. vhd (z jednostką projektową o nazwie firl) realizujący operację filtracji pokazaną na rys. 4.8. Plik ten powinien być wybrany jako **główny plik projektu** (opcja *Set as Top Module* z menu kontekstowego).

Jedną z zalet języków opisu sprzętu jest możliwość łatwego i czytelnego opisu nawet złożonych projektów za pomocą kilku linii kodu, o czym przekonamy się podczas wykonywania ćwiczenia. Podobne do siebie fragmenty kodu można w wygodny sposób kopiować i wykorzystywać wielokrotnie wewnątrz projektu.

Podczas implementacji filtru z rys. 4.8 w języku VHDL należy mieć na uwadze następujące wskazówki:

 Współczynniki filtru b1...b8 należy zadeklarować jako stałe o wartościach podanych w (4.1), np.:

```
constant b1: STD_LOGIC_VECTOR (15 downto 0) := X"4000";
```

- Przy mnożeniu dwóch liczb *K*-bitowych podwaja się szerokość słowa danych. Należy to uwzględnić przy deklaracji sygnałów przechowujących wyniki mnożenia.
- Przy dodawaniu dwóch liczb, szerokość słowa zwiększa się o 1 bit. Należy to uwzględnić przy deklaracji sygnałów p1...p8 z kolejnymi wynikami sumowania, np:

```
signal p12 : STD_LOGIC_VECTOR (32 downto 0);
```



Rysunek 4.8: Schemat blokowy filtru FIR

• Poszerzenie słowa należy uwzględnić również w samej operacji dodawania (koniecznie należy wskazać właściwą kolejność działań za pomocą nawiasów):

```
p12 <= (p1(31) & p1) + (p2(31) & p2);
```

- Operacje: pobierania próbek wejściowych SRC\_DATA z portu DOUT\_DATA komponentu rimlab00, przesuwania historii próbek oraz obliczania sum należy wykonywać synchronicznie, np. w stanie RD\_DAT procesu fill\_mem, odpowiednio aktualizując zawartość rejestrów x1...x8.
- Z ostatniej sumy należy wybrać najstarsze 16 bitów jako wynik końcowy RESULT\_DATA wpisywany do portu DIN\_RESULT komponentu rimlab00.

Operację mnożenia będziemy wykonywać, instalując w głównym pliku naszego projektu odpowiednią ilość razy "uniwersalny moduł mnożący" (komponent mult16x16):

```
mult1: mult16x16 port map (clk => clk, a => x1, b => b1, p => p1);
mult2: mult16x16 port map (clk => clk, a => x2, b => b2, p => p2);
-- itd.
```

**Uwaga!** Instancje modułów mult1...mult8 mnożących mult16x16, podobnie jak wszystkich innych komponentów, należy **umieszczać poza procesem** fill\_mem, np. po instancji bloku komunikacyjnego rim1 : rimlab00 PORT MAP(...);

Plik źródłowy mult16x16. vhd należy dodać do struktury projektu (menu: *Project / Add Copy of Source*), zgodnie z opisem w p. 4.3.2. W przeciwnym wypadku nie będzie możliwe wykonanie implementacji projektu.

#### 4.4.1.1 Moduł mnożący mult16x16

W pliku mult16x16.vhd zapisany jest kod źródłowy uniwersalnego modułu mnożącego. Moduł ten, w zależności od parametrów podanych w klauzuli generic, może wykonywać mnożenie liczb całkowitych ze znakiem albo bez znaku, z zadaną szerokością słowa. Sama operacja mnożenia jest implementowana automatycznie w procesie syntezy logicznej. W zależności od parametru impl\_style, mnożenie może być wykonywane w dedykowanych blokach mnożących układu FPGA, albo w komórkach logicznych (SLICE) ogólnego przeznaczenia.

Definicja komponentu mnożącego, którą należy umieścić w głównym pliku projektowym, ma postać:

```
component mult16x16 is
    generic (
        word_size : natural := 16;
        signed_mult : boolean := true;
        impl_style : string := "block"
        );
    port (
        clk : in        std_logic;
        a : in        std_logic_vector(1*word_size-1 downto 0);
        b : in        std_logic_vector(1*word_size-1 downto 0);
        p : out        std_logic_vector(2*word_size-1 downto 0)
        );
end component;
```

Komponent jest opisany za pomocą trzech parametrów generic:

- word\_size szerokość słowa danych wejściowych,
- signed\_mult czy mnożenie jest wykonywane na liczbach ze znakiem,
- impl\_style styl implementacji; istotne dla nas są dwie możliwości:
  - block wykorzystuje dedykowane bloki mnożącyce,
  - pipe\_lut wykorzystuje bloki logiczne CLB ogólnego przeznaczenia.

Obok każdego parametru podane są jego domyślne wartości, przyjmowane w przypadku umieszczenia w projekcie komponentu bez wskazywania konkretnych parametrów klauzulą generic map.

#### 4.4.1.2 Uruchomienie i badanie algorytmu

Po bezbłędnym skompilowaniu projektu można pokusić się o jego uruchomienie na sprzęcie. Układ FPGA należy zaprogramować konfiguracją z pliku firl.bit) zgodnie z opisem w p. 4.3.5.

W środowisku Matlab należy odpowiednio zmienić katalog bieżący oraz wygenerować ciąg danych wejściowych, zawierający powtarzane okresowo impulsy:

```
cd c:\rim\fpga
x=zeros(1,1024);
x(1:16:1024)=32767;
```



Pierwszy impuls można zastąpić sygnałem schodkowym:

```
x(1:20) = 32767;
```

Po wygenerowaniu sygnału pobudzenia w wektorze x należy uruchomić algorytm w układzie FPGA oraz wykreślić wyniki obliczeń wraz z danymi wejściowymi:

```
y=fpga(x);
t=0:1023;
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 64 0 33000]);
```

Na wykresie będzie widać: na czarno – impulsy pobudzające, oraz na czerwono – odpowiedź filtru.

Po zmianie głównego pliku projektu z fpgatop. vhd na firl. vhd okno raportów (Design Summary) może być nieaktualne lub nawet puste. W takim przypadku trzeba zamknąć to okno i z listy procesów po lewej stronie wybrać pierwszą pozycję *Design Summary/Reports* – otworzy się nowe, aktualne okno podsumowania projektu.

Należy odpowiedzieć na następujące pytania:

- 1. Jak duże opóźnienie (liczone w cyklach zegara) wprowadza algorytm i dlaczego?
- 2. Jaka jest amplituda odpowiedzi na pobudzenie impulsowe i schodkowe?
- 3. Jaka może być maksymalna teoretyczna amplituda sygnału na wyjściu (przy 16-bitowej szerokości słowa)?
- 4. Ile cykli zegara trwa obliczanie każdego słowa wyniku?
- 5. Ile mnożeń i dodawań wymaga obliczanie każdego słowa wyniku obliczeń?
- 6. Ile zasobów logicznych (SLICE) oraz bloków mnożących (MULT18X18SIO) zajmuje implementacja algorytmu?

#### 4.4.1.3 Optymalizacja dynamiki

Za pomocą środowiska Matlab należy obliczyć teoretyczną amplitudę odpowiedzi filtru na dwa wykorzystywane do tej pory rodzaje pobudzeń:

- 1. pobudzenie impulsem o amplitudzie 32767,
- 2. pobudzenie schodkiem o wysokości 32767.

Korzystając z tych obliczeń należy wyznaczyć optymalne przesunięcie bitowe wyniku, które pozwoli najlepiej wykorzystać 16-bitową dynamikę wyjścia filtru. Na tej podstawie należy zmienić w kodzie źródłowym VHDL wybór wyniku końcowego (kierowanego do sygnału RESULT DATA) z ostatniej sumy filtru.

Po skompilowaniu projektu należy załadować nową konfigurację do układu FPGA oraz sprawdzić w środowisku Matlab działanie algorytmu po wprowadzonych zmianach:

```
y=fpga(x);
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
```

- 1. Jaka jest tym razem amplituda odpowiedzi na pobudzenie impulsowe i schodkowe?
- 2. Czy otrzymana wartość jest zgodna z obliczeniami teoretycznymi?
- 3. Czy udało się w pełni wykorzystać dynamikę filtru?
- 4. Czy w algorytmie może dojść do przepełnienia (przesterowania) wyniku?

#### 4.4.1.4 Optymalizacja szybkości przetwarzania

W pliku źródłowym firl. vhd należy wprowadzić zmiany, tak aby w każdym cyklu zegara było jednocześnie pobierane jedno słowo danych z portu DOUT\_DATA) i wpisywane jedno słowo wyniku do portu DIN\_RESULT). Operacje te mogą być wykonywane w jednym stanie, np. RD\_DAT, bez konieczności przechodzenia do stanu WR\_DAT.

Tak zmieniony kod źródłowy należy skompilować, a następnie uruchomić w układzie FPGA. Ponownie należy sprawdzić poprawność działania algorytmu w środowisku Matlab:

```
y=fpga(x);
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 64 0 33000]);
```

Jeśli na wykresie uzyskano prawidłowe przebiegi danych wynikowych, należy odpowiedzieć na pytania:

- 1. Ile cykli zegara trwa obliczanie każdego słowa wyniku?
- 2. Ile mnożeń i dodawań jest realizowane równolegle w każdym cykli zegara?
- 3. Czy jest możliwe dalsze przyspieszenie (zrównoleglenie) obliczeń? Jakich zmian w architekturze by to wymagało? Czy układ FPGA udostępnia niezbędne do tego zasoby?
- 4. Ile zasobów logicznych (SLICE) oraz bloków mnożących (MULT18X18SIO) zajmuje implementacja algorytmu?
- 5. Ile filtrów tego rodzaju "zmieści się" w układzie FPGA? Z czego wynika ograniczenie?

## 4.4.2 Implementacja mnożenia w komórkach logicznych

Do tej pory operacja mnożenia była implementowana z wykorzystaniem dedykowanych bloków mnożących, gdyż takie preferencje wskazaliśmy parametrem impl\_style : string := "block". W niektórych przypadkach może okazać się opłacalne lub nawet konieczne zrealizowanie operacji mnożenia w blokach logicznych ogólnego przeznaczenia (CLB). Taka realizacja była jedyną możliwością w starszych rodzinach układów FPGA, nie wyposażonych jeszcze w bloki mnożące.

W tym punkcie sprawdzimy możliwość realizacji mnożenia w blokach CLB, bez zajmowania dedykowanych bloków mnożących. W kodzie źródłowym projektu w definicji komponentu mnożącego należy zmienić wybór implementacji z "block" na "pipe\_lut":

```
component mult16x16 is
   generic (
      word_size : natural := 16;
      signed_mult : boolean := true;
      impl_style : string := "pipe_lut");
```

Ten rodzaj implementacji wykorzystuje logikę ogólnego przeznaczenia oraz przerzutniki do celów potokowania.

Kod źródłowy po wprowadzeniu zmian należy skompilować, a następnie uruchomić w układzie FPGA. W środowisku Matlab należy sprawdzić poprawność działania algorytmu:

```
y=fpga(x);
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 64 0 33000]);
```

Jeśli uzyskane wykresy są zgodne z przewidywaniami, należy odpowiedzieć na pytania:

- 1. Ile zasobów logicznych (SLICE) oraz bloków mnożących zajmuje implementacja?
- 2. Jak wygląda zajętość zasobów w porównaniu z poprzednią realizacją, wykorzystującą bloki mnożące?
- 3. Ile czasu trwała implementacja projektu (*Total CPU time to PAR completion* w raporcie *Place and Route Report*)?
- 4. Jaki jest koszt takiej realizacji mnożenia i z czego on wynika? (Porównać zajętość zasobów FPGA.)
- 5. Ile filtrów tego rodzaju "zmieści się" w układzie FPGA? Z czego wynika ograniczenie?

#### 4.4.3 Implementacja filtru o zmiennych współczynnikach

W tej wersji zastosujemy zmienne współczynniki filtru, przechowywane w rejestrach c1...c8:

```
signal c1, c2, c3, c4, c5, c6, c7, c8 : STD_LOGIC_VECTOR (15 downto 0);
```

Sygnały c1...c8 należy dołączyć do odpowiednich modułów mnożących zamiast stałych b1...b8. Współczynniki te będą inicjowane początkowymi 8 słowami z pamięci danych, odczytywanymi z portu SRC\_DATA. Operację programowania współczynników najłatwiej będzie zaimplementować, stosując przypisania warunkowe w stanie RD\_DAT:

```
elsif stan_alg=RD_DAT then -- Odczytanie słowa z pamięci danych
  if cnt_data=0 then
    c1 <= SRC_DATA;
end if;
if cnt_data=1 then
    c2 <= SRC_DATA;
end if;
-- itd.</pre>
```

**Uwaga!** Sygnał zezwolenia odczytu SRC\_RD musi być ustawiony jako '1' w chwili przejścia do stanu RD\_DAT, czyli równolegle z przypisaniem: stan\_alg<=RD\_DAT. Jeśli sygnał będzie ustawiony później, to pierwsza komórka pamięci zostanie odczytana dwukrotnie (do obu rejestrów: c1, c2) i odpowiedź impulsowa filtru zostanie przesunięta o jeden współczynnik.

Projekt po tych modyfikacjach zmian należy skompilować i uruchomić w układzie FPGA. W środowisku Matlab należy wygenerować nowe dane wejściowe, uwzględniające na początku programowanie współczynników filtru:

```
x=[16384 8192 4096 2048 1024 512 256 128 zeros(1,1016)];
```

W danych wejściowych umieścimy również sygnał schodkowy oraz okresowo powtarzane impulsy:

```
x([16:32 48:16:1024])=32767;
x(48:16:1024)=32767;
```

Po przygotowaniu danych, uruchamiamy algorytm na układzie FPGA i sprawdzamy poprawność jego działania na wykresie:

```
y=fpga(x);
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 80 0 33000]);
```

Możemy też sprawdzić, czy mechanizm programowania współczynników działa prawidłowo, i czy operacje arytmetyczne są prawidłowo wykonywane na liczbach ujemnych:

```
x(5:8)=[ -2048 -4096 -8192 -16384];
y=fpga(x);
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 80 -33000 33000]);
```

Jeśli uzyskane wykresy są zgodne z przewidywaniami, należy odpowiedzieć na pytania:

- 1. Ile zasobów logicznych (SLICE) oraz bloków mnożących zajęto w tym przypadku?
- 2. Jak wygląda zajętość zasobów w porównaniu z poprzednią realizacją, opartą na stałych współczynnikach?
- 3. Ile czasu trwała implementacja projektu (Total CPU time to PAR completion)?
- 4. Jaki jest koszt realizacji operacji mnożenia w tym przypadku i z czego on wynika?
- 5. Ile filtrów tego rodzaju "zmieści się" w układzie FPGA? Z czego wynika ograniczenie?

## 4.4.4 Filtr o zm. współczynnikach, implementacja w blokach mnożących

Przełączymy implementację mnożenia znów na wykorzystanie dedykowanych bloków mnożących:

```
component mult16x16 is
    generic (
        word_size : natural := 16;
        signed_mult : boolean := true;
        impl_style : string := "block"
        );
-- ...
```

Kompilujemy i uruchamiamy w układzie FPGA projekt po tej modyfikacji. W środowisku Matlab sprawdzamy poprawność działania algorytmu:

```
y=fpga(x);
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 80 0 33000]);
```

Jeśli uzyskane wykresy są zgodne z przewidywaniami, należy odpowiedzieć na pytania:

- 1. Ile zasobów logicznych (SLICE) oraz bloków mnożących zajęto w tym przypadku?
- 2. Jak wygląda zajętość zasobów w porównaniu z poprzednią realizacją, opartą na blokach CLB?
- 3. Ile czasu trwała implementacja projektu (*Total CPU time to PAR completion*)?
- 4. Jaki jest koszt realizacji operacji mnożenia w tym przypadku i z czego on wynika?
- 5. Kiedy warto stosować dedykowane bloki mnożące, a kiedy implementować mnożenie w blokach logiki CLB?

# Rozdział 5

# Biblioteki obliczeniowe dla układów FPGA

Celem ćwiczenia jest zapoznanie się z możliwościami implementacji złożonych funkcji obliczeniowych w układzie FPGA z wykorzystaniem bloków bibliotecznych dostarczanych w środowisku projektowym *Xilinx ISE Webpack* i w programie *Xilinx Core Generator*.

W ramach ćwiczenia badane będą różne sposoby implementacji algorytmu filtracji FIR, szybkiej dyskretnej transformaty Fouriera (FFT) oraz szybkiego algorytmu aproksymacji modułu liczby zespolonej.

Podczas laboratorium należy wypełniać formatkę sprawozdania, odpowiadając krótko i konkretnie na postawione pytania. Należy zgłaszać prowadzącemu każde wykonane zadanie i możliwie szybko zgłaszać ew. trudności w jego wykonaniu. Przed laboratorium należy wykonać w domu zadania: 5.4.1, 5.4.2.

# 5.1 Narzędzie Xilinx Core Generator

Program *Xilinx Core Generator* wchodzi w skład środowiska projektowego *Xilinx ISE Webpack*. Umożliwia on generowanie specjalizowanych komponentów IP (bloków bibliotecznych *Intelectual Property* – tzw. *IP Core*) realizujących złożone funkcje, np:

- funkcje arytmetyczne (np. dzielenie, pierwiastkowanie, mnożenie liczb zespolonych),
- obliczenia funkcji trygonometrycznych i hiperbolicznych,
- transformaty FFT i DFT,
- obliczenia na liczbach zmiennoprzecinkowych,
- algorytmy cyfrowego przetwarzania sygnałów (DSP),
- bloki pamięci wewnętrznej, kontrolery pamięci SDRAM, DDR, DDR2, itp.
- interfejsy wejścia / wyjścia (np. PCI, PCI Express),
- bloki sieciowe i telekomunikacyjne (np. warstwa MAC protokołu Ethernet).

Część komponentów z katalogu dostępna jest nieodpłatnie razem ze środowiskiem *Xilinx ISE Webpack*, zaś pozostałe (zaznaczone na szaro w katalogu) są dostępne są po wykupieniu odpowiedniej licencji.

Na ćwiczeniu program *Xilinx Core Generator* będzie wykorzystany do wygenerowania komponentów realizujących w różnych architekturach filtrację FIR oraz transformatę FFT, opisanych w dalszych podpunktach.



Rysunek 5.1: Fragment katalogu dostępnych bloków bibliotecznych IP

# 5.2 Synteza filtru FIR (moduł FIR Compiler)

Moduł *LogiCORE IP FIR Compiler*<sup>1</sup> jest jednym z elementów programu *Xilinx Core Generator* i jest zlokalizowany w folderze Digital Signal Processing / Filters w katalogu bloków IP (patrz rys.5.1). Parametry tego modułu zestawiono w tab. 5.1. Umożliwia on wygenerowanie gotowego komponentu realizującego jeden z wybranych algorytmów filtracji cyfrowej:

- klasyczny filtr o skończonej odpowiedzi impulsowej (FIR),
- półpasmowy filtr FIR,
- transformator Hilberta,
- interpolowany filtr FIR,
- polifazowy decymator lub interpolator,

<sup>&</sup>lt;sup>1</sup>Xilinx, LogiCORE IP FIR Compiler v5.0 Product Specification, http://www.xilinx.com/support/documentation/ip\_documentation/fir\_compiler\_ds534.pdf

- półpasmowy decymator lub interpolator,
- polifazowy bank filtrów.

Większość filtrów syntezowanych w tym module może pracować wielokanałowo, możliwe jest także zrealizowanie banku filtrów po wprowadzeniu kilku różnych zestawów współczynników.

Pewnym ograniczeniem modułu *LogiCORE IP FIR Compiler* jest możliwość pracy tylko z rzeczywistymi współczynnikami filtru. W przypadku filtrów o współczynnikach zespolonych konieczne niestety będzie ręczne opisanie struktury filtru w kodzie VHDL, podobnie jak to było robione w poprzednim ćwiczeniu.

| Właściwość                     | Arytmetyka  | Struktura    | Struktura     |
|--------------------------------|-------------|--------------|---------------|
|                                | rozproszona | bezpośrednia | transponowana |
| Liczba współczynników $(N)$    | 21024       | 21024        | 21024         |
| Szerokość słowa współczynników | 132         | 235          | 235           |
| Szerokość słowa danych $B$     | 132         | 235          | 235           |
| Liczba kanałów                 | 18          | 164          | 1             |
| Liczba zestawów współczynników | 1           | 1256         | 1256          |
| Zaokrąglanie wyniku            | _           | TAK          | TAK           |

Tabela 5.1: Możliwości syntezy filtrów w module FIR Compiler

W ramach ćwiczenia będzie wykorzystywany wyłącznie pierwsza, najbardziej ogólna odmiana filtru, tj. klasyczny filtr FIR o zadanych współczynnikach. W filtrze tym realizowany jest splot sygnału wejściowego x(n) z odpowiedzią impulsową filtru a(n):

$$y(n) = x(n) * a(n). \tag{5.1}$$

Odpowiedź filtru a(n) składa się z N stałych współczynników. Dla każdej próbki sygnału wyjściowego y(n) obliczany jest zatem iloczyn skalarny:

$$y(n) = \sum_{k=0}^{N-1} a(k)x(n-k).$$
 (5.2)

Graficznie przedstawiono to na rys. 5.2. Tradycyjnie bloczki oznaczone jako  $z^{-1}$  symbolizują opóźnienie danych o jeden cykl zegara, czyli elementarne komórki pamięci lub rejestry.



Rysunek 5.2: Schemat blokowy filtru FIR w strukturze bezpośredniej

Szerokość słowa danych zwiększa się po każdej operacji mnożenia i dodawania. W rezultacie na wyjściu filtru otrzymywane jest znacznie szersze słowo y(n) w pełnej precyzji (por. p. 4.4.1). Operacja liczenia splotu (5.2) może być zaimplementowana w jednej z trzech struktur:

- 1. w **strukturze bezpośredniej** z potokowaniem (*Systolic Multiply-Accumulate*),
- 2. z wykorzystaniem **arytmetyki rozproszonej** (Distributed Arithmetic),
- 3. w strukturze transponowanej (*Transpose Multiply-Accumulate*).

Dwie pierwsze struktury algorytmu filtracji będą badane i porównywane podczas ćwiczenia. Struktury 1 i 3 wykorzystują dedykowane bloki mnożące układu FPGA, zaś struktura 2 – tylko bloki logiczne SLICE.

#### 5.2.1 Implementacja filtru FIR w strukturze bezpośredniej

W strukturze bezpośredniej z potokowaniem, pokazanej na rys. 5.3, umieszczono dodatkowe rejestry na wyjściach symatorów (porównaj z rys. 5.2). W skutek tego w każdym cyklu zegara obliczana jest suma tylko dwóch składników (po pierwszym mnożeniu przez a(0) nie ma jeszcze sumowania), a nie wszystkich N składników, tak jak w modelu matematycznym (5.2). Dzięki temu w układzie implementowane są znacznie prostsze sumatory i filtr jako całość może pracować ze znacznie większą częstotliwością zegara, osiągając przy tym większą przepustowość. Aby wyrównać opóźnienia w obu ścieżkach danych, konieczne było również wstawienie dodatkowych rejestrów opóźniających sygnał x(n) w górnej ścieżce.



Rysunek 5.3: Bezpośrednia struktura filtru FIR z potokowaniem

# 5.2.2 Implementacja filtru FIR w strukturze transponowanej

Strukturę transponowaną filtru, pokazaną na rys. 5.4, uzyskuje się ze struktury bezpośredniej (pokazanej na rys. 5.2) w trzech krokach:

- 1. zamiana wejścia z wyjściem,
- 2. odwrócenie kierunku przesyłania sygnału,
- 3. zastąpienie sumatorów rozgałęzieniami, i na odwrót.

Zaletami struktury transponowanej jest mniejsza liczba zajmowanych rejestrów<sup>2</sup> oraz skrócenie opóźnienia potokowania o jeden cykl zegara.

<sup>&</sup>lt;sup>2</sup>We współczesnych układach FPGA, bogatych w rejestry i mogących implementować opóźnia w tablicach LUT (SRL16), ten argument nie jest już tak istotny.



Rysunek 5.4: Transponowana struktura filtru FIR

### 5.2.3 Implementacja filtru FIR z arytmetyką rozproszoną

Dla filtrów o stałych współczynnikach realizowanych w układach FPGA istnieje także możliwość implementacji z wykorzystaniem tzw. *arytmetyki rozproszonej*<sup>3</sup>. Ten sposób realizacji był niezwykle popularny w starszych rodzinach układów FPGA, nie wyposażonych jeszcze w dedykowane bloki mnożące. Pozwalał on bowiem bardzo efektywnie zrealizować operacje mnożenia przez stałe współczynniki w tablicach LUT, będących podstawowym elementem logicznym układów FPGA<sup>4</sup>. Koncepcja arytmetyki rozproszonej ogólnie znajduje zastosowanie także w innych operacjach numerycznych wymagających obliczenia iloczynu skalarnego.

Uproszczony schemat filtru zrealizowanego z wykorzystaniem arytmetyki rozproszonej pokazano na rys. 5.5. Istotą tego rozwiązania jest szeregowe przetwarzanie po kolei każdego z B wektorów złożonego z N bitów pochodzących ze wszystkich próbek sygnału wejściowego:  $x(n) \dots x(n-N+1)$ . Takie podejście jest szczególnie efektywne, jeśli długość filtru N jest większa od szerokości słowa danych B. Do akumulatora sukcesywnie dodawany jest wkład poszczególnych bitów z N próbek sygnału wejściowego, obliczany za pomocą wspólnej funkcji zrealizowanej w dużej tablicy LUT o pojemności  $2^N$  słów (często oznaczanej jako DALUT). Aby uwzględnić rosnące wagi kolejnych bitów, zawartość akumulatora jest dzielona przez 2 przed każdą z B iteracji (na schemacie oznaczono to mnożeniem przez  $2^{-1}$ ). Wkład ostatniego bitu (znaku) zamiast dodawania, jest odejmowany od akumulatora.

Operacje tablicowania (LUT) oraz dodawania (lub odejmowania) z akumulacją są naturalnie implementowane w zasobach nawet najprostszych układów FPGA. W tej realizacji nie jest natomiast stosowany ani jeden układ mnożący, który zajmowałby znaczną ilość bloków logicznych (CLB) układu.

Wadą tego sposobu przetwarzania jest mniejsza przepustowość, wynikająca z sekwencyjnej natury działania algorytmu: wynik obliczeń (5.2) jest dostępny dopiero po B cyklach zegara. Algorytm filtracji z wykorzystaniem arytmetyki rozproszonej daje się jednak dość łatwo zrównoleglić i przetwarzać jednocześnie kilka bitów w każdym cyklu zegara, kosztem rozbudowania lub zwielokrotnienia tablicy LUT i zajęcia większych zasobów logicznych.

# 5.2.4 Wyprowadzenia bloku FIR

Na rys. 5.6 pokazano symbol blokowy filtru FIR, generowanego w module *FIR Compiler*. Duża część portów bloku FIR jest opcjonalna i generowana tylko na życzenie użytkownika, lub w szczególnych konfiguracjach filtru.

<sup>&</sup>lt;sup>3</sup>S. A. White, *Applications of Distributed Arithmetic to Digital Signal Processing: A Tutorial Review*, IEEE ASSp Mag., pp.4-19, 1989

<sup>&</sup>lt;sup>4</sup>Xilinx, The role of distributed arithmetic in FPGA-based signal processing, http://www.xilinx.com/appnotes/theoryl.pdf



Rysunek 5.5: Implementacja filtru FIR z wykorzystaniem arytmetyki rozproszonej



Rysunek 5.6: Wejścia i wyjścia bloku filtracji FIR

W tab. 5.2 zestawiono opis wejść i wyjść komponentu, które będą wykorzystywane podczas ćwiczenia. Wszystkie flagi i sygnały sterujące są aktywne w stanie wysokim.

Tabela 5.2: Funkcje wejść i wyjść bloku filtru FIR

| Nazwa | Kierunek | Funkcja                                                       |
|-------|----------|---------------------------------------------------------------|
| DIN   | wejście  | DATA IN, port wejściowy dla danych                            |
| ND    | wejście  | NEW DATA, sygnał ładowania nowej próbki danych do wejścia DIN |
| CLK   | wejście  | Sygnał zegarowy                                               |
| DOUT  | wyjście  | DATA OUT, port wyjściowy wyników obliczeń                     |
| RFD   | wyjście  | READY FOR DATA, sygnał wskazujący gotowość bloku              |
|       |          | do przyjęcia następnego słowa danych                          |
| RDY   | wyjście  | READY, flaga gotowości wyniku obliczeń na wyjściu DOUT        |

# 5.3 Implementacja alg. FFT (moduł Fast Fourier Transform)

Algorytm FFT<sup>5</sup> jest szybką implementacją obliczenia dyskretnej transformaty Fouriera (DFT) określonej wzorem:

$$X(k) = \sum_{n=0}^{N-1} x(n) \exp(-j2\pi nk/N),$$
(5.3)

gdzie N jest rozmiarem transformaty DFT, tzn. liczbą próbek sygnału na wejściu i liczbą próbek widma na wyjściu transformaty. Algorytm FFT znajduje zastosowanie dla rozmiaru transformaty będącego potęgą dwójki ( $N=2^k$ ) i pozwala zmniejszyć liczbę mnożeń zespolonych z  $N^2$  do około  $\frac{N}{2}\log_2 N$ . Dla dużych wartości N pozwala on zatem znacznie zmniejszyć nakłady obliczeniowe. Warto podkreślić, że algorytm FFT oblicza przy tym dokładnie taki sam wynik, jak dyskretna transformata Fouriera (nie jest aproksymacją DFT!).

Implementacja algorytmu FFT jest zadaniem niezwykle pracochłonnym i skomplikowanym, szczególnie w układach logicznych. Zadanie to zostało jednak wykonane przez zespół inżynierów producenta układów FPGA. W rezultacie dostępny jest gotowy moduł biblioteczny *Fast Fourier Transform*<sup>6</sup>, zlokalizowany w katalogu bloków IP programu *Xilinx Core Generator* w folderze: Digital Signal Processing / Transforms / FFTs (patrz rys. 5.1). Parametry bloku zestawiono w tab. 5.3.

| Parametr                       | Wartość                            |
|--------------------------------|------------------------------------|
| Obliczanie prostej i odwrotnej | TAK                                |
| transformaty Fouriera          | (przełączane podczas pracy)        |
| Rozmiar transformaty $N$       | $N=2^k, k=3\dots 16$               |
| Szerokość słowa danych $B$     | 834                                |
| Dostępne tryby obliczeń        | Stałoprzecinkowy z pełną precyzją, |
|                                | stałoprzecinkowy ze skalowaniem,   |
|                                | zmiennoprzecinkowy                 |
| Sposób zaokrąglania            | Obcinanie bitów                    |
| wyników pośrednich             | lub zaokrąglanie                   |
| Reprezentacja danych           | Stałoprzecinkowa                   |
|                                | lub zmiennoprzecinkowa             |

Tabela 5.3: Parametry i możliwości modułu Fast Fourier Transform

Z wykorzystaniem modułu bibliotecznego *Fast Fourier Transform* możliwa jest implementacja algorytmu FFT w jednej z czterech architektur:

- 1. potokowej strumieniowej,
- 2. o podstawie 4 (*Radix-4*),
- 3. o podstawie 2 (*Radix-2*),

<sup>&</sup>lt;sup>5</sup>Lyons R. Wprowadzenie do cyfrowego przetwarzania sygnałów, Rozdział 4, WKŁ 2006

<sup>&</sup>lt;sup>6</sup>Xilinx, LogiCORE IP Fast Fourier Transform v7.1 Product Specification, http://www.xilinx.com/support/documentation/ip\_documentation/xfft\_ds260.pdf

4. uproszczonej o podstawie 2 (*Radix-2 Lite*).

W ramach ćwiczenia będą badane i porównywane implementacje algorytmu FFT o podstawie 2 (*Radix-2*) i o podstawie 4 (*Radix-4*).

#### 5.3.1 Architektura strumieniowa FFT

Architektura potokowa – strumieniowa zawiera szereg zrównoleglonych "motylków" (*Radix-2 Butterfly*, patrz rys. 5.8) o podstawie 2 wraz z własnymi blokami pamięci i zapewnia ciągłe przetwarzanie danych. W tym trybie pracy komponent jednocześnie wykonuje operacje na bieżącym bloku danych znajdującym się w pamięci, ładuje następny blok danych wejściowych, i wysyła na zewnątrz wyniki obliczeń z poprzedniego bloku.

Użytkownik może wprowadzić strumień danych wejściowych na wejście bloku, i po odczekaniu opóźnienia na wykonanie pierwszych obliczeń, w sposób ciągły odbierać strumień danych wyjściowych z algorytmu FFT. Niestety algorytm w architekturze strumieniowej zajmuje zbyt duże zasoby FPGA, aby mógł zmieścić się w układzie, na którym jest realizowane to ćwiczenie.

## 5.3.2 Architektura FFT z dekompozycją o podstawie 4

W architekturze FFT z dekompozycją o podstawie 4 (Radix-4), zilustrowanej na rys. 5.7, ładowanie bloku danych i odczytywanie wyników odbywa się oddzielnie od wykonywania obliczeń – operacje te nie są wykonywane jednocześnie. Po uruchomieniu algorytmu należy rozpocząć ładowanie danych wejściowych. Po skompletowaniu całego bloku N próbek, algorytm rozpoczyna obliczanie transformaty. Dopiero po zakończeniu obliczeń możliwe jest odczytanie bloku danych wynikowych. Operacje ładowania danych i odczytywania wyników mogą być wykonywane równolegle tylko wtedy, jeśli wyniki będą odczytywane z odwróconym porządkiem bitów adresowych<sup>7</sup>.

Obliczenia są wykonywane w jednym jądrze o podstawie 4 (*Radix-4 Dragonfly*). Ten rodzaj architektury cechuje się mniejszą zajętością zasobów logicznych w porównaniu do architektury potokowo – strumieniowej, lecz jednocześnie wymaga dłuższego czasu na obliczenie transformaty.

# 5.3.3 Architektura FFT z dekompozycją o podstawie 2

W architekturze FFT z dekompozycją o podstawie 2 (*Radix-2*), zilustrowanej na rys. 5.8, ładowanie bloku danych i odczytywanie wyników tak jak poprzednio odbywa się oddzielnie od wykonywania obliczeń.

Obliczenia są wykonywane w jednym "motylku" o podstawie 2 (*Radix-2 Butterfly*). Proces przesyłania danych wejściowych i wyjściowych jest identyczny, jak w architekturze z dekompozycją o podstawie 4. W tym przypadku mamy jednak do czynienia z mniejszą zajętością zasobów logicznych i dłuższym czasem wykonywania obliczeń.

<sup>&</sup>lt;sup>7</sup>Lyons R. Wprowadzenie do cyfrowego przetwarzania sygnałów, rozdz. 4.5



Rysunek 5.7: Architektura FFT z dekompozycją o podstawie 4

## 5.3.4 Uproszczona architektura FFT z dekompozycją o podstawie 2

W uproszczonej architekturze FFT o podstawie 2 (*Radix-2 Lite*) "motylek", w którym wykonywane są obliczenia, został zredukowany tylko jednego, współdzielonego akumulatora. W kolejnych cyklach zegara obliczane są na przemian części rzeczywiste i urojone transformaty. Skutkuje to zmniejszoną zajętością zasobów logicznych, lecz z drugiej strony – wydłużeniem czasu obliczeń. Sam proces przesyłania danych wejściowych i wyjściowych jest identyczny, jak w poprzednich architekturach.

## 5.3.5 Wyprowadzenia bloku FFT

Na rys. 5.9 przedstawiono schematycznie wygląd komponentu *Fast Fourier Transform*, zaś w tab. 5.4 opisano funkcje poszczególnych wejść i wyjść bloku FFT, które będą wykorzystywane podczas ćwiczenia.



Rysunek 5.8: Architektura FFT z dekompozycją o podstawie 2



Rysunek 5.9: Wejścia i wyjścia bloku transformaty FFT

Tabela 5.4: Funkcje wejść i wyjść bloku FFT

| Nazwa        | Kierunek | Funkcja                                                       |
|--------------|----------|---------------------------------------------------------------|
| X_RE         | wejście  | Część rzeczywista danych wejściowych                          |
| X_IM         | wejście  | Część urojona danych wejściowych                              |
| START        | wejście  | Sygnał uruchomienia ładowania danych i obliczeń               |
| UNLOAD       | wejście  | Sygnał uruchomienia odczytu wyników                           |
| FWD_INV      | wejście  | Wybór prostej (0) lub odwróconej (1) transformaty             |
| FWD_INV_WE   | wejście  | Zezwolenie wyboru transformaty wejściem FWD_INV               |
| SCALE_SCH    | wejście  | Słowo konfiguracji skalowania na kolejnych etapach obliczeń   |
| SCALE_SCH_WE | wejście  | Zezwolenie zapisu słowa SCALE_SCH                             |
| CLK          | wejście  | Sygnał zegarowy                                               |
| XK_RE        | wyjście  | Część rzeczywista wyniku                                      |
| XK_IM        | wyjście  | Część urojona wyniku                                          |
| XK_INDEX     | wyjście  | Indeks danych wynikowych na portach XK_RE, XK_IM              |
| XN_INDEX     | wyjście  | Indeks danych wejściowych na portach X_RE, X_IM               |
| RFD          | wyjście  | Sygnalizacja gotowości do przyjęcia danych wejściowych        |
| BUSY         | wyjście  | Sygnalizacja wykonywania obliczeń                             |
| DV           | wyjście  | Sygnalizacja obecności próbki wyniku na wyjściach XK          |
| DONE         | wyjście  | Sygnalizacja zakończenia obliczeń transformaty                |
| EDONE        | wyjście  | Wczesna sygnalizacja zakończenia obliczeń (1 cykl przed DONE) |
| OVFLO        | wyjście  | Sygnalizacja wystąpienia błędu przepełnienia podczas obliczeń |

# 5.4 Szybka aproksymacja modułu liczby zespolonej

Wynikiem działania transformaty FFT jest wektor N liczb zespolonych:  $X(k) = X_{re}(k) + jX_{im}(k)$ . Z naszego punktu widzenia istotny będzie tylko moduł danych wyjściowych – pomijamy informację o fazach poszczególnych składowych widma:

$$|X(k)| = \sqrt{X_{re}^2(k) + X_{im}^2(k)}. (5.4)$$

Obliczenie modułu wymaga najpierw policzenia sumy kwadratów części rzeczywistej i urojonej (co jest zadaniem łatwym, jeśli mamy do dyspozycji dedykowane bloki mnożące), a następnie obliczenia pierwiastka z sumy.

Operacja pierwiastkowania może zostać zrealizowana np. w algorytmie CORDIC<sup>8</sup>, jednak jest ona wykonywana iteracyjnie w wielu cyklach zegara. W wielu praktycznych przypakach (w tym również podczas realizacji tego ćwiczenia) nie jest wymagany dokładny wynik pierwiastkowania i w zupełności wystarcza przybliżenie, ale za to operacja musi być wykonywana znacznie szybciej – najlepiej w jednym lub dwóch cyklach zegara.

Przybliżoną wartość modułu wektora  $V=I+\mathrm{j}Q$  można wyznaczyć, korzystając z algorytmu  $\alpha\mathrm{Max}+\beta\mathrm{Min}^9$ operującego na wartościach bezwzględnych części rzeczywistej i urojonej:

$$V_a = \alpha \cdot \max(|I|, |Q|) + \beta \cdot \min(|I|, |Q|) \approx |V|. \tag{5.5}$$

Istnieje kilka par wartości stałych  $\alpha$ ,  $\beta$  zapewniających różne dokładności aproksymacji modułu wektora. Kilka wybranych par stałych, zapewniających najmniejsze błędy aproksymacji, zestawiono w tab. 5.5. Wartości stałych zostały dobrane w ten sposób, aby możliwe było

| $\alpha$ | β     | Największy błąd [dB] |
|----------|-------|----------------------|
| 1        | 1/4   | -1,07                |
| 1        | 1/8   | 0,57                 |
| 7/8      | 7/16  | -1,16                |
| 15/16    | 15/32 | -0.56                |

Tabela 5.5: Wybrane wartości parametrów  $\alpha$ ,  $\beta$ 

zrealizowanie operacji mnożenia i dzielenia za pomocą przesunięć bitowych i odejmowania, czyli z minimalną zajętością zasobów logicznych. Operację mnożenia przez 15/16 można zrealizować np. jako:  $\frac{15}{16}A = \frac{(A << 4) - A}{16} = [(A << 4) - A] >> 4$ .

# 5.4.1 Implementacja algorytmu w kodzie VHDL

W ramach przygotowania do ćwiczenia należy zakodować algorytm  $\alpha$ Max +  $\beta$ Min z wybranym przez siebie z tab. 5.5 zestawem parametrów  $\alpha$ ,  $\beta$  jako samodzielny, syntezowalny moduł mag16. vhd w języku VHDL. Wybór zestawu parametrów należy uzasadnić prowadzącemu

<sup>&</sup>lt;sup>8</sup>Xilinx, LogiCORE IP CORDIC v4.0 Product Specification, http://www.xilinx.com/support/documentation/ip\_documentation/cordic\_ds249.pdf

<sup>&</sup>lt;sup>9</sup>Lyons R. Wprowadzenie do cyfrowego przetwarzania sygnałów, rozdz. 10.2

ćwiczenie. Do obliczeń arytmetycznych należy użyć biblioteki ieee.numeric\_std udostępniającej obliczenia na typach danych SIGNED, UNSIGNED (w tym również funkcję wartości bezwzględnej ABS).

Przygotowany komponent mag16. vhd powinien pracować synchronicznie i potokowo, a jego porty wejścia i wyjścia powinny mieć następującą organizację:

```
entity mag16 is
    Port (
        in_i : in STD_LOGIC_VECTOR (15 downto 0);
        in_q : in STD_LOGIC_VECTOR (15 downto 0);
        clk : in STD_LOGIC;
        mag_out: out STD_LOGIC_VECTOR (15 downto 0)
        );
end mag16;
```

Przed przystąpieniem do ćwiczenia należy oszacować opóźnienie (liczone w cyklach zegara) wnoszone przez algorytm, wynikające z pracy potokowej.

#### 5.4.2 Implementacja rejestru opóźniającego

Moduł mag16. vhd opóźnia dane wyjściowe o kilka cykli. Aby to opóźnienie skomensować, można równolegle opóźniać o taką samą liczbę cykli sygnał zezwalający na zapis danych wynikowych do pamięci (port WR\_RESULT komponentu rimlab00).

Opóźnienie to powinno być zrealizowane w dodatkowym komponencie delaysel.vhd. Komponent ten należy przygotować w ramach przygotowania do ćwiczenia jako samodzielny, syntezowalny moduł w języku VHDL.

Komponent powinien pracować synchronicznie i opóźniać sygnał wejściowy o liczbę cykli sel zadaną jako parametr podczas kompilacji projektu. Deklaracja jednostki tego komponentu powinna wyglądać następująco:

Wartość 8 parametru sel ustawiono domyślnie na 8. Docelowo należy podać tutaj właściwą wartość opóźnienia, wynikającą z potokowej pracy bloku mag16 (patrz p. 5.4.1).

# 5.5 Badanie bloku filtracji FIR

# 5.5.1 Utworzenie projektu

Na początku zajęć należy zalogować się w systemie operacyjnym *Windows 7* komputera jako użytkownik "RIM". Na pulpicie należy odszukać i uruchomić ikonę *Xilinx ISE Project Navigator*.

Po uruchomieniu środowiska tworzymy nowy projekt za pomocą kreatora. Wykonujemy w tym celu następujące czynności:

- 1. z menu programu wybieramy pozycję: File / New Project,
- 2. w pierwszym oknie dialogowym, w polu *Location* wpisujemy lokalizację projektu na dysku (katalog: c:\rim\fpga),
- 3. wpisujemy własną nazwę projektu (Name) oraz ew. opis projektu (Description),
- 4. typ danych źródłowych (*Top-level source type*) ustawiamy na **HDL**,
- 5. klikamy na przycisku Next.

W drugim oknie kreatora (*Project Settings*) wybieramy układ FPGA, dla którego tworzony będzie projekt. Należy wybrać następujące ustawienia:

- 1. rodzina układów (Family): Spartan3A i Spartan3AN,
- 2. układ (Device): XC3S700A,
- 3. typ obudowy układu (Package): FG484,
- 4. kategoria szybkości układu (Speed): -4.

Pozostałe ustawienia należy pozostawić bez zmian. Na rys. 4.3 pokazano prawidłowe ustawienia projektu. Po zatwierdzeniu ustawień przyciskiem *Next* pojawia się okno podsumowania (*Project Summary*), w którym jeszcze raz sprawdzamy, czy wybraliśmy właściwe ustawienia. Szczególnie ważna jest lokalizacja projektu (na laboratorium mamy prawo do zapisu w katalogu c:\rim\fpga) oraz typ układu FPGA (**Spartan3A**, **xc3s700a**, **fg484**). Jeśli ustawienia są prawidłowe, kończymy pracę kreatora przyciskiem *Finish*.

Jako punkt wyjścia w projekcie wykorzystamy przykładowe pliki źródłowe zapisane na dysku komputera w katalogu c:\rim\fpga:

- 1. z menu programu wybieramy pozycję: Project / Add Copy of Source,
- 2. zmieniamy katalog wyszukiwania na c:\rim\fpga,
- 3. zaznaczamy trzy pliki:
  - fpgatop.vhd,
  - rimlab00.ngc,
  - s3a-starter.ucf,

i klikamy na przycisku Otwórz,

4. zatwierdzamy okno podsumowania (Adding source files...) przyciskiem OK.

W lewym górnym rogu okna środowiska *ISE Project Navigator* utworzy się drzewo projektu. Po rozwinięciu powinno ono wyglądać tak jak na rys. 4.4.

#### 5.5.2 Utworzenie bloku filtracji FIR

W oknie *Design / Hierarchy* należy kliknąć prawym przyciskiem myszy, a następnie:

- z menu kontekstowego wybrać New Source,
- z listy dostępnych możliwości wybrać opcję IP (Core Generator & Architecture Wizard),
- wpisać naszą nazwę generowanego bloku w polu File Name (np. fircomp),
- kliknąć na przycisku Next.

Po wprowadzeniu tych danych projektu mamy już dostęp do katalogu bloków IP (patrz rys. 5.1). W drzewie dostępnych bibliotek odnajdujemy pozycje *Digital Signal Processing / Filters* i klikamy na elemencie *FIR Compiler*.

Zatwierdzamy ustawienia przyciskami *Next* oraz *Finish*. Po chwili otworzy się formularz konfiguracji wybranego bloku bibliotecznego. W pierwszym oknie ustawień (patrz rys. 5.10) wybieramy:

- źródło współczynników filtru: Vector,
- wektor współczynników<sup>10</sup>: 16383, 14335, 12287, 10239, 8191, 6143, 4095, 2047
- liczba zbiorów współczynników: 1,
- typ filtru: Single Rate,
- liczba kanałów: 1,
- format opisu nadpróbkowania: okres próbkowania (Sample Period),
- okres wprowadzania próbek wejściowych: 1 cykl zegara.

Po wprowadzeniu tych ustawień można obejrzeć charakterystykę częstotliwościową naszego filtru w odpowiedniej zakładce po lewej stronie (*Frequency Response*). Przechodzimy następnie do drugiego okna ustawień przyciskiem *Next*.

W drugim oknie (patrz rys. 5.11) wybieramy szczegóły implementacji filtru w układzie FPGA:

- architektura filtru: struktura bezpośrednia (Systolic Multiply Accumulate),
- reprezentacja współczynników: bez znaku (unsigned),
- szerokość słowa współczynników: 16 bitów,
- liczba ścieżek danych: 1,
- reprezentacja danych: ze znakiem (signed),
- szerokość słowa danych: 16 bitów,
- tryb zaokrąglania wyniku: pełna precyzja (Full Precision).



Rysunek 5.10: Pierwsze okno ustawień filtru FIR

Przechodzimy przyciskiem *Next* do trzeciego okna. W oknie tym (patrz rys. 5.12) wybieramy tylko cel optymalizacji (*Optimization Goal: Area*) oraz wybieramy w odpowiednim miejscu opcję utworzenia dodatkowego sygnału sterującego ND (*Control Options: ND*).

W czwartym oknie możemy obejrzeć podsumowanie ustawień filtru (*Summary*). Po kliknięciu na zakładce *Implementation Details* po lewej stronie możemy zapoznać się z estymowaną zajętością zasobów układu FPGA (*Resource Estimates*) oraz opóźnieniem wprowadzanym przez nasz filtr (*Cycle Latency*). Klikając na przycisku *Datasheet* możemy obejrzeć stronę katalogową komponentu *FIR Compiler*.

Jeśli wszystkie ustawienia zgadzają się z naszymi zamierzeniami, można uruchomić proces tworzenia nowego komponentu przyciskiem *Generate* (zajmie on około jednej minuty). Po wygenerowaniu komponentu pojawi się okno z obszerną listą utworzonych plików (opis ten jest zachowany w pliku fircomp\_readme.txt). Dla potrzeb tego ćwiczenia, istotne dla nas będą tylko:

- fircomp.vho szablon w języku VHDL, zawierający deklarację komponentu i przykład jego instancji (fragmenty do wykorzystania w naszym kodzie źródłowym),
- fircomp.xco plik parametrów Core Generator naszego bloku.

Po wygenerowaniu komponentu FIR można zamknąć program *Core Generator* i wrócić do środowiska projektowego.

# 5.5.3 Instalowanie bloku FIR w projekcie

Plik fircomp.xco należy dodać do drzewa projektu w środowisku *Xilinx ISE Project Navigator* – z menu programu wybieramy pozycję: *Project / Add Source* i wskazujemy odpowiedni

<sup>&</sup>lt;sup>10</sup>Najlepiej skopiować (ctrl V) w całości cały zestaw współczynników, zamiast wpisywania kolejnych wartości.

| Logi CXPE                      | FIR Compiler         | 5.0 |
|--------------------------------|----------------------|-----|
| Filter Architecture : Systolic | Multiply Accumulate  |     |
| Coefficient Options            |                      |     |
| Use Reloadable Coefficie       | ents                 |     |
| Coefficient Structure:         | Inferred             |     |
| Coefficient Type :             | Unsigned 🔻           |     |
| Quantization :                 | Integer Coefficients |     |
| Coefficient Width :            | 16 Range: 1434       |     |
| Best Precision Fraction L      | ength                |     |
| Coefficient Fractional Bits :  | 0 Range: 00          |     |
| Datapath Options               |                      |     |
| Number of Paths :              | 1 Range: 116         |     |
| Input Data Type :              | Signed v             |     |
| Input Data Width:              | 16 Range: 235        |     |
| Input Data Fractional Bits :   | 0 Range: 016         |     |
| Output Rounding Mode :         | Full Precision 🔻     |     |
| Output Width:                  | 35 Range: 135        |     |
| Output Fractional Bits:        | 0                    |     |
| Allow Rounding Approxi         | mation               |     |
| ✓ Registered Output            |                      |     |
|                                |                      |     |

Rysunek 5.11: Drugie okno ustawień filtru FIR



Rysunek 5.12: Trzecie okno ustawień filtru FIR

plik. Następnie w głównym pliku naszego projektu (fpgatop.vhd) należy umieścić deklarację komponentu fircomp, skopiowaną z pliku szablonu fircomp.vho:

```
component fircomp port (
    clk: in std_logic;
    nd: in std_logic;
    rfd: out std_logic;
    rdy: out std_logic;
    din: in std_logic_vector(15 downto 0);
    dout: out std_logic_vector(34 downto 0)
    );
end component;
```

**Uwaga!** Jeżeli okno edycji pliku fpgatop. vhd wyświetla się z szarym tłem, oznacza to, że plik jest otwarty tylko do odczytu. Należy wtedy zamknąć edycję pliku, odnaleźć ten plik w folderze naszego projektu na dysku komputera, we właściwościach pliku wyłączyć atrybut *Tylko do odczytu* i na koniec ponownie otworzyć plik w edytorze. W tym momencie tło edytora powinno być białe i edycja powinna już być możliwa. Można także pobrać kopię

pliku fpgatop. vhd załączoną do niniejszego pliku PDF.

W pliku fpgatop. vhd trzeba również zadeklarować dodatkowe sygnały do komunikacji z komponentem fircomp:

```
signal FIR_RFD : STD_LOGIC;
signal FIR_DOUT : STD_LOGIC_VECTOR (34 downto 0);
```

W opisie architektury (po słowie kluczowym **BEGIN**, ale nie w obrębie procesu!) umieszczamy natomiast *instancję* komponentu:

```
filtr_1 : fircomp port map (
    clk => clk,
    nd => SRC_RD,
    rfd => FIR_RFD,
    rdy => RESULT_WR,
    din => SRC_DATA,
    dout=> FIR_DOUT
    );
```

W tym samym miejscu w opisie architektury umieszczamy także instrukcje współbieżne, np. przypisania do sygnałów. Sygnał odczytu pamięci danych SRC\_RD będzie teraz generowany na podstawie sygnału gotowości bloku FIR oraz stanu naszego algorytmu:

```
SRC_RD <= FIR_RFD and PROC_WORKING;</pre>
```

Z całego słowa danych na wyjściu filtru jako wynik końcowy należy wybrać tylko część znaczących bitów:

```
RESULT_DATA <= FIR_DOUT (32 downto 17);</pre>
```

W procesie fill\_mem, opisującym automat stanu naszego projektu, należy usunąć wszelkie przypisania do sygnałów: RESULT\_WR, SRC\_RD, RESULT\_DATA, które będą teraz sterowane w innych miejscach kodu, i ograniczyć działanie procesu tylko do dwóch stanów: IDLE, RD\_DAT:

```
fill_mem: process (RST, CLK)
if RST='1' then -- zerowanie automatu
  stan_alg <= IDLE;</pre>
  PROC_WORKING<='0';
  cnt_data<=0;
elsif rising_edge(CLK) then
                              -- oczekiwanie na START
   if stan_alg=IDLE then
    if START_PROC='1' then -- Uruchomienie petli
      PROC_WORKING<='1'; -- Sygn. działania
      cnt_data<=0;
      stan_alg<=RD_DAT;
    end if;
  elsif stan_alg=RD_DAT then -- Odczytanie słowa danych
    if RESULT WR='1' then
    -- jeśli dokonano wpisu słowa do pamięci wyników:
      if cnt_data=1023 then
```

```
-- koniec pracy algorytmu
stan_alg<=IDLE;
PROC_WORKING<='0';

else cnt_data<=cnt_data+1;
-- przetwarzanie następnego słowa danych
stan_alg<=RD_DAT;
end if; -- RESULT_WR

else stan_alg <= IDLE;
end if; -- stan
end if; -- RST/CLK
end process;
```

#### 5.5.4 Kompilowanie projektu

Jeśli wszystkie niezbędne pliki zostały dodane właściwie, to drzewo projektu powinno wyglądać tak jak pokazano na rys. 5.13.



Rysunek 5.13: Drzewo projektu z zainstalowanym komponentem fircomp

W takim przypadku należy przejść do implementacji projektu, zgodnie z opisem w p. 4.3.4. Jeśli proces zakończy się bez błędów, można przesłać konfigurację do układu tak jak opisano w p. 4.3.5. Jeśli natomiast wystąpiły błędy, należy je usunąć i powtórzyć proces implementacji.

# 5.5.5 Badanie architektury MAC

W poprzednim punkcie utworzyliśmy komponent filtru FIR w strukturze bezpośredniej (*Systolic Multiply Accumulate*), wykorzystującej bloki mnożące do realizacji operacji mnożenia z akumulacją (MAC). Komponent ten użyliśmy w naszym projekcie.

Po przesłaniu konfiguracji do układu FPGA uruchamiamy środowisko Matlab, a następnie odpowiednio zmieniamy katalog bieżący oraz przygotowujemy ciąg danych wejściowych dla naszego algorytmu filtracji:

```
cd c:\rim\fpga
x=zeros(1,1024);
x(32:16:1024)=32767;
x(24:36)=32767;
```

Dane testowe w wektorze x zawierają na początku sygnał schodkowy, a następnie okresowo powtarzające się impulsy. Po przygotowaniu danych uruchamiamy pracę naszego algorytmu filtracji i rysujemy dane wejściowe i wynikowe na wspólnym wykresie:

```
y=fpga(x);
t=0:1023;
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 100 0 33000]);
```

Na wykresie będzie widać: na czarno – impulsy pobudzające, oraz na czerwono – odpowiedź filtru. Wykres warto zapisać na dysku w celu porównania z następnymi realizacjami:

```
print -dpng fir-mac.png
```

Jeśli algorytm prawidłowo zakończył pracę i wykres pokazał się, należy odpowiedzieć na poniższe pytania. W celu dokładniejszego zbadania pracy algorytmu można wykorzystać własną konstrukcję sygnału pobudzającego x (np. inne rozmieszczenie impulsów, dodatkowe impulsy schodkowe, itp.)

- 1. Jaka jest amplituda odpowiedzi na impuls i sygnał schodkowy? Czy dochodzi do przepełnienia?
- 2. Jakie jest opóźnienie odpowiedzi względem pobudzenia wejściowe?
- 3. Ile cykli zegarowych trwała praca algorytmu? Ile z tych cykli zajęła inicjacja filtru?
- 4. Ile cykli trwało obliczanie jednej próbki wyjściowej?
- 5. Ile zasobów logicznych (SLICE) oraz bloków mnożących w układzie FPGA wykorzystuje ta implementacja?
- 6. Ile czasu trwała implementacja projektu (*Total CPU time to PAR completion* w raporcie *Place and Route Report*)?

### 5.5.6 Badanie sekwencyjnej architektury DA (16 cykli na próbkę)

Przejdziemy teraz do realizacji filtru w architekturze z arytmetyką rozproszoną (DA, *Distributed Arithmetic*) w jej pierwotnej postaci, tzn. z przetwarzaniem próbek sygnału "bit po bicie".

W drzewie projektu odnajdujemy nasz blok filtru filtr\_1 – fircomp (patrz rys. 5.13) i dwa razy klikamy na tej pozycji. W ten sposób ponownie otworzy się program *Core Generator*. Odnajdujemy nasz blok filtru fircomp w dolnym oknie zawierającym wygenerowane elementy (*Project IP*) i klikamy na nim dwa razy. Otworzy się okno wyboru parametrów filtru (patrz rys. 5.10).

Przechodzimy do drugiego okna ustawień przyciskiem *Next*. W oknie tym (patrz rys. 5.11) zmieniamy architekturę filtru na *Distributed Arithmetic*. Nie zmieniając innych ustawień, wracamy do okna pierwszego przyciskiem *Back* i modyfikujemy okres podawania próbek wejściowych (*Input Sample Period*) na 16 cykli zegara. Tworzymy nową wersję komponentu przyciskiem *Generate*, potwierdzając przy tym nadpisanie poprzedniej wersji o tej samej nazwie.

Po zakończeniu procesu generacji bloku FIR zamykamy okno podsumowania oraz cały program *Core Generator*. Nowowygenerowany komponent posiada identyczny zestaw portów jak ten badany poprzednio. Nie są zatem wymagane żadne zmiany w kodzie źródłowym naszego projektu. Uruchamiamy kompilację projektu tak jak opisano w p. 5.5.4, a potem uruchamiamy układ FPGA z nową konfiguracją filtru FIR.

W środowisku Matlab przygotowujemy testowy ciąg danych dla algorytmu filtracji:

```
x=zeros(1,1024);
x(32:16:1024)=32767;
x(24:36)=32767;
```

Uruchamiamy pracę naszego algorytmu filtracji i rysujemy wykres z danymi:

```
y=fpga(x);
t=0:1023;
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 100 0 33000]);
```

Wykres znów warto zapisać na dysku w celu porównania z kolejną realizacją:

```
print -dpng fir-da16.png
```

Jeśli algorytm prawidłowo zakończył pracę i wykres pokazał się, należy odpowiedzieć na poniższe pytania:

- 1. Czy zmieniła się amplituda odpowiedzi na impuls i sygnał schodkowy?
- 2. Jakie jest opóźnienie odpowiedzi względem pobudzenia na wejściu?
- 3. Ile cykli trwało obliczanie jednej próbki wyjściowej?
- 4. Ile cykli zegarowych trwała praca algorytmu? Ile z tych cykli zajęła inicjacja filtru?
- 5. Jak zmieniła się zajętość zasobów logicznych (SLICE) oraz bloków mnożących w układzie FPGA ?
- 6. Ile czasu trwała implementacja projektu (*Total CPU time to PAR completion* w raporcie *Place and Route Report*)? Porównać z poprzednią implementacją.

## 5.5.7 Badanie zrównoleglonej architektury DA (1 cykl na próbkę)

Architektura filtrów z arytmetyką rozproszoną może zostać w dość łatwy sposób zmodyfikowana, tak aby przetwarzać równolegle większą liczbę bitów z próbek sygnału wejściowego. Odbywa się to kosztem powiększenia lub zwielokrotnienia tablic LUT generujących wyniki pośrednie. W tej części ćwiczenia zbadamy filtr w konfiguracji przetwarzającej 16 bitów (czyli jedno kompletne słowo danych wejściowych) w każdym cyklu zegara.

Tak jak poprzednio, w drzewie projektu odnajdujemy nasz blok filtru filtr\_1 - fircomp (patrz rys. 5.13) i klikamy na nim dwa razy. W programie *Core Generator* odnajdujemy nasz blok filtru fircomp w dolnym oknie zawierającym wygenerowane elementy (*Project IP*) i klikamy na nim dwa razy.

W pierwszym oknie wyboru parametrów filtru (patrz rys. 5.10) zmieniamy okres podawania próbek wejściowych (*Input Sample Period*) na 1 cykl zegara. Tworzymy nową wersję komponentu przyciskiem *Generate*, potwierdzając przy tym nadpisanie poprzedniej wersji o tej samej nazwie.

Po zakończeniu procesu generacji bloku zamykamy program *Core Generator*. Nie są wymagane żadne zmiany w kodzie źródłowym naszego projektu. Uruchamiamy kompilację projektu tak jak w poprzednim punkcie i następnie przesyłamy konfigurację do układu FPGA.

Przechodzimy do środowiska Matlab. Dane wejściowe powinny być zachowane w pamięci jeszcze z poprzedniej części ćwiczenia w wektorze x. Uruchamiamy pracę naszego algorytmu filtracji i rysujemy wykres z danymi:

```
y=fpga(x);
t=0:1023;
plot (t,x,'--k',t,y,'-r'); legend('wejście','wyniki');
axis ([0 100 0 33000]);
```

Jeśli algorytm prawidłowo zakończył pracę i wykres pokazał się, należy odpowiedzieć na poniższe pytania:

- 1. Czy zmieniła się amplituda odpowiedzi na sygnał pobudzający?
- 2. Jakie jest opóźnienie odpowiedzi względem pobudzenia na wejściu?
- 3. Ile cykli trwało obliczanie jednej próbki wyjściowej?
- 4. Ile cykli zegarowych trwała praca algorytmu? Ile z tych cykli zajęła inicjacja filtru?
- 5. Jak zmieniła się zajętość zasobów logicznych (SLICE)? Ilukrotny wzrost obserwujemy?
- 6. Ile czasu trwała implementacja projektu (*Total CPU time to PAR completion* w raporcie *Place and Route Report*)? Porównać z poprzednią implementacją.
- 7. Co obserwujemy w początkowej fazie działania filtru w różnych architekturach?
- 8. Kiedy te zjawiska mogą mieć znaczenie i w jaki sposób można ich uniknąć?

# 5.6 Badanie bloku transformaty Fouriera

#### 5.6.1 Utworzenie bloku FFT

Przejdziemy do generacji bloku realizującego transformatę FFT. W drzewie projektu odnajdujemy nasz blok filtru filtr\_1 – fircomp (patrz rys. 5.13) i klikamy na nim. Dalej rozwijamy listę procesów dostępnych dla tego bloku (lista znajduje się w oknie poniżej) i klikamy dwa razy na pozycji *Manage Cores*. Otworzy się okno programu *Xilinx Core Generator*. W katalogu bloków IP w folderze: Digital Signal Processing / Transforms / FFTs (patrz rys. 5.1) odnajdujemy pozycję Fast Fourier Transform i klikamy na niej dwa razy.

W pierwszym oknie parametrów bloku wprowadzamy następujące ustawienia (patrz rys. 5.14):

- nazwa komponentu: fft1024,
- liczba kanałów: 1, rozmiar transformaty: 1024,
- częstotliwość zegarowa: 50 MHz,
- typ architektury: *Radix-4 Burst I/O*.

Przechodzimy następnie do drugiego okna ustawień przyciskiem *Next*. W drugim oknie (patrz rys. 5.15) wybieramy szczegóły implementacji w układzie FPGA:

- 1. format danych: Fixed Point,
- 2. szerokość słowa danych wejściowych: 16 bitów,



Rysunek 5.14: Pierwsze okno konfiguracji bloku FFT

- 3. szerokość słowa współczynników fazowych: 24 bity,
- 4. opcja skalowania (Scaled),
- 5. obcinanie bitów wyniku (Truncation),
- 6. generowanie dodatkowego wyjścia OVFLO,
- 7. kolejność danych wyjścjowych: w naturalnym porządku (*Natural Order*).



Rysunek 5.15: Drugie okno konfiguracji bloku FFT

Przyciskiem *Next* przechodzimy do trzeciego okna ustawień. W oknie tym (patrz rys. 5.16) wybieramy dalsze szczegóły implementacji:

- typ pamięci dla danych: Block RAM,
- typ pamięci dla współczynników fazowych: Distributed RAM<sup>11</sup>
- mnożenie zespolone: struktura 3 bloków mnożących (*Use 3-multiplier structure*).



Rysunek 5.16: Trzecie okno konfiguracji bloku FFT

Jeśli wszystkie ustawienia zgadzają się z naszymi zamierzeniami, można uruchomić proces tworzenia nowego komponentu przyciskiem *Generate*. Proces ten może potrwać nawet kilka minut, dlatego przed jego uruchomieniem warto się upewnić, że wprowadziliśmy prawidłowe parametry generowanego komponentu.

Po wygenerowaniu komponentu pojawi się okno z obszerną listą utworzonych plików (opis ten będzie zachowany również w pliku fft1024\_readme.txt). Dla potrzeb tego ćwiczenia, istotne dla nas będą tylko następujące pliki:

- fft1024.vho szablon w języku VHDL, zawierający deklarację komponentu i przykład jego instancji (fragmenty do wykorzystania w naszym kodzie źródłowym),
- fft1024.xco plik parametrów programu *Core Generator* opisujących ustawienia bloku.

Po wygenerowaniu komponentu FFT można zamknąć program Core Generator.

# 5.6.2 Instalowanie bloku FFT w projekcie

Plik fft1024.xco należy dodać do drzewa projektu w środowisku *Xilinx ISE Project Navigator* – z menu programu wybieramy pozycję: *Project / Add Source* i wskazujemy odpowiedni plik. Następnie w głównym pliku naszego projektu (fpgatop.vhd) należy umieścić deklarację komponentu fft1024, skopiowaną z pliku szablonu fft1024.vho:

<sup>&</sup>lt;sup>11</sup>Mimo, że układ FPGA zapewnia wystarczającą ilość pamięci blokowej, implementacja współczynników w tej pamięci nie jest możliwa ze względu na pewne ograniczenia matrycy połączeń wewnętrznych.

```
component fft1024
 port (
  clk: in std_logic;
  start: in std_logic;
  unload: in std_logic;
  xn_re: in std_logic_vector(15 downto 0);
  xn_im: in std_logic_vector(15 downto 0);
  fwd_inv: in std_logic;
  fwd_inv_we: in std_logic;
  scale_sch: in std_logic_vector(9 downto 0);
  scale_sch_we: in std_logic;
  rfd: out std_logic;
  xn_index: out std_logic_vector(9 downto 0);
 busy: out std_logic;
  edone: out std_logic;
  done: out std_logic;
  dv: out std_logic;
  xk_index: out std_logic_vector(9 downto 0);
  xk_re: out std_logic_vector(15 downto 0);
 xk_im: out std_logic_vector(15 downto 0);
  ovflo: out std_logic);
end component;
attribute syn_black_box of fft1024: component is true;
```

W tym miejscu należy również dodać deklaracje komponentów mag16, delaysel stworzonych samodzielnie w ramach przygotowań do ćwiczenia (zadania 5.4.1, 5.4.2).

W deklaracji architektury trzeba również zadeklarować dodatkowe sygnały do komunikacji z blokiem FFT:

```
signal fft_start, fft_unload, fft_done, fft_dv : STD_LOGIC;
signal xk_re, xk_im : STD_LOGIC_VECTOR (15 downto 0);
```

W opisie architektury (po słowie kluczowym **BEGIN**, ale nie w obrębie procesu !) umieszczamy natomiast *instancję* komponentu FFT:

```
blok_fft : fft1024

port map (
    clk => clk,
    start => fft_start,
    unload => fft_unload,

    xn_re => SRC_DATA,
    xn_im => X"0000",

fwd_inv => '0',
    fwd_inv_we => fft_start,
    scale_sch => B"01_00_10_11_10",
    scale_sch_we => fft_start,

    rfd => SRC_RD,
```

```
xn_index => open,
busy => PROC_WORKING,
edone => fft_unload,
done => fft_done,
dv => fft_dv,
xk_index => open,
xk_re => xk_re,
xk_im => xk_im,
ovflo => LED3
);
```

Dane wyjściowe z bloku FFT powinny trafiać dalej do bloku mag16 (przygotowanego w pracy domowej – patrz p. 5.4.1), który ma za zadanie obliczać przybliżony moduł liczby zespolonej. Wynik obliczeń (słowo 16-bitowe) powinno być wpisywane do portu DIN\_RESULT komponentu komunikacyjnego rimlab00.

Aby wyrównać opóźnienia potokowania, wnoszone przez blok mag16, sygnał zapisu do pamięci fft\_dv również powinien być opóźniany o odpowiednią liczbę cykli w bloku delaysel (patrz p. 5.4.2) przed doprowadzeniem go do portu WR\_RESULT komponentu rimlab00. Właściwą wartość opóźnienia należy podać jako parametr Generic sel przy instancji komponentu.

**Uwaga!** W trakcie ćwiczenia, do celów badania algorytmu FFT można będzie w wyjątkowych sytuacjach zastąpić algorytm aproksymacji modułu (patrz p. 5.4.1) prostym liczeniem średniej z wartości bezwzględnych części rzeczywistej i urojonej ( $V_b=0,5(|I|+|Q|)$ ), lub nawet kopiowaniem samej części rzeczywistej wyniku, jednak takie rozwiązanie będzie znacznie niżej oceniane.

W procesie fill\_mem, opisującym automat stanu naszego projektu, należy usunąć wszelkie przypisania do sygnałów: RESULT\_WR, SRC\_RD, RESULT\_DATA, PROC\_WORKING. Proces powinien natomiast sterować sygnałem fft\_start uruchamiających blok FFT, następnie przesyłać dane wejściowe w stanie RD\_DAT i odbierać wyniki obliczeń w stanie WR\_DAT:

```
fill_mem: process (RST, CLK)
begin
if RST='1' then -- zerowanie automatu
    stan_alg <= IDLE;</pre>
  cnt_data<=0;
  fft_start <= '0';</pre>
elsif rising_edge(CLK) then
   if stan_alg=IDLE then -- oczekiwanie na sygnał START
    if START_PROC='1' then -- Uruchomienie pętli
        cnt_data<=0;
        fft start <= '1';
        stan alg<=RD DAT;
    end if;
       -- Kopiowanie danych wejściowych do bloku
       -- i potem obliczanie transformaty FFT
  elsif stan_alg=RD_DAT then
    fft_start <= '0';</pre>
```

```
if fft_done='1' then
            -- FFT zakończył obliczenia
      stan_alg<=WR_DAT;
    end if;
       -- Odczytywanie wyniku z FFT
  elsif stan alg=WR DAT then
     if START PROC='1' then
      stan_alg<=IDLE; -- Awaryjne przerwanie odczytu
    elsif RESULT_WR='1' then
      -- dokonano wpisu słowa do pamięci wyników
      if cnt data=1023 or START PROC='1' then
                       -- koniec pracy algorytmu
                        stan_alg<=IDLE;
      else cnt_data<=cnt_data+1;</pre>
                 -- przepisanie nast. słowa
      end if:
    end if;
  else stan_alg <= IDLE;</pre>
  end if; -- stan
end if; -- RST/CLK
end process;
```

W końcowej części opisu architektury należy usunąć lub zakomentować przypisanie sygnału do portu wyjściowego LED3, sterującego odpowiednią diodą świecącą na płytce uruchomieniowej:

```
-- LED3 <= RESULT_WR;
```

Port LED3 będzie bowiem teraz sterowany wyjściem z bloku FFT, sygnalizującym wystąpienie błędu przepełnienia w którymkolwiek z etapów obliczania transformaty.

# 5.6.3 Kompilowanie projektu

Jeśli wszystkie niezbędne pliki zostały dodane właściwie, to drzewo projektu powinno wyglądać podobnie jak pokazano na rys. 5.13. W takim przypadku należy przejść do implementacji projektu, zgodnie z opisem w p. 4.3.4. Jeśli proces zakończy się bez błędów, można przesłać konfigurację do układu tak jak opisano w p. 4.3.5. Jeśli natomiast wystąpiły błędy, należy je usunąć i powtórzyć proces implementacji.

# 5.6.4 Badanie algorytmu FFT o podstawie 4

W poprzednim punkcie utworzyliśmy komponent transformaty FFT w strukturze z dekompozycją o podstawie 4 (*Radix-4*). Komponent ten użyliśmy w naszym projekcie.

Po przesłaniu konfiguracji do układu FPGA uruchamiamy środowisko Matlab. W razie potrzeby odpowiednio zmieniamy katalog bieżący:

#### cd c:\rim\fpga

a następnie uruchamiamy skrypt testujący działanie algorytmu FFT w układzie FPGA:

```
F1=0.26; % częstotliwość unormowana
t=0:1023;
x=8000*cos(t*2*pi*F1);

y=fpga(x);
figure (1);
subplot (2,1,1);
plot (t,x);
axis ([0 1023 -20000 20000]);
title ('Przebieg sygnału wejściowego');
grid on;

subplot (2,1,2);
plot (t,y);
axis ([0 1023 0 5000]);
title ('Moduł widma obliczonego w bloku FFT');
grid on;
```

Testowanie algorytmu należy powtórzyć z większą liczbą składowych harmonicznych w sygnale wejściowym. Wykres widma obliczonego w układzie FPGA należy za każdym razem porównać z widmem obliczonym w Matlabie za pomocą funkcji fft ().

Jeśli algorytm zadziała prawidłowo, należy odpowiedzieć na poniższe pytania:

- 1. Jak zależy amplituda prążków widma od amplitudy sygnału na wejściu? Jaki współczynnik skali należy przyjąć?
- 2. Ile cykli trwało obliczanie każdej próbki widma?
- 3. Ile cykli zegarowych trwała praca algorytmu? Ile z tych cykli zajęła inicjacja bloku FFT?
- 4. Jaka jest zajętość zasobów logicznych (SLICE) i bloków mnożących?
- 5. Ile czasu trwała implementacja projektu (Total CPU time to PAR completion?

#### 5.6.5 Badanie algorytmu FFT o podstawie 2

Zmienimy architekturę bloku FFT na prostszą, wykorzystującą dekompozycję o podstawie 2. W drzewie projektu odnajdujemy komponent FFT blok\_fft - fft1024 (patrz rys. 5.13) i klikamy na nim dwa razy. W programie *Core Generator* odnajdujemy nasz blok FFT fft1024 w dolnym oknie zawierającym wygenerowane elementy (*Project IP*) i klikamy na nim dwa razy.

W pierwszym oknie wyboru parametrów bloku (patrz rys. 5.14) zmieniamy sposób implementacji na *Radix-2, Burst I/O*. Tworzymy nową wersję komponentu przyciskiem *Generate*, potwierdzając przy tym nadpisanie poprzedniej wersji o tej samej nazwie (może to potrwać do kilku minut).

Po zakończeniu procesu generacji bloku zamykamy program *Core Generator*. W kodzie źródłowym naszego projektu **należy zaktualizować definicję komponentu fft1024**, ponieważ zwiększyła się liczba bitów portu scale\_sch. W instancji komponentu również musimy uwzględnić tą zmianę, podając na wejście portu odpowiednio dłuższą stałą:

```
scale_sch => B"01_01_01_01_01_01_01_01_01_10",
```

Uruchamiamy kompilację projektu w środowisku *Xilinx ISE Project Navigator* i po jej zakończeniu przesyłamy konfigurację do układu FPGA. W środowisku Matlab uruchamiamy skrypt testujący działanie algorytmu FFT w układzie FPGA, identyczny z tym z poprzedniego punktu.

Wykres widma obliczonego w układzie FPGA należy porównać z widmem obliczonym w Matlabie za pomocą funkcji fft ().

Jeśli algorytm działa prawidłowo, należy odpowiedzieć na poniższe pytania:

- 1. Jak zależy amplituda prążków widma od amplitudy sygnału? Jaki współczynnik skali należy przyjąć w tym przypadku?
- 2. Ile cykli trwało obliczanie każdej próbki widma? Ile razy wzrósł ten czas?
- 3. Ile cykli zegarowych trwała praca algorytmu? Ile z tych cykli zajęła inicjacja bloku FFT?
- 4. Z czego wynika dłuższa praca algorytmu?
- 5. Jaka jest teraz zajętość zasobów logicznych (SLICE) i bloków mnożących? Ilukrotny spadek obserwujemy?
- 6. Ile czasu trwała implementacja projektu (*Total CPU time to PAR completion*? Porównać z poprzednią implementacją.