# ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ & ΣΥΣΤΗΜΑΤΑ (Εργαστήριο)

Ηρακλείδης Αλέξανδρος 1078522

2ο έτος

#### ΕΡΓΑΣΤΗΡΙΟ 2

### ΑΣΚΗΣΗ 1

Στην πρώτη άσκηση του παραδοτέου χρειάζεται η σύνταξη κώδικα σε επίπεδο δομής που περιγράφει τη χρήση πολυπλέκτη 8 σε 1 με χρήση πολυπλέκτων 2 σε 1 όπως και το μοντέλο δοκιμής του.

Στα δεξιά φαίνεαι ο πηγαίος κώδικας για τον πολυπλέκτη 8 σε 1 με χρήση πολυπλέκτων 2 σε 1.Πάνω φαίνεται η μονάδα του πολυπλέκτη 8 σε 1 ενώ κάτω βρίσκεται η υπομονάδα του πολυπλέκτη 2 σε 1 η οποία είναι γραμμένη σε επίπεδο συμπεριφοράς. Για τον πολυπλέκτη 8 σε 1 χρησιμοποίησα κώδικα σε επίπεδο δομής όπου δήλωσα είσοδα Ι μήκους 8 bits, selector S μήκους 3 bits, έξοδο Υ, και μεταβλητή Κ τύπου wire μήκους 6 bit. Δήλωσα μετά 7 instances του πολυπλέκτη 2 σε 1 με ανάλογες εισόδους και εξόδους όπως φαίνεται στο πιο κάτω διάγραμμα όπου δεξία είναι η έξοδος

IN2 0 OUT

IN3 1

SEL0 0 OUT

IN5 1

SEL0 OUT

OUT

OUT

OUT

OUT

OUT

OUT

Εδώ φαίνεται ο κώδικας δοκιμής του πολυπλέκτη 8 σε 1 με χρήση πολυπλέκτων 2 σε 1.

Χρησιμοποίησα 2 τυχαίες τιμές εισόδου Ι 10110110 και 11001011 και εξέτασα την έξοδο Υ για όλες τις πιθανές τιμές των εισόδων S για τις δύο περιπτώσεις.



Πιο πάνω φαίνεται το αποτέλεσμα του simulatin του κώδικα δοκιμής.

Παρατηρούμε ότι ανάλογα με τις τιμές των selector η έξοδος Υ αντιπροσωπεύει την αντίστοιχη είσοδο Ι. Για παράδειγμα στην πρώτη τυχαία τιμή Ι όταν τα S παίρνουν τιμή 110 (δηλαδή 6 σε δεκαδική μορφή η έξοδος είναι μηδέν δηλαδή ίση με το έκτο bit της εισόδου.

```
module mux161(
             input [15:0] I,
input [3:0] S,
            output
         1:0] T;
MUXA(T[0], | [7:0], S[2:0]);
MUXB(T[1], | [15:8], S[2:0]);
        [1:0]
 wire
 mu x 8 1
 mux_case MUXC(Y,T[1:0],S[3]);
 e n d m o d u l e
 module mux81(Y,I,S);
    tput
         [7:0]
[2:0]
 input
 input
        [6:1] K
 wire
 mux_ca
             MUX1
         s e
                   (K[
                            •
             MUX2
          s e
                      [ 3
 mux_case MUX3
 mux_case MUX4(
                     K [ 4
 mux_case MUX5(K[
                           , K [
                         ], K[4
       case MUX6(K[6
 mux_case MUX7(Y,K[
 e n d m o d u l e
 module mux_case(Y,I,S);
 output reg Y;
         [1:0]
 input
 input
 always
           @
             casex(S)
                         'b0:
                                Y = I [0];
                        1'b1: Y=[1];
                        defaul
            endcase
 e n d m o d u l e
module testmux161;
reg [15:0] I;
reg [3:0] S;
```

begin I = 8

3 'b0010;

#2 #2 #2 #2 #2 #2 #2 #2

e n d

Εδώ φαίνεται ένας πολυπλέκτης 16 σε 1 σε επίπεδο συμπεριφοράς. Χρησιμοποίησα μόνο 4 γραμμές κώδικα εφόσον αξιοποίησα την λειτουργία instantiantion της verilog. Ο πολυπλέκτης δομείται απο 2 πολυπλέκτες 8 σε 1 και 1 πολυπλέκτη 2 σε 1 σε διάταξη όπως φαίνεται στο σχήμα. Ο υπόλοιπος κώδικας είναι απλά ενδεικτικά τα δύο άλλα modules που χρησιμοποίησα του πολυπλέκτη 8 σε 1 και 2 σε 1 απο την προηγούμενη



Μια απλή παραλλαγή του προηγούμενου μοντέλου δοκιμής για να φαίνεται η ορθή λειτουργια του πολυπλέκτη 16 σε 1 για μία τιμή του Ι.

Πιο κάτω φαίνεται το αποτέλεσμα του simulation.



#### ΑΣΚΗΣΗ 2

-Στην δεύτερη άσκηση μας ζητείται να συντάξουμε μοντέλο σε επίπεδο συμπεριφοράς ενός κωδικοποιητή προτεραιότητας 4 σε 2 και το αντοίστιχο μοντέλο δοκιμής έτσι ώστε να μπορούμε να επιβεβαιώσουμε την σωστή λειτουργία του.

```
module pcoder(D3,D2,D1,D0,Y1,Y0,Z);
input D3, D2, D1, D0;
output reg Y1, Y0, Z;
always @(*)
          case ({D3,D2,D1,D0})
                                            = 3'b001;
                                               3 'b000;
                               {Y1,Y0,Z}
                                {Y1,Y0,Z}
                                \{Y1, Y0, Z\} = 3'b010;
                    4 ' b 0 0 1 1 :
                    4 'b0101:
                    4 ' b 0 1 1 0 :
                    4 ' b 0 1 1 1 :
                                {Y1,Y0,Z}
                                {Y1,Y0,Z}
                                {Y1,Y0,Z}
                    4 ' b 1 0 0 1 :
                    4 ' b 1 0 1 0 :
                    4 'b1011:
                                            = 3'b110;
                    4 ' b 1 1 0 0 :
                               {Y1,Y0,Z}
                    4 ' b 1 1 0 1 :
                               {Y1,Y0,Z}
                               {Y1,Y0,Z}
                    4'b1111: {Y1,Y0,Z}
          endcase
e n d m o d u l e
```

Πηγαίος κώδικας που χρησιμοποίησα.

4 εισόδοι D0-D3

3 εξόδοι Υ1 Υ0 Ζ

Δήλωσα για κάθε συνδυασμό εισόδων την κατάλληλη έξοδο που θα πρέπει να έχει η κάθε έξοδος με την μέθοδο case.

```
nodule testpcoder:
 initial
 begin
        { InD3 , InD2 , InD1 , InD0 }
{ InD3 , InD2 , InD1 , InD0 }
        #10
                                                                        και έπειτα ανάθεσα
        { InD3, InD2, InD1, InD0}
        { InD3, InD2, InD1, InD0}
        #10
                                                                        των εισόδων.
        { | nD3 , | nD2 , | nD1 , | nD0 }
{ | nD3 , | nD2 , | nD1 , | nD0 }
#10
e n d
e n d m o d u l e
```

To testbench για το κωδικοποιητή προτεραιότητας.

Χρησιμοποίησα αυτόματη αντιστοίχηση θηρών

αυξανόμενους σε συνάρτηση με το χρόνο δυαδικούς συνδυασμούς



Simulation του testbench για τον κωδικοποιήτη προτεραίοτητας μας επιβεβαιώνει την ορθή λειτουργία του. Η έξοδος Zeros παίρνει τιμή μόνο όταν όλες οι εισόδοι είναι μηδέν ενώ οι δύο εξόδοι Y0, Y1 αναπαριστόυν με διψήφια δυαδική τιμή τη θέση του MSB(Most Significant Bit) με είσοδος που έχει τιμή 1.π.χ. Όταν η είσοδος είναι 1010 τα Y0, Y1 είναι αντίστοιχα 1,1 δείχνοντας ότι η είσοδος D3 είναι η πιό σημαντική ενεργή είσοδος.

## ΑΣΚΗΣΗ 3

Σε αυτή την άσκηση ζητείται μοντέλο σε επίπεδο συμπεριφοράς και μοντέλο σε επίπεδο ροής δεδομένων ενός κωδικοποιητή 8 σε 3 και τα αντίστοιχα testbench για να ελέγξουμε την σωστή λειτουργία των δύο μοντέλων.

```
module boolencd83 (D0,D1,D2,D3,D4,D5,D6,D7,Y2,Y1,Y0); Σε επίπεδο ροής δεδομένων φαίνεται ο input D0,D1,D2,D3,D4,D5,D6,D7; συτρυτ Y2,Y1,Y0; πηγάιος κώδικας στα αριστερά. assign Y2 = D7|D6|D5|D4; assign Y1 = D7|D6|D3|D2; assign Y0 = D7|D5|D3|D1; endmodule 3 \, \text{Eξόδοι Y2,Y1,Y0}
```

3 λογικές συναρτήσεις, μία για κάθε έξοδο. π.χ Υ2 = D7 | D6 | D5 | D4

Η έξοδος Υ2 παίρνει τιμή θετική όταν μία απο τις πύλες D7,D6,D5,D4 έχει τιμή 1. Με το ίδιο σκεπτικό έκανα και τις άλλες δύο λογικές συναρτήσεις.

```
module behenc83 (D,Y2,Y1,Y0);
input [0:7] D;
output reg Y2,Y1,Y0;
always @(D)
begin

case(D)

8'b100000000: {Y0,Y1,Y2} = 3'b001;
8'b01000000: {Y0,Y1,Y2} = 3'b010;
8'b00100000: {Y0,Y1,Y2} = 3'b011;
8'b00001000: {Y0,Y1,Y2} = 3'b100;
8'b00001000: {Y0,Y1,Y2} = 3'b100;
8'b00001000: {Y0,Y1,Y2} = 3'b100;
8'b00001000: {Y0,Y1,Y2} = 3'b110;
8'b00000100: {Y0,Y1,Y2} = 3'b111;
default: {Y0,Y1,Y2} = 3'b111;
endcase
end
endmodule
```

Σε επίπεδο συμπεριφοράς χρησιμοποίησα την ίδια τεχνική case με την άσκηση 2 όπου αντιστοίχησα τις εισόδους D με τις ανάλογες τιμές εξόδου.

Τα δύο μοντέλα δοκίμης που χρησιμοποιήσα. Το μοντέλο για το επίπεδο συμπεριφοράς το έγραψα πιό μετα για αυτό αξιοποίο πιο efficient κώδικα. Στην ουσία όμως τα δυο

```
module testbehenc83;
reg [0:7] D;
wire Y0,Y1,Y2;

behenc83 CUT1(D,Y2,Y1,Y0)

initial
begin

D = 8'b100000000;
#10 D = 8'b001000000;
#10 D = 8'b001000000;
#10 D = 8'b000100000;
#10 D = 8'b000100000;
#10 D = 8'b000010000;
#10 D = 8'b000010000;
#10 D = 8'b0000001000;
#10 D = 8'b0000001000;
#10 D = 8'b0000000100;
```

μοντέλα έχουν την ίδια λειτουργία απλά το ένα είναι γραμμένο με πιό λίγες γραμμές κώδικα.

```
module testboolend83;
reg Do,D1,D2,D3,D4,D5,D6,D7;
wire Y2,Y1,Y0;

boolencd83 CUT1(D0,D1,D2,D3,D4,D5,D6,D7,Y2,Y1,Y0);

initial
begin
D0 = 1;
D1 = 0;
D2 = 0;
D3 = 0;
D4 = 0;
D5 = 0;
D7 = 0;
#100;D0 = 0;D1 = 1;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 1;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 1;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0;
#100;D0 = 0;D1 = 0;D2 = 0;D3 = 0;D4 = 0;D5 = 0;D6 = 0;D7 = 0
```

Πιο κάτω φαίνονται τα δύο αποτελέσματα του simulation των testbench. Το πάνω είναι σε επίπεδο συμπεριφοράς όπου χρησιμοποίησα εισόδους με πολλαπλά ψηφία ενώ στο κάτω μοντέλο στο επίπεδο ροης δεδομένων δήλωσα ξεχωριστά την κάθε είσοδο.



## ΑΣΚΗΣΗ 4

Αρχικά ζητείται να σχεδιάσουμε μοντέλο verilog ενός αθροιστή carry look ahead (CLA) μήκος τεσσάρων bit. Ο λόγος που χρησιμοποιούμε ένα CLA και όχι Ripple Carry Adder είναι γιατί μείωνεται το propagation delay σε ακολουθιακό κύκλωμα διότι ο επόμενος (n) CLA δεν χρειάζεται να περιμένει για το carry του προηγούμενου CLA (n-1) για να υπολογίσει το αποτέλεσμα.

```
module cla4(
    output [3:0] S,
    output Cout,
    input [3:0] A,B,
    input Cin
);
    wire [3:0] G,P,C;
    assign G = A & B;
    assign P = A ^ B;
    assign C[0] = Cin;
    assign C[0] = Cin;
    assign C[0] = G[0] | (P[0] & C[0]);
    assign C[2] = G[1] | (P[1] & G[0]) | (P[1] & P[0] & C[0]);
    assign C[2] = G[2] | (P[2] & G[1]) | (P[2] & P[1] & G[0]) | (P[2] & P[1] & P[0] & C[0]);
    assign Cout = G[3] | (P[3] & G[2]) | (P[3] & P[2] & G[1]) | (P[3] & P[2] & P[1] & G[0]) | (P[3] & P[2] & P[1] & P[0] & C[0]);
    assign S = P ^ C;
endmodule
```

Πιό πάνω είναι ο πηγαίος κώδικας του αθροιστή carry look ahead μήκος 4 bit σε επίπεδο συμπεριφοράς. Δήλωσα δύο εξόδους και τρείς εισόδους. Οι τρείς εισόδοι είναι οι δύο 4 bit αριθμοί που θα αθροιστούν A B, και το carry Cin ενός Dit . Οι δύο εξόδοι είναι το Dif όπου αντιπροσωπεύει το sum μήκος Dif και το carry out Dif Dif

(P XOR C) βρίσκω το sum των δύο αριθμών.

Εδώ φαίνεται ο κώδικας για το module select8. Χρησιμοποίησα τρία modules cla4 και δύο πολυπλέκτες 2 σε 1. Ο πρώτος cla4 υπολογίζει το sum και το carry των τεσσάρων λιγότερο σημαντικών ψηφίων απο τους δύο αριθμούς. Τα δύο άλλα παίρνουν δύο διαφορετικές περιπτώσεις,το ένα προσθέτει τα τέσσερα περισσότερο σημαντικά ψηφία αν θεωρήσει οτι το carry input (Cin) είναι 0 kai το δεύτερο cla4 παίρνει την περίπτωση όπου το carry input ισούται με 1. Έπειτα ο πολυπλέκτης παίρνει ως εισόδους τα δύο sum των τελευτάιων cla4 και τιμή selector το carry που έχει υπολογίσει ο πρώτος cla4. Αυτό γίνεται για να μην χαθεί χρόνος περιμένοντας να υπολογιστεί το carry των τεσσαρων LSB για να υπολογιστεί το sum των MSB.

Τέλος ενώνουμε τα δυο sum high και sum low για να βρούμε το συνολικό sum και το υπόλοιπο Carry out υπολογίζεται απο την λογική συνάρτηση Cout = CADD1(Carry 1ου cla4)?CADD3(αντιστοίχως 3ου):CADD2(2ου).

```
module testselect8;
reg Cin;
reg [7:0] A,B;
wire [8:0] S;

select8 CUT1(S,Cout,A,B,Cin);
initial
begin

A=0; B=0; Cin=0;
#10
A=8'b1; B=11; Cin=1'b0;
#10
A=8'b11; B=8'b101; Cin=1'b1;
#10
A=8'b11110000; B=8'b100000001; Cin=1'b0;
#10
A=8'hAB; B=8'h03; Cin=1'b0;
#10
A=8'h0A; B=8'hFF; Cin=1'b1;
#10
A=8'h0A; B=8'hFF; Cin=1'b1;
#10
A=8'hB3; B=8'h07; Cin = 1'b0;
#10
A=8'b1; B = 8'b11; Cin = 1'b1;
end
endmodule
```

Το μοντέλο δοκιμής του module select8 όπου αρχικά μηδενίζω τα input και μετά τους δίνω δοκιμαστικές τιμές για να εξετάσω το αποτέλεσμα που μου δίνει όσο αφορά το sum και Carry out.

Πιο κάτω βλέπουμε το simulation του testbench και τις διαφορετικές τιμές που δίνουν οι εξόδοι ανάλογα με τα inputs.



```
madule pseinct add a(A.B.Cin,S.Cout);
provided (n = 2);
input [ni] A.B.;
i
```

Εδώ είναι το module select\_add\_n για ν = 32bit. Το σχεδίασα με βάση την φωτογραφία που βρίσκεται στην αναφορά. Χρησιμοποιά ένα cla4 αρχικά και μετά ξεκινάει ένα loop όπου δημιουργεί δυο επιπλέον instances cla4 ένα πολυπλέκτη 2 σε 1 ενός bit και ακόμα ενα 2 σε 1 πολυπλέκτη μήκος 4 bit. Το sum των πρώτων τεσσάρων ψηφίων υπολογίζεται πάντα απο τον πρώτο cla4 ενώ τα υπόλοιπα ψηφία του sum και το carry out υπολογίζεται απο το επαναλαμβανόμενο κύκλωμα. Ο αρχικός cla4 παίρνει ως input τα πρώτα τεσσερα ψηφία των 32bit input για να υπολογίσει τα πρώτα τέσσερα ψηφία του sum ενώ το επαναλμβανόμενο κύκλωμα παίρνει πακέτα των 4 bit και τα προσθέτει ξεχωριστά μέχρι να βγούν όλα τα υπόλοιπα ψηφία του sum. Αυτός ο κώδικας είναι η προσπάθεια μου να αναπραστήσω το κύκλωμα όμως είχα δυσκολία με τα πακέτα 4 bit και τα iterating variables και γιαυτό δεν έκανε compile.

Επίσης έκανα ένα πρόχειρο testbench select\_add\_n για ενδεικτικούς σκοπούς.