# Poncho Juego Simon EDU-CIAA NXP

Autor:

Juan Agustin Bassi

Proyecto completo: <a href="mailto:git@gitlab.com:abassi/ponchoSimon.git">git@gitlab.com:abassi/ponchoSimon.git</a>

Tipo de licencia: **BSD** 

Este proyecto fue realizado como trabajo final de la materia Diseño PCB perteneciente a la segunda cohorte de la CESE en Julio de 2016.

#### **RESUMEN**

El presente documento contempla la memoria de trabajo correspondiente al Poncho Juego Simon para la placa de desarrollo EDU-CIAA NXP.

Está pensado para ser una guía de referencia para proyectos de hardware que requieran realizar la investigación del circuito, selección de componentes, diagrama esquemático, diseño de PCB y ensamblaje, abordando cada tarea de manera metodológica.

El objetivo del proyecto es crear en una placa simple faz que sea implementable para elaborar el circuito con una plancha y papel de transferencia de calor. Capaz de reproducir el clasico juego simon

# Índice

| Revisiones                                                            |
|-----------------------------------------------------------------------|
| 1. Introducción                                                       |
| 1.1 Entradas y salidas                                                |
| 1.2 Requerimientos                                                    |
| 1.3 Alcance del proyecto                                              |
| 2. Componentes                                                        |
| 2.1 Información detallada                                             |
| Tabla 2.1: Información detallada de componentes.                      |
| 2.2 Aclaraciones                                                      |
| 3. Diagrama Esquemático                                               |
| 3.1 Comprobaciones previas al diseño                                  |
| Tabla 3.1: Comprobaciones previas al diseño del diagrama esquemático. |
| 3.2 Conexionado de pines                                              |
| Tabla 3.2: Conexionado con EDU-CIAA NXP.                              |
| 3.3 Diseño                                                            |
| _                                                                     |
| Figura 3.1: Diagrama esquemático en bloques.                          |
| 3.4 Revisión diagrama esquemático                                     |
| 3.5 Post diseño                                                       |
| 3.6 Lista de materiales                                               |
| Tabla 3.3: Lista de materiales.                                       |
| 4. Diseño de PCB                                                      |
| 4.1 Comprobaciones previas al diseño                                  |
| Tabla 4.1: Restricciones de diseño Ernesto Mayer S.A.                 |
| 4.2 Recomendaciones                                                   |
| 4.3 Diseño                                                            |
| Figura 4.1: Ruteo del PCB en KiCad.                                   |
| Figura 4.2: Imagen PCB en 3D vista superior.                          |
| Figura 4.3: Imagen PCB en 3D vista superior.                          |
| Figura 4.4: Imagen PCB vista inferior.                                |
| 5. Ensamblado                                                         |
| 5.1 Restricciones armadores de placas                                 |
| 6. Conclusiones                                                       |
| 7. Bibliografía y Referencias                                         |
| 8. Anexos                                                             |
| 8.1 Configuración de vistas 3D en Kicad                               |

## **Revisiones**

| Versión | Detalle                                                      | Responsable        | Fecha    |
|---------|--------------------------------------------------------------|--------------------|----------|
| 0.1     | Creación del documento                                       | Juan Agustin Bassi | 01/07/16 |
| 0.2     | Modificación del contenido en tabla componentes              | Juan Agustin Bassi | 02/07/16 |
| 0.3     | Agregado de referencias, diseño del PCB y esquemático        | Juan Agustin Bassi | 03/07/16 |
| 0.4     | Conclusión del trabajo                                       | Juan Agustin Bassi | 04/07/16 |
| 0.5     | Agregado de aclaraciones componentes                         | Juan Agustin Bassi | 06/07/16 |
| 0.6     | Revisión de diagrama electrico. BOM creado desde KiCad       | Juan Agustin Bassi | 07/07/16 |
| 0.7     | Conclusiones, licencia y formato                             | Juan Agustin Bassi | 07/07/16 |
| 0.8     | Imágenes del PCB, cambio encabezado                          | Juan Agustin Bassi | 14/07/16 |
| 0.9     | Formateo de texto, imágenes y anexos.                        | Juan Agustin Bassi | 15/07/16 |
| 1.1     | Replanteamiento del circuito para que sea facil de planchar. | Juan Agustin bassi | 01/07/17 |

## 1. Introducción

El juego Simon [1] genera una secuencia de luces y tonos a través de cuatro LEDs y un buzzer. El usuario debe ingresar la secuencia generada pulsando un botón asociado a cada LED.

## 1.1 Entradas y salidas

#### Entradas:

- 4 x botones para ingreso de secuencias por parte del usuario (uno para cada LED).
- 4 x botones de configuración (START, GAME, SKILL y BEST) .
- 3 x alimentación (GND, 3.3v y 5v).

#### Salidas:

- 4 x LEDs para representar la secuencia de forma lumínica .
- 1 x PWM para representar la secuencia de forma sonora (mediante diferentes. frecuencias emitidas) a través de un buzzer.

## 1.2 Requerimientos

- Se utilizará Kicad 4.0.x.
- Se consolidará la documentación en forma organizada dentro del directorio de proyecto de KiCad.
- Se aplicará una licencia o Copyright.
- Se realizará diseño jerárquico del diagrama esquemático.
- Los componentes se conseguirán en el mercado local.
- Se utilizará como proveedor de referencia a Ernesto Mayer S.A.
- Se indicará que tipo/calidad de placa se fabricará.

- Se calculará el costo a través de la herramienta KiCost.
- Se exportarán los archivos para fabricar el PCB y montar sus componentes.

## 1.3 Alcance del proyecto

Las tareas alcanzadas por el proyecto son:

- Búsqueda de esquemáticos de referencia.
- Adaptación de esquemáticos al circuito necesario.
- Ingreso de esquemático a Kicad.
- Revisión del esquemático creado.
- Cálculo de presupuesto y proveedores de componentes con herramienta KiCost.
- Selección de footprints para cada componente.
- Ubicación de componentes en el circuito.
- Ruteo de pistas (Reglas de diseño adaptadas a Mayer).
- Generación de Gerbers.
- Imagen del PCB en 3D.

## 2. Componentes

Los componentes seleccionados para este proyecto son todos de tecnología de montaje de inserción, esto permite fabricación casera, bajo costo y materiales fáciles de conseguir en el mercado local.

El buscador utilizado para extraer la información de cada componente es el de DigiKey [2]. Los datos presentados a continuación son una copia exacta de la información que revela el buscador.

La metodología empleada para documentarse sobre los componentes es:

- 1. Recurrir al buscador preferencial. (en este caso DigiKey).
- 2. Buscar el componente en el buscador, y refinar la búsqueda con los filtros.
- 3. Entrar al link del componente, descargar el datasheet y/o notas de aplicación y ubicarlos en el directorio del proyecto "doc/datasheets".
- 4. El buscador muestra la información del componente en forma de tabla, copiarla y pegarla en la columna "DESCRIPCIÓN VENDEDOR" en la tabla 2.1.
- 5. El buscador muestra una imágen del componente. Copiarla a la columna "IMAGEN" de la tabla 2.1.

\*TIP: Editando el documento en Google Docs se puede adjuntar imágenes en formato URL, de esta manera, se puede adjuntar la imagen con sólo copiar el link.

## 2.1 Información detallada

| COMPONENTE               | IMAGEN | DESCRIPCIÓN VENDEDOR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|--------------------------|--------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Pin head x2<br>columnas  |        | Digi-Key Part Number 952-2121-ND Price Break Unit Price Extended Price 1 0.17000 0.17 10 0.15600 1.56 100 0.12810 12.81 500 0.10126 50.63 1,000 0.08693 86.93 5,000 0.07930 396.50 10,000 0.07625 762.50 Manufacturer Harwin Inc. Manufacturer Standard Lead Time 5 Weeks Manufacturer Part Number M20-9980346 Description 6 Positions Header, Unshrouded, Breakaway Connector 0.100" (2.54mm) Through Hole Tin Lead Free Status / RoHS Status Lead free / RoHS Compliant Moisture Sensitivity Level (MSL) 1 (Unlimited)                              |
| LED 5 mm                 |        | Digi-Key Part Number 1497-1031-ND Price Break Unit Price Extended Price Manufacturer SunLED Manufacturer Standard Lead Time 7 Weeks Manufacturer Part Number XLUR12D Description LED RED DIFF 5MM ROUND T/H Lead Free Status / RoHS Status Lead free / RoHS Compliant Moisture Sensitivity Level (MSL) 1 (Unlimited)                                                                                                                                                                                                                                  |
| Buzzer<br>piezoelectrico |        | Digi-Key Part Number 445-2525-1-ND Price Break Unit Price Extended Price  1 0.72000 0.72  10 0.62200 6.22  100 0.38890 38.89  250 0.37776 94.44  Quantity Available Digi-Key Stock: 56,219  Can ship immediately  Manufacturer TDK Corporation  Manufacturer Standard Lead Time 8 Weeks  Manufacturer Part Number PS1240P02BT  Description Zero-Peak Signal Alarms, Buzzers  and Sirens Single Tone 4kHz Piezo 30V (Max) 60dB @  3V, 10cm  Lead Free Status / RoHS Status Lead free /  RoHS Compliant  Moisture Sensitivity Level (MSL) 1 (Unlimited) |

|                             | Ţ |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|-----------------------------|---|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Boton trough<br>hole 5 mm   |   | Digi-Key Part Number 450-1804-ND Price Break Unit Price Extended Price 1 0.10000 0.10 10 0.06000 0.60 25 0.05720 1.43 50 0.05200 2.60 100 0.04700 4.70 Quantity Available Digi-Key Stock: 40,546 Can ship immediately Manufacturer TE Connectivity Alcoswitch Switches Manufacturer Standard Lead Time 13 Weeks Manufacturer Part Number 1825910-7 Description SWITCH TACTILE SPST-NO 0.05A 24V Lead Free Status / RoHS Status Lead free / RoHS Compliant Moisture Sensitivity Level (MSL) 1 (Unlimited)                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| BC 337                      |   | Digi-Key Part Number BC33725TACT-ND Price Break Unit Price Extended Price 1 0.22000 0.22 10 0.18100 1.81 100 0.09570 9.57 500 0.06292 31.46 1,000 0.04287 42.87 Quantity Available Digi-Key Stock: 22,243 Can ship immediately Manufacturer Fairchild Semiconductor Manufacturer Standard Lead Time 6 Weeks Manufacturer Part Number BC33725TA Description TRANS NPN 45V 0.8A TO-92 Lead Free Status / RoHS Status Lead free / RoHS Compliant                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| Resistencia<br>Yageo ¼ Watt |   | Digi-Key Part Number         680EBK-ND           Price Break         Unit Price Extended Price           1         0.10000         0.10           10         0.07800         0.78           25         0.05400         1.35           100         0.03010         3.01           250         0.02348         5.87           500         0.01866         9.33           1,000         0.01324         13.24           2,500         0.01144         28.60           5,000         0.01023         51.17           Quantity Available         Digi-Key Stock: 9,435           Manufacturer         Yageo           Manufacturer Standard Lead Time         20 Weeks           Manufacturer Part Number         CFR-12JB-52-680R           Description         RES 680 OHM 1/6W 5% AXIAL           Lead Free Status / RoHS Status         Lead free         /           ROHS Compliant         Moisture Sensitivity Level (MSL)         1 (Unlimited) |



Tabla 2.1: Información detallada de componentes.

#### 2.2 Aclaraciones

Todos los componentes son de tecnología de montaje de agujero pasante y se consiguen en el mercado local y en varias casas de electrónica.

## 3. Diagrama Esquemático

## 3.1 Comprobaciones previas al diseño

La tabla 3.1 representa ítems importantes que se necesitaron previo a comenzar el diseño.

| Item                     | ¿Se tiene información? | Detalle información                                                                                           |
|--------------------------|------------------------|---------------------------------------------------------------------------------------------------------------|
| Repositorio              | Si                     | Repositorio público en GitLab.<br>www.gitlab.com                                                              |
| Software de edición      | Si                     | KiCad 4.0.2. Librerías de footprints descargadas.                                                             |
|                          |                        |                                                                                                               |
| Pin head x2 columnas     | Si                     | Datasheet e imagen                                                                                            |
| LED 5 mm                 | Si                     | Datasheet e imagen                                                                                            |
| Buzzer piezoelectrico    | Si                     | Reset 15 V 0.1 uf 15 V 10 K MCLR 4 V 15 V 10 K MCLR 4 V 15 V 10 K MCLR 4 V 15 V |
| Boton trough hole 5 mm   | Si                     | Datasheet e imagen                                                                                            |
| BC 337                   | Si                     | C B E E                                                                                                       |
| Resistencia Yageo ¼ Watt | Si                     | Datasheet e imagen                                                                                            |

Tabla 3.1: Comprobaciones previas al diseño del diagrama esquemático.

## 3.2 Conexionado de pines

Los pines del presente poncho se conectan al conector P2 de la placa EDU-CIAA NXP, por este motivo se establecieron las conexiones en la fase previa a al diseño para respetar cada tipo de pin. La tabla 3.2 muestra las conexiones del poncho.

| Poncho pin<br>name | EDU CIAA NXP pin name | EDU CIAA P2<br>CONN pin num | LPC4337 SCU<br>pin | Pin function |
|--------------------|-----------------------|-----------------------------|--------------------|--------------|
| +5v                | +5v                   | 2                           |                    | Supply       |
| +3v3               | +3v3                  | 1                           |                    | Supply       |
| GND                | GND                   | 3                           |                    | Supply       |
| Boton LED 1        | LCD 4                 | 22                          | P4_10              | Input        |
| Boton CFG 1        | LCD 3                 | 26                          | P4_6               | Input        |
| LED 1              | LCD 2                 | 28                          | P4_5               | Output       |
| Boton LED 2        | LCD 1                 | 30                          | P4_4               | Input        |
| Boton CFG 2        | GPIO 0                | 29                          | P6_1               | Input        |
| LED 2              | GPIO 1                | 32                          | P6_4               | Output       |
| Boton LED 3        | GPIO 2                | 31                          | P6_5               | Input        |
| Boton CFG 3        | GPIO 3                | 34                          | P6_7               | Input        |
| LED 3              | GPIO 4                | 33                          | P6_8               | Output       |
| Boton LED 4        | GPIO 5                | 36                          | P6_9               | Input        |
| Boton CFG 4        | GPIO 7                | 38                          | P6_11              | Input        |
| LED 4              | GPIO 8                | 40                          | P6_12              | Output       |
| BUZZER             | GPIO 6                | 35                          | P6_10              | PWM          |

Tabla 3.2: Conexionado con EDU-CIAA NXP.

#### REVISIÓN DE CONEXIONES PARA QUE SEA FACIL DE PLANCHAR

| Poncho pin name | EDU CIAA NXP pin name | EDU CIAA P2<br>CONN pin num | LPC4337 SCU<br>pin | Pin function |
|-----------------|-----------------------|-----------------------------|--------------------|--------------|
| +5v             | +5v                   | 2                           |                    | Supply       |
| +3v3            | +3v3                  | 1                           |                    | Supply       |
| GND             | GND                   | 3                           |                    | Supply       |
| Boton LED 1     | SPI_SCK               | 20                          | (completar)        | Input        |
| Boton CFG 1     | LCD 4                 | 22                          | (completar)        | Input        |
| LED 1           | SPI_MISO              | 18                          | (completar)        | Output       |
| Boton LED 2     | LCD3                  | 26                          | (completar)        | Input        |
| Boton CFG 2     | LCD_RS                | 24                          | (completar)        | Input        |
| LED 2           | LCD2                  | 28                          | (completar)        | Output       |
| Boton LED 3     | GPIO 7                | 38                          | (completar)        | Input        |
| Boton CFG 3     | GPIO 5                | 36                          | (completar)        | Input        |
| LED 3           | GPIO 3                | 34                          | (completar)        | Output       |
| Boton LED 4     | GPIO 6                | 35                          | (completar)        | Input        |
| Boton CFG 4     | GPIO 8                | 40                          | (completar)        | Input        |
| LED 4           | GPIO 4                | 33                          | (completar)        | Output       |
| BUZZER          | RXD0                  | 9                           | (completar)        | PWM          |

Tabla 3.2: Conexionado con EDU-CIAA NXP.

#### 3.3 Diseño

Para cada componente que utiliza el dispositivo se creó una copia de los mismos en el directorio del proyecto "lib/". En el diseño del diagrama esquemático se crearon páginas con herencia, de esta manera el circuito se disgregó en bloques funcionales claramente identificables. Esta metodología permitió que dentro de cada página queden circuitos reducidos, fáciles de portar a otros proyectos. Luego se comprobó que el diagrama esquemático pase correctamente el Electrical Rules Check. En la figura 3.1 se puede apreciar el diagrama esquemático separado en bloques. El esquema de herencia que se implementó es:

#### Root.

- o ciaaConector.
- o buttons.
- o leds.
- o buzzer



Figura 3.1: Diagrama esquemático en bloques.

## 3.4 Revisión diagrama esquemático

Para finalizar con el diseño del diagrama esquemático se realizó una revisión entre pares, con compañeros del curso de diseño PCB. Los comentarios más relevantes son:

- Acomodar pistas de tierra en la parte inferior.
- El conector del poncho no es el que utiliza la CIAA.
- Los pines 77 y 79 del conector del poncho para EDU-CIAA no están debidamente conectados a tierra.

#### 3.5 Post diseño

Una vez diseñado el circuito esquemático, con todas las conexiones realizadas, y pasado el ERC, se generó el netlist. Junto con este proceso, se ejecutó el programa BOM para generar la lista de materiales desde la herramienta incluida en el Schema de KiCad. Seguido se corrió la herramienta CvPCB también incluida en Schema, y desde "Preferences->Footprint Libraries" se buscó con el Wizard provisto, los paths donde estaban alojadas las librerías de footprints (en este caso el path de búsqueda estaba en "usr/share/kicad/modules") y se agregaron todas las bibliotecas disponibles para tener la mayor cantidad posible de footprints. De todas las opciones que proveen las librerías se buscó la que aplica a cada componente, y desde el path donde estaba alojado cada footprint se lo copió al directorio del proyecto "/footprints.pretty/". Otra forma de guardar los footprints utilizados en el proyecto es desde la herramienta PCBNew de Kicad "File->Archive Footprint>Create Library" y exportarlo al directorio "footprints.pretty/".

## 3.6 Lista de materiales

La tabla 3.3 muestra la lista de materiales que se generó con la herramienta BOM de KiCad.

| Item | Qty | Reference(s)                                 | Value                 | Digikey#       |
|------|-----|----------------------------------------------|-----------------------|----------------|
| 1    | 1   | C1                                           | C_100nF               | BC1160TRND     |
| 2    | 4   | D1, D2, D3, D4                               | LED                   | 1497-1031-ND   |
| 3    | 3   | F1, F2, F3                                   | FIDUCIAL              |                |
| 4    | 1   | P1                                           | PWR_JUMPER            | 9522121ND      |
| 5    | 5   | Q1, Q2, Q3, Q4, Q5                           | BC547                 | BC33725TACT-ND |
| 6    | 9   | R1, R2, R3, R4, R5,<br>R6, R7, R8, R9        | 3K3                   | 680EBKND       |
| 7    | 1   | R10                                          | 1K                    | 680EBK-ND      |
| 8    | 4   | R11, R13, R15, R17                           | 10K                   | 680EBK-ND      |
| 9    | 4   | R12, R14, R16, R18                           | 680                   | 680EBK-ND      |
| 10   | 8   | SW1, SW2, SW3,<br>SW4, SW5, SW6,<br>SW7, SW8 | SW_PUSH               | 4501804ND      |
| 11   | 1   | U1                                           | BUZZER                | 445-2525-1-ND  |
| 12   | 2   | XA1, XA2                                     | Conn_Poncho2P_2x_20x2 | 9522121ND      |

Tabla 3.3: Lista de materiales.

## 4. Diseño de PCB

## 4.1 Comprobaciones previas al diseño

REVISIÓN DE CONEXIONES PARA QUE SEA FACIL DE PLANCHAR Se le ensancharon todas las pistas lo más posible y se le quito el relleno de masa. Quedo un circuito planchable.

Paso correctamente el ERC y el DRC

Antes de comenzar con el ruteo del PCB, se tuvo la siguiente información:

- Revisión diagrama esquemático.
- Footprint de todos los componentes.
- Medidas del circuito.
- Ubicación tentativa de los componentes.

Se buscaron las restricciones del fabricante de PCB antes de comenzar con el diseño para configurar adecuadamente las reglas de diseño de KiCad. El fabricante seleccionado fue Ernesto Mayer S.A [3]. La tabla 4.1 caracteriza sus tecnologías.

| TECNOLOGÍA                          | 12 MILS      | 10 MILS      | 8 MILS       | 6 MILS       |
|-------------------------------------|--------------|--------------|--------------|--------------|
| DIAMETRO DE AGUJERO                 | 28 (0,70 mm) | 20 (0,50 mm) | 16 (0,40 mm) | 16 (0,40 mm) |
| DIAMETRO DE PAD O VIA               | 50 (1,27 mm) | 40 (1,00 mm) | 32 (0,80 mm) | 28 (0,70 mm) |
| ANCHO DE TRAZA                      | 12 (0,30 mm) | 10 (0,25 mm) | 8 (0,20 mm)  | 6 (0,15 mm)  |
| SEPARACION ENTRE TRAZAS             | 12 (0,30 mm) | 10 (0,25 mm) | 7 (0,18 mm)  | 6 (0,15 mm)  |
| SEPARACION ENTRE TRAZA Y<br>PAD/VIA | 10 (0,25 mm) | 8 (0,20 mm)  | 6 (0,15 mm)  | 6 (0,15 mm)  |
| DISTANCIA DE COBRE A<br>BORDE       | 12 (0,30 mm) | 12 (0,30 mm) | 12 (0,30 mm) | 12 (0,30 mm) |
| ALTURA - TRAZO DE LETRAS            | 48 - 8       | 36 -6        | 30 - 5       | 30 - 5       |

Tabla 4.1: Restricciones de diseño Ernesto Mayer S.A.

#### 4.2 Recomendaciones

- Dejar una banda sin cobre en los bordes de la placa.
- Grillas.
  - Para la ubicación de componentes utilizar como grilla el paso (pitch) del componente más pequeño.
  - o Para rutear, un submúltiplo del grid utilizado para ubicar los componentes.
- Trazas.
  - Deben ser lo más cortas posibles.
  - o Pasar por (o a partir desde) el centro del pad o vía.
  - Usar varias vías de paso en trazas de alto consumo que pasan de capa.
- Dividir el dibujo en bloques funcionales o áreas de trabajo.
  - o Resolver un bloque a la vez.
  - o Identificar las conexiones críticas y comenzar por esas.
  - o Terminado un bloque reubicarlo.
  - o Terminados todos los bloques interconectarlos.
  - o Terminada la interconexión realizar una revisión general.
- Dibujo del impreso.
  - o No dejar áreas de cobre sin conectar.
  - No colocar vías debajo de componentes.
  - o Mantener la simetría en la distribución de componentes.
  - o Proveer puntos de prueba.

#### 4.3 Diseño

El circuito impreso tiene 85 mm x 60 mm. Se seleccionó la tecnología de diseño de 12 mils de Mayer S.A.. Estas restricciones aplican adecuadamente al circuito que se pretende diseñar. Se compone de una sola capa y todos sus componentes son de tecnología de agujero pasante. Los archivos gerber generados para este proyecto son:

- Bordes de la placa.
- Capa de cobre top y bottom.
- Máscara antisoldante top y bottom.
- Ubicación y leyenda de componentes.
- Drills.

En la imagen de la figura 4.1 se puede ver el ruteo de las pistas dentro de KiCad. Luego se editó individualmente la imagen 3D asociada a cada componente. En el capítulo Anexos hay una referencia detallada de cómo configurar adecuadamente las vistas 3D de cada componente, y ajustarlas al circuito diseñado. Las figuras 4.2 y 4.3 muestran el circuito con sus componentes desde una vista superior, mientras que la figura 4.4 ilustra el circuito visto desde abajo.



Figura 4.1: Ruteo del PCB en KiCad.



Figura 4.2: Imagen PCB en 3D vista superior.



Figura 4.3: Imagen PCB en 3D vista superior.



Figura 4.4: Imagen PCB vista inferior.

## 5. Ensamblado

## 5.1 Restricciones armadores de placas

El armador de placas Asembli [4] sugiere la descripción del circuito previo a pedir una cotización. A modo de ejemplo, se pueden completar estas características y pedir presupuesto en varios armadores de placas. En la sección Bibliografía y Referencias, se encuentra también un enlace [5] hacia un foro donde se pueden encontrar varios armadores de placas.

- Denominación y cantidad de placas a fabricar.
- Un listado de posiciones de componentes sobre la placa, que indique el valor del componente, la cantidad por placa y sus ubicaciones (separado por layer si corresponde).
- Un layout del layer Top.
- Un layout del layer Bottom.
- Un layout de serigrafía (plano con las denominaciones de cada componente en la placa con las polaridades correspondientes) de cada layer.
- Panelizado de los Circuitos Impresos.
- Toda información adicional referente al armado de las plaquetas.
- Fotografía de ambos layers de la placa armada y fotos en detalle de cualquier particularidad de la placa o sus componentes.

## 6. Conclusiones

Las conclusiones más relevantes del presente trabajo son:

- Se abordó el proyecto de manera metodológica.
- Documentación de todas las fases del proyecto de manera detallada.
- Imágenes descriptivas de los principales puntos del trabajo.
- Proyecto completo contenido dentro de una estructura de directorios debidamente ordenada.
- Material guardado, versionado y disponible en repositorio GitLab.
- Esquemático jerárquico.
- PCB de una sola capa, con componentes fácilmente adquiribles en el mercado local.
- PCB de fabricación casera.
- Archivos para enviar a fabricar.
- Imagen 3D del PCB.

## 7. Bibliografía y Referencias

- [1] Juego Simon (2016, Jul 05). [Online]. Aviable: https://es.wikipedia.org/wiki/Simon (juego)
- [2] DigiKey (2016, Jul 05). [Online]. Aviable: http://www.digikey.com/
- [3] Ernesto Mayer S.A (2016, Jul 05). [Online]. Aviable: <a href="http://www.mayerpcb.com/">http://www.mayerpcb.com/</a>
- [4] Asembli (2016, Jul 05). [Online]. Aviable: http://www.asembli.com/
- [5] Empresas Armado de placas (2016, Jul 05). [Online]. Aviable: https://groups.google.com/forum/#!topic/embebidos32/gp6wDOKXEzY

## 8. Anexos

## 8.1 Configuración de vistas 3D en Kicad

Se deben seguir los siguientes pasos:

1