

گزارش آزمایش دهم طراحی سیستمهای دیجیتال گروه شش

اعضا:

احمد سليمي

همیلا میلی

درنا دهقانی

# شرح آزمایش

در این آزمایش میخواهیم یک پردازنده ساده با معماری پشتهای طراحی کنیم. طبق فرضیاتی که در دستور کار مطرح شده، این پردازنده یک پشته با ۸ ثبات ۸ بیتی و حافظهای با ظرفیت ۲۵۲ خانهی ۸ بیتی دارد که ۸ خانهی آخر آن (از F8 تا F۶) برای I/O به صورت Memory Mapped I/O مورد استفاده قرار میگیرند.

این پردازنده ۸ دستور دارد که به شرح زیرند:

| PUSHC | <b>0000</b> C | مقدار ۸ بیتی ثابت $C$ را در پشته                     |
|-------|---------------|------------------------------------------------------|
|       |               | PUSH میکند.                                          |
| PUSH  | 0001 M        | مقدار خانه حافظه یا درگاه که آدرس                    |
|       |               | M دارد را در پشته PUSH میکند.                        |
| РОР   | 0010 M        | از پشته POP کرده و مقدار را در                       |
|       |               | آدرس یا درگاه ${ m M}$ قرار میدهد.                   |
| JUMP  | 0011          | از پشته POP کرده و مقدار را در                       |
|       |               | PC قرار میدهد.                                       |
| JZ    | 0100          | اگر پرچم V POP باشد، از پشته POP                     |
|       |               | کرده و مٰقدار را در PC قرار                          |
|       |               | مىدھد.                                               |
| JS    | 0101          | اگر پرچم N S باشد، از پشته POP                       |
|       |               | کرده و مُقدار را در PC قرار                          |
|       |               | مىدھد.                                               |
| ADD   | 0110          | دو مقدار بالای پشته را POP کرده،                     |
|       |               | آنها را جمع میکند و حاصل را در                       |
|       |               | پشته PUSH میکند.                                     |
| SUB   | 0111          | دو مقدار بالای پشته را POP کرده،                     |
|       |               |                                                      |
|       |               | آنها را تفریق میکند و حاصل را در                     |
|       |               | انها را تفریق میکند و حاصل را در<br>پشته PUSH میکند. |

طبق دستورات فوق مشخص است که دو پرچم S (نشاندهنده ی منفی بودن حاصل آخرین جمع یا تفریق) و Z (نشاندهنده ی صفر بودن حاصل آخرین جمع یا تفریق) داریم که تنها با دستورات ADD و SUB می توان مقدارشان را تغییر داد. ضمناً تمامی محاسبات علامت دار و با مکمل Y انجام می شوند.

در نهایت میخواهیم مقدار X را از ورودی بخوانیم و حاصل زیر را توسط پردازنده فوق محاسبه کنیم:

$$Y = ((X + 23) * 2) - 12$$

## Stack machine.v

این ماژول، تنها ماژول آزمایش بوده و در آن به پیادهسازی پردازنده میپردازیم.

#### ورودىها:

- Clk •
- rstN •
- in: مقدار ورودی ۸ بیتی.

#### خروجي:

Out: مقدار خروجی ۸ بیتی.

ابتدا به مقداردهی های ابتدایی و بخش ترکیبی مدار می پردازیم.

برای نمایش حافظه (data\_mem) از یک آرایه ۲۵۶ تایی که هر خانه ی آن ۸ بیت است استفاده می کنیم. برای نمایش حافظه ی دستورات (inst\_mem) از یک آرایه ۲۳ تایی که هر خانه ی آن ۱۲ بیت است (حداکثر طول دستورات برابر ۱۲ =  $\Lambda$  +  $\Lambda$  بیت است) استفاده می کنیم. برای نمایش پشته (stack) از یک آرایه ۸ تایی که هر خانه ی آن ۸ بیت است استفاده می کنیم. با توجه به اینکه حافظه ی دستورات، ۳۲ خانه دارد، از pg که یک رجیستر که بیتی است برای مشخص کردن دستوری که در آن قرار داریم، استفاده می کنیم. برای مشخص کردن سر پشته، از رجیستر  $\Lambda$  بیتی gg استفاده می کنیم.

مقادیر مفروض برای opcode هر دستور را توسط parameter مشخص می کنیم.

برای هر ورودی و خروجی out ،in خانهای از حافظه را اختصاص میدهیم. با این کار در واقع I/O ها به خانههایی از حافظه map میشوند که همان طراحی memory mapped I/O میشوند که همان طراحی

بیتهای اول تا چهارم دستوری که در آن قرار داریم، به عنوان opcode آن دستور مشخص می شوند (inst\_op). بیتهای پنجم تا دوازدهم هر دستور در inst\_value قرار می گیرد که مهم بودن یا نبودن این مقدار بستگی به دستور دارد.

مقدار موجود در خانهی out\_addr از حافظه در خروجی قرار میگیرد.

حاصل جمع و تفریق دو خانهی آخر پشته، محاسبه شده و در add\_result و sub\_result قرار میگیرند و در دستور مناسب، push خواهند شد.

کد وریلاگ این بخش از آزمایش به شرح زیر است:

حال به پیاده سازی بخش ترتیبی مدار میپردازیم. از یک always block استفاده میکنیم که به لبهی بالارونده کلاک و لبهی پایین رونده ریست حساس است.

در صورت و شدن  $z_1$  مقادیر  $z_2$  (sp. sp. sp. sp. pe و تمام خانههای پشته برابر با صفر می شوند. در خیر این صورت و با بالا رفتن لبه ی کلاک، مقدار ورودی در خانه ی in\_addr از حافظه قرار می گیرد. سپس با توجه به مقدار op عملیاتی انجام می شود:

• - pushc: مقدار inst\_value در بالاترین خانهی پشته push شده و اشارهگر به بالای پشته یکی افزایش می یابد.

- بالاترین خانهی pushmem: مقدار موجود در خانهی inst\_value از حافظه در بالاترین خانهی پشته push شده و اشارهگر به بالای پشته یکی افزایش می یابد.
- ۲ pop: مقدار موجود در بالاترین خانهی پشته در خانهی inst\_value از حافظه قرار گرفته و اشارهگر به بالای پشته یکی کاهش می یابد.
  - ت الله بالاي پشته يكي كاهش ميابد. pc قرار گرفته و اشارهگر به بالاي پشته يكي كاهش مييابد.
  - $z_{-flag}$  قرار گرفته و اشارهگر به  $z_{-flag}$ ، مقدار آخرین خانهی پشته در pc قرار گرفته و اشارهگر به بالای پشته یکی کاهش می یابد.
  - $s_-$ is مقدار  $s_-$ flag، مقدار  $s_-$ is به قرار گرفته و اشارهگر به بالای پشته در  $s_-$  نامش مییابد.
- 9 add مقدار جمع دو خانه ی آخر پشته در بالاترین خانه ی پشته (پس از pop شدن دو خانه ی آخر) قرار گرفته و اشاره گر به بالای پشته یکی کاهش می یابد. مقدار  $z_1 = z_2$  برابر با NOR بیتهای حاصل جمع می شود و اگر این حاصل صفر باشد،  $z_2 = z_3 = z_4$  برابر با ۱ و در غیر این صورت برابر با صفر می شود. مقدار  $z_3 = z_4 = z_4$  در صورت منفی بودن مقدار حاصل جمع برابر با ۱ و در غیر این صورت ، می شود.
- v v مقدار تفریق دو خانه ی آخر پشته در بالاترین خانه ی پشته (پس از pop شدن دو خانه ی آخر) قرار گرفته و اشاره گر به بالای پشته یکی کاهش می یابد. مقدار  $z_1 = z_2 = z_3 = z_3$

کد وریلاگ این بخش از مدار به شرح زیر است:

### Formula.v

در این ماژول به محاسبه مقدار خواسته شده در دستور کار میپردازیم.

برای مشخص کردن دستورات، برای سهولت کار از یک ماکرو کمک گرفتیم که مقادیر addr و opcode و opcode و OR value را به عنوان ورودی گرفته، مقدار opcode را ۸ بیت (طول value) به چپ شیفت میدهد و آن را با opcode را ۸ بیت (عنول عنول عنول عنول عنول مورد نظر ساخته می شود و فقط کافیست در خانه addr از حافظه ی دستورات قرار گیرد.

ابتدا از ماژول stack\_machine یک شیء با ورودیها و خروجی مورد نظر میسازیم. مقدار error در صورت وجود خطا ۱ میشود. در صورت بیشتر بودن خروجی out از ۱۲۷، چون طبق دستورکار از حوزه قابل نمایش خارج است و یا در صورت منفی بودن ورودی (۱ بودن پرارزشترین بیت in)، خطا رخ میدهد.

در این test bench، یک loop داریم که  $\pi$  بار تکرار می شود. در هر بار یک ورودی می گیرد و مقدار y را برای آن محاسبه می کند و خروجی می دهد. در صورت اتمام این loop، از آن خارج شده و برنامه به اتمام می رسد.

آدرس ۱ از حافظه را به tmp اختصاص میدهیم که متغیر کمکی برای انجام محاسبات است. آدرس ۷ از حافظه را به counter اختصاص میدهیم که تعداد دفعاتیست که میخواهیم ورودی بگیریم. برای پایان کد از سطر ۲۵ دستورات که عملاً خالیست استفاده میشود.

در یک initial block دستورات لازم برای ۳ بار گرفتن ورودی و انجام محاسبات لازم برای هر یک از ورودی ها وارد می شود. سپس با ۳ ورودی، کارایی ماژول را بررسی کرده و آنهارا مانیتور می کنیم. کد این بخش از آزمایش به شرح زیر است:

### با شبیه سازی این ماژول توسط modelsim میتوان نتایج زیر را مشاهده کرد:

```
VSIM 11> run 5000

# (( 13 + 23) * 2) - 12 = 60, error = 0

# (( 1 + 23) * 2) - 12 = 36, error = 0

# ((-121 + 23) * 2) - 12 = 48, error = 1
```

