## 1-11 آزمایش دهم: طراحی یک کامپیوتر دودوئی ساده

## 1-11-۲ هدف

هدف از این آزمایش طراحی یک کامپیوتر ساده با قابلیت پردازش عبارات بولین میباشد.

## ۲-۱۱-۲ شرح آزمایش

این کامپیوتر می تواند عبارتهای بولین با حداکثر ۴ متغیر را پردازش کند و قادر به انجام دستورات زیر است:

| ACC  | <b>←</b> | ACC  | OR  | Operand |
|------|----------|------|-----|---------|
| ACC  | ←        | ~ACC |     |         |
| ACC  | <b>←</b> | ACC  | AND | Operand |
| HALT |          |      |     |         |

ACC یک رجیستر یک بیتی (DFF) است. عملگر یکی از متغیرهای z, y, x و یا w است. حستورالعمل ها z بیتی هستند ( $y_1y_2y_3y_4$ ) که دو بیت سمت راست آنها ( $y_3y_4$ ) متغیر و دو بیت سمت رست z (z (z (z (z ) متغیر عملگر (HALT, OR, Complement) را مشخص می کنند:

| y <sub>1</sub> y <sub>2</sub> | = | 00 | AND        | عمل | у <sub>3</sub> у <sub>4</sub> | = | 00 | x متغير |
|-------------------------------|---|----|------------|-----|-------------------------------|---|----|---------|
| y <sub>1</sub> y <sub>2</sub> | = | 01 | Complement | عمل | y <sub>3</sub> y <sub>4</sub> | = | 01 | متغیر y |
| y <sub>1</sub> y <sub>2</sub> | = | 10 | OR         | عمل | y <sub>3</sub> y <sub>4</sub> | = | 10 | متغير Z |
| y <sub>1</sub> y <sub>2</sub> | = | 11 | HALT       | عمل | у <sub>3</sub> у <sub>4</sub> | = | 11 | متغير W |

برای مثال برنامه محاسبه عبارت f(x,y,z,w) = (x+y)w+z شامل ۷ دستور به ترتیب زیر است:

1001

01xx

1000

0011

01xx

1010

11xx

دستورالعمل اول مقدار y را به ACC انتقال می دهد که با فرض صفر بودن مقدار اولیه ACC باید متغیر y را با OR ، ACC منطقی نمود که حاصل آن کد 1001 است.

نمودار گردشی کامپیوتر در شکل (۱) دیده می شود. شکل (۲) نمودار ساده تری را نشان می دهد چون تفسیر دستور العمل و محاسبه نتیجه بین دو لبه بالا رونده پالس ساعت انجام می شوند. معماری کامپیوتر به صورت شکل (۳) می باشد.

نحوه عمل به این ترتیب است که در آغاز با فشردن کلید Reset، ثبات PC = 0000 می شود و برنامه با افزایش PC از طریق کلیدهای ورودی وارد حافظه می شود. (حداکثر ۱۶ کلمه حافظه) بعد مجدداً کلید Reset فشرده می شود و PC = 0000 می شود. آنگاه با زدن کلید PC اجرای برنامه شروع می شود. به این ترتیب که کلمات حافظه به ترتیب وارد IR می شوند تا تفسیر و اجرا شوند.



شکل ۱- نمودار گردشی کامپیوتر پیشنهادی



شکل ۲- نحوه تفسیر و اجرای دستورات



شکل ۳- معماری کامپیوتر پیشنهادی